图像信号处理装置的制作方法

文档序号:2610197阅读:129来源:国知局
专利名称:图像信号处理装置的制作方法
技术领域
本发明涉及等离子体显示器图像信号处理装置。
背景技术
在作为等离子体显示器面板(以下简称为“面板”)的代表的交流沿面放电型面板中,在相对配置的前面板和背面板之间形成有多个放电单元。前面板在其前面的玻璃基板上互相平行地形成多对由一对扫描电极和维持电极构成的显示电极,并形成介电质层和保护层以覆盖该显示电极。在背面板的背面玻璃基板上分别形成多个平行的数据电极、覆盖这些数据电极的介电质层,和再在其上与数据电极平行的多个隔壁。在介电质层的表面和隔壁的侧面上形成荧光体层。此外,相对配置并密封前面板和背面板,使显示电极和数据电极立体交叉,在内部的放电空间中封入放电气体。这里,在显示电极和数据电极相对的部分上形成放电单元。在这种结构的面板中,在各个放电单元内通过放电产生紫外线,利用该紫外线激励RGB各色的荧光体发光,进行彩色的显示。
作为驱动面板的方法一般为子图场(subfield)法,即将一个图场时间分割为多个子图场,通过发光的子图场的组合进行灰度等级显示的方法。此外,在子图场法中,日本专利特开2000-242224号公报中公开有极力减小与灰度等级显示无关的发光,抑制黑亮度的上升,提高对比度之比的新的驱动方法。
一般,在这种等离子体显示器驱动控制中使用的图像信号处理装置中,使用影像信号处理用的半导体集成电路装置(LSI),和设置在该LSI的外部、作为保持控制LSI工作的数据的外部存储器的快速ROM(flash ROM快速只读存储器),在LSI内部的ROM存取控制电路和快速ROM之间进行数据通信。即,在LSI内部的ROM存取控制电路中,生成ROM地址和ROM恢复操作(enable)信号,将这些信号传送到快速ROM,快速ROM接收该信号,并将预先保持的作为工作控制用的数据的ROM数据传送至ROM存取控制电路。
近年来,随着对显示装置提高图像质量的要求的强化,控制LSI工作的快速ROM的数据量增多。此外,要求将各种格式的信号输入显示装置,由此垂直消隐(blanking)时间缩短,在此情况下,为控制LSI的工作,产生在垂直消隐期间中不能传送所以必要的数据的问题。

发明内容
本发明的目的在于,在这种图像信号处理装置中,解决伴随图像质量提高和各种格式信号输入产生的问题。
本发明的一种图像信号处理装置具有半导体集成电路装置,具备将影像输出数据输出至显示装置的影像信号处理部和保持控制该影像信号处理部工作的数据的控制部;和外部存储器,设置在该半导体集成电路装置的外部,并且在保持送至控制部的控制数据的同时,可以控制通过控制部读出数据,在外部存储器与控制部之间传送的数据具有每个字段必需更新的数据和每个字段不需要更新的数据,同时,可在影像输出数据的垂直消隐期间传送数据,并且可将每个字段不需要更新的数据分割成多个,同时分成多个字段传送。
此外,本发明的特征在于,在影像信号处理部上设置有保持每个字段必需更新的数据的存储器,和保持每个字段不需要更新的数据的存储器。
采用本发明,即使用于驱动显示装置的控制数据增加,在垂直消隐期间,也能够在外部存储器和控制部之间传送数据。


图1为表示本发明的一个实施方式的等离子体显示器的面板的主要部分的透视图。
图2为同一个等离子体显示器板的电极排列图。
图3为同一个等离子体显示器的整体结构图。
图4为表示本发明的一个实施方式的图像信号处理装置的方框图。
图5为在同一个装置中,说明数据传送的说明图。
图6为在同一个装置中,说明分成两个部分传送数据的情况的一例的说明图。
图7为在同一个装置中,说明分成四个部分传送数据的情况的一例的说明图。
具体实施例方式
以下,参照附图,以等离子体显示器为例,说明本发明的一个实施方式的图像信号处理装置。
图1为表示在本发明的一个实施方式的等离子体显示中使用的面板的主要部分的透视图。面板1是将玻璃制的前面基板2和背面基板3相对配置,在其间形成放电空间的结构。从前面基板2侧看,在前面基板2上相互平行地形成多对构成显示电极的扫描电极4和维持电极5。此外,形成介电质层6覆盖扫描电极4和维持电极5,在介电质层6上形成有保持层7。在背面基板3上附设由绝缘体层8覆盖的多个数据电极9,在数据电极9之间的绝缘体层8上,与数据电极9平行,设置隔壁10。此外,在绝缘体层8的表面和隔壁10的侧面上设置有荧光体层11。在扫描电极4和维持电极5与数据电极9交叉的方向上,相对地配置前面基板2和背面基板3,在其间形成的放电空间中,封入例如氖气和氙气的混合气体作为放电气体。
图2为面板的电极排列图,在行方向上交互地排列n个扫描电极SCN1~SCNn(图1的扫描电极4)和n个维持电极SUS1~SUSn(图1的维持电极5),在列方向上排列m个数据电极D1~Dm(图1的数据电极9)。此外,在一对扫描电极SCNi和维持电极SUSi(i=1~n)与一个数据电极Dj(j=1~m)的交叉部分形成放电单元,在放电空间内形成m×n个放电单元。
图3为等离子体显示器的整体结构图。该等离子体显示器具备面板1、数据电极驱动电路12、扫描电极驱动电路13、维持电极驱动电路14、定时发生电路15、AD(模拟·数字)转换器18,格式转换部19、子图场转换部20和电源电路(未图示)。
在图3中,图像信号sig输入到AD转换器18。此外,将水平同步信号H和垂直同步信号V施加到定时发生电路15、AD转换器18、格式转换部19和子图场转换部20。AD转换器18将图像信号sig转换为数字信号的图像数据,将该图像数据施加到格式转换部19。格式转换部19将图像数据转换为与面板1的像素数相应的图像数据,施加到子图场转换部20。子图场转换部20将各个像素的图像数据分割为多个与子图场对应的多个位(bit),将子图场的每一个图像数据输出到电极驱动电路12。数据电极驱动电路12将子图场的每一个图像数据转换为与各个数据电极D1~Dm对应的信号,驱动各个数据电极。
定时发生电路15以水平同步信号H和垂直同步信号V为基础产生定时信号,并施加到各个扫描电极驱动电路13和维持电极驱动电路14。扫描电极驱动电路13根据定时信号向扫描电极SCN1~SCNn供给驱动波形,维持电极驱动电路14根据定时信号向维持电极SUS1~SUSn供给驱动波形。
图4为表示本发明的一个实施方式的等离子体显示器的驱动电路部的详细情况的方框图。如图4所示,等离子体显示器的驱动电路部由作为将图像输出数据输出到作为显示装置的面板的数据电极驱动电路12的半导体集成电路装置的影像信号处理用LSI21,和作为交换与LSI21连接的该LSI21内部控制部的ROM存取控制电路22和控制数据的处理用外部存储器的快速ROM23构成。在上述LSI21内部设置有接收从上述格式转换部19送出的影像输入数据,进行图像质量修正的信号处理的图像质量修正电路24;根据该图像质量修正电路24的输出数据生成子图场的每一个信号的子图场转换电路25;和根据从该子图场转换电路25送出的信号生成影像输出数据的影像信号输出电路26构成的影像信号处理部。
此外,该影像信号处理部的图像质量修正电路24和子图场转换电路25,根据由ROM存取控制电路22读出的、保持在快速ROM内的ROM数据进行工作的控制。在该影像信号处理部的图像质量修正电路24和子图场转换电路25中分别设置有作为存储器的SRAM24a和SRAM25a,分别用以保持为控制电路工作送出的ROM数据。
即,在LSI21外部的快速ROM23中存储在图像质量修正电路24和子图场转换电路25中必要的数据,在垂直消隐期间中,在LSI21内部将这些数据置入每一个图场中。在ROM存取控制电路22中,生成ROM地址、ROM恢复操作的信号,将这些信号传送至快速ROM23中,快速ROM23接收该信号,将ROM数据的信号传送至ROM存取控制电路22。该传送的ROM数据分别被保持在上述图像质量修正电路24和子图场转换电路25的SRAM24a、25a中,根据该数据控制图像质量修正电路24和子图场转换电路25的工作。
此外,上述LSI21具备将数据输入到LSI21用的数据输入端子27a,数据输出用的输出端子27b,和数据输入输出用的输入输出端子27c,通过输出端子27b和输入输出端子27c,从影像信号输出电路26输出的影像输出数据被送至显示装置的数据电极驱动电路12。此外,ROM存取控制电路22和LSI21外部的快速ROM23通过输入输出端子27c连接,一部分输入输出端子27c共同连接上述显示装置的数据电极驱动电路12和快速ROM23。
此外,在LSI21内部,在将ROM地址、ROM恢复操作的信号从LSI21的ROM存取控制电路22传送至快速ROM23的线路上,插入配置由从LSI21的输入端子27a送出的非同步复位信号控制的缓冲器28、29。该缓冲器28、29在非同步复位信号成为恢复操作期间中,使ROM地址、ROM恢复操作信号开放,由此,通过使非同步复位信号处于恢复操作状态,在此期间中,可通过其它ROM数据写入装置30更新快速ROM23的数据内容。
此外,在LSI21中,从影像信号输出电路26输出的影像输出数据,由从输出端子27b传送至显示装置的数据电极驱动电路12的线路,和来自ROM存取控制电路22的ROM地址的信号的共同线路,通过选择器31、缓冲器28,从输入输出端子27c传送至显示装置的数据电极驱动电路12的线路,和利用与从快速ROM23传送至ROM存取控制电路22的ROM数据信号共通的线路,通过从作为输入输出控制装置的I/O控制部32,并通过从输入输出端子27c传送至显示装置的数据电极驱动电路12的线路,送至显示装置的数据电极驱动电路12。即,LSI21的输入输出端子27c在作为输出来自影像信号输出电路26的影像输出数据的端子使用的同时,也作为在ROM存取控制电路22和快速ROM23之间传送ROM地址、ROM数据用的端子使用。上述各数据可在时间轴上多次重叠送出。
这里,参照图5~图7说明使LSI21的ROM地址端子、ROM数据端子分别与LSI21的影像输出数据的输出端子共用,将各数据在时间轴上多次重叠送出的情况的例子。
图5A表示垂直同步信号,图5B表示LSI21和显示装置及快速ROM23之间的传送数据,图5C表示传送数据的ROM数据的一例的数据图形。在图5中,有效影像期间A中,从LSI21内部的影像信号输出电路26输出的图像输出数据被传送至LSI21外部的数据电极驱动电路12。另一方面,垂直消隐期间B中,ROM地址、ROM恢复操作的信号被从LSI21内部的ROM存取控制电路22传送至LSI21外部的快速ROM23。此外,如图5C所示,接收该ROM地址、ROM恢复操作的信号,将由每一个字段必需更新的数据d1-A、d1-B……和每一个字段不需要更新的数据d2构成的ROM数据从快速ROM23传送至LSI21。
此外,在垂直消隐期间B内,必须将所有的ROM数据传送至LSI21。对于每一个字段的同一个数据d2,如果分成多个字段传送,则可以在更短的垂直消隐期间将ROM数据传送至LSI21。图6和图7是说明在将每一个字段不必更新的数据d2分割成多个,同时分成多个字段传送的情况下的概念的示意图。
图6为说明将每一个字段相同的数据d2分成两部分并分两个字段传送的概念的示意图。如图6B所示,对于图6A所示的ROM数据,不将由可变数据d1-A、d1-B……和相同数据d2构成的数据传送至每一个字段,而是如图6C、D所示,将相同数据d2分成两部分,作成数据d2-a、d2-b,在将可变数据d1-A传送至SRAM24a时,将分离的数据d2-a传送至SRAM25a,在下一个字段中,在将可变数据d1-B传送至SRAM24a时,将分离剩下的数据d2-b传送至SRAM25a。当在最初的字段中传送可变数据d1-A时,传送至SRAM25a的数据d2-a在下一个字段中传送可变数据d1-B时不更新,仍保持在SRAM25a中。此外,在下一个字段中,只传送数据d2-b并保持在SRAM25a中。之后,在再下一个字段中,当传送可变数据d1-C时,保持在SRAM25a中的数据d2-a和数据d2-b作为数据d2被更新。通过交互地反复进行这种数据传送,在每一字段中,分割相同的数据d2,传送至SRAM25a。
图7为表示在每一个字段中,将相同数据d2分成四部分并传送的情况的例子的示意图,图7A表示ROM数据,图7B~E表示传送至每一个字段的数据,数据传送的工作进行与上述图6的分割为两部分的情况同样的工作。
这样,对于每一个字段的相同的数据d2,如果分成多个字段传送,则可以在更短的垂直消隐期间内将ROM数据传送至LSI21。
此外,如上所述,在半导体集成电路装置上设置共同连接显示装置和快速擦写存储器(flash memory)的端子,通过该端子,将影像输出数据输出至显示装置,同时,由于可在控制部和快速擦写存储器之间传送数据,所以即使用于驱动显示装置的影像数据增加,也能够防止LSI的端子数的增加、芯片面积的增大。
产业上的可利用性如上所述,本发明能够提供与等离子体显示器等数字显示装置的图像质量提高和各种格式的信号输入相适应的图像信号处理装置。
权利要求
1.一种图像信号处理装置,具有半导体集成电路装置,具备将影像输出数据输出至显示装置的影像信号处理部和保持控制所述影像信号处理部工作的数据的控制部;和外部存储器,设置在所述半导体集成电路装置的外部,并且在保持送至所述控制部的控制数据的同时,可以控制通过所述控制部读出数据,在所述外部存储器与所述控制部之间传送的数据具有每个字段必需更新的数据和每个字段不需要更新的数据,同时,可在所述影像输出数据的垂直消隐期间传送数据,并且可将所述每个字段不需要更新的数据分割成多个,同时分成多个字段传送。
2.如权利要求1所述的图像信号处理装置,其特征在于在所述影像信号处理部上设置有保持每个字段必需更新的数据的存储器,和保持每个字段不需要更新的数据的存储器。
全文摘要
本发明的图像信号处理装置具有具备保持控制影像信号处理部的工作的数据的ROM存取控制电路(22)的LSI(21);设置在该LSI(21)的外部、并且在保持送至ROM存取控制电路(22)的控制数据的同时,可以控制通过ROM存取控制电路(22)进行的数据读出的快速ROM(23),在快速ROM(23)与ROM存取控制电路(22)之间传送的数据具有每个字段必需更新的数据和每个字段不需要更新的数据,同时,可以在所述影像输出数据的垂直消隐期间传送数据。通过这种结构,可以利用垂直消隐期间,可靠地传送必要的数据。
文档编号G09G3/28GK1806271SQ200580000
公开日2006年7月19日 申请日期2005年5月24日 优先权日2004年5月24日
发明者瓜生朋浩, 川村秀昭 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1