液晶显示器的驱动装置的制作方法

文档序号:2554144阅读:145来源:国知局
专利名称:液晶显示器的驱动装置的制作方法
技术领域
本发明涉及一种用于液晶显示器的驱动装置,尤其涉及一种用来避免 时钟信号上的噪声造成液晶显示器操作错误的驱动装置。
背景技术
在液晶显示器的驱动电路中,移位寄存器(ShiftRegister)是一广泛被 使用的数字逻辑电路,其来根据一时钟信号,依序提供一脉冲信号至多个 信号输出端,使液晶显示器的驱动电路得以逐行地输出数据信号或逐列地 输出栅极信号,以驱动相对应的像素。
请参考图1,图1为已知液晶显示器的一栅极驱动电路10的功能方块 图。栅极驱动电路IO主要包含有一移位寄存器电路110及一输出緩冲电路 120。移位寄存器110用来根据一起始脉冲信号DIN及一时钟信号CLK, 依序产生脉冲信号Ql ~ Qn。输出緩冲电路120则根据脉冲信号Ql ~ Qn进 行电压放大等操作,以输出栅极驱动信号Xl Xn至相对应的扫描线。此 外,栅极驱动电路10另包含有一输出控制电路130,用来根据一输出使能 信号OE,对脉冲信号Ql ~ Qn进行调制,以避免相邻的栅极驱动信号XI ~ Xn因互相重迭而造成错误驱动液晶显示器的情形发生。关于液晶显示器驱 动电路的详细操作为业界所熟知,在此不赘述。
一般来说,移位寄存器由多个串接的触发器所组成,其可用来对输入 的二进位数据作数据的暂存、延迟以及串行和并^f亍输出转换等操作。请参 考图2,图2为一已知移位寄存器电路20的示意图。移位寄存器电路20 可以是图1中的移位寄存器110,其由串接的触发器FF1 FFn所组成。每 一触发器包含有一输入端D、 一输出端Q及一时钟输入端C,其用来根据 时钟输入端C所接收的一时钟信号CLK,将输入端D的信号电平传递至输 出端Q。在一般的情形下,每一触发器的输出端系耦接于次一级触发器的 输入端,因此,当第一个触发器FF1的输入端接收到一输入信号DIN时, 移位寄存器电路20可根据时钟信号CLK将输入信号DIN的电平一级一级地往下传递,以依序输出脉冲信号Ql ~ Qn。关于移位寄存器电路20的相 关信号时序,如图3所示。
请继续参考图4,图4是一已知触发器电路40的示意图。如图4所示, 触发器电路一般由两级锁存电路组成,其操作方式简述如下。当时钟信号 CLK为低电平时,触发器电路40会将输入信号DIN的逻辑电平存储至第 一级锁存电路41内部,此时第二级锁存电路42为关闭状态(Disabled); 而当时钟信号CLK由低电平变成高电平时,第一级锁存电路41关闭,第 二级锁存电路42开启,以输出第一级锁存电路41所存取到的数据。在此 情况下,当时钟信号CLK因噪声干扰而有非预期的脉冲信号产生时,移位 寄存器容易会有操作错误的情形发生。
举例来说,请参考图5,图5说明了已知移位寄存器因时钟信号被噪声 干扰而发生错误的情况。如图5所示,当时钟信号CLK有一非预期往下的 脉冲信号时,移位寄存器中的每一触发器电路会根据错误的脉冲信号进行
数据的存取及输出的动作,而导致移位寄存器输出错误的脉冲信号。然而, 由于液晶显示面板一般需同时依赖多种信号进行运作,信号间的耦合效应, 例如电磁耦合,往往会导致驱动电路的时钟信号产生噪声,使得移位寄存 器操作错误,而造成显示画面异常。
因此,如何避免噪声对时钟信号造成干扰,是设计液晶显示器驱动电 路的一个重要课题。

发明内容
因此,本发明即在于提供一种用于液晶显示器的驱动装置。 本发明公开了一种用于液晶显示器的驱动装置。该驱动装置包含有一 移位寄存器、 一接收端、 一噪声消除电路及一控制信号产生电路。该接收 端用来接收一第一时钟信号。该噪声消除电路耦接于该接收端,用来消除 该第一时钟信号的噪声,并将该第一时钟信号延迟一预设时间,以产生一 第二时钟信号。该控制信号产生电路耦接于该接收端及该噪声消除电路, 用来根据该第一时钟信号及该第二时钟信号,产生一第一控制信号及一第 二控制信号,以控制该移位寄存器。
本发明另公开一种用于液晶显示器的驱动装置。该驱动装置包含有一 移位寄存器、 一接收端、 一噪声消除电路、 一脉沖宽度调制器及一控制信号产生电路。该接收端用来接收一第一时钟信号。该噪声消除电路耦接于 该接收端,用来消除该第一时钟信号的噪声,并将该第一时钟信号延迟一 预设时间,以产生一第二时钟信号。该脉冲宽度调制器耦接于该噪声消除 电路,用来对该第二时钟信号的脉冲宽度进行调制,以产生一第三时钟信 号。该控制信号产生电路耦接于该接收端及该脉冲宽度调制器,用来根据 该第一时钟信号及该第三时钟信号,产生一第一控制信号及一第二控制信 号,以控制该移位寄存器。
本发明另公开一种用于液晶显示器的驱动装置。该驱动装置包含有一 移位寄存器、 一接收端、 一噪声消除电路及一控制信号产生电路。该接收 端用来接收一第一时钟信号。该噪声消除电路耦"l妄于该接收端,用来消除 该第一时钟信号的噪声,并将该第一时钟信号延迟一预设时间,以产生一 第二时钟信号。该控制信号产生电路耦接于该接收端及该噪声消除电路,
用来根据该第一时钟信号及一输出使能(Output Enable, 0E)信号,产生 一第一控制信号,以及根据该第一时钟信号及该第二时钟信号,产生一第 二控制信号。其中,该输出使能信号用来调制该驱动装置的输出信号,以 避免相邻的输出信号互相重迭,而该第一控制信号及该第二控制信号用来 控制该移位寄存器。


图1为已知液晶显示器的一栅极驱动电路的功能方块图。 图2为一已知移位寄存器电路的示意图。 图3为图2中移位寄存器电路的相关信号时序的示意图。 图4是一已知触发器电路的示意图。
图5说明了已知移位寄存器因时钟信号被噪声干扰而发生错误的情况。
图6为本发明用于液晶显示器的一驱动装置的示意图。
图7为图6中驱动装置的相关信号时序的示意图。
图8为本发明噪声消除电路的一实施例示意图。
图9为图8中噪声消除电路的运作方式示意图。
图IO为对应于本发明驱动装置的一触发器电路的实施例示意图。
图11为对应于本发明驱动装置的一移位寄存器的相关信号时序示意图12~14为图6中驱动装置在不同噪声情况下的相关信号时序示意图。
图15说明了一栅极驱动器使用输出使能信号调制输出信号的运作情况。
图16为本发明驱动装置应用输出使能信号消除噪声的信号时序图。
图17为本发明用于液晶显示器的另一驱动装置的示意图。
图18为图17中驱动装置的相关信号时序的示意图。
图19~22为图17中驱动装置在不同噪声情况下的相关信号时序示意图。
主要元件符号说明
10 栅极驱动电路
110、 20、 65、 75 移位寄存器电路
40、 90 触发器电路 120 输出緩冲电路 130 输出控制电路 DIN 起始脉冲信号 CLK、 CLK2、 CLK2M 时钟信号 OE 输出使能信号
Ql ~ Qn 脉冲信号 XI ~ Xn 4册极驱动信号 FFl FFn 触发器 D 输入端 Q 输出端 C 时钟输入端
41、 42、 91、 92锁存电路
60、 70 驱动装置
61、 71 4妄收端
62、 72 噪声消除电路 73 脉冲宽度调制器
63、 74 控制信号产生电路 SCK1、 SCK2 控制信号620 电阻电容式滤波电^各 625 比较器
VTH 门限电压 Vx 滤波结果
具体实施例方式
请参考图6,图6为本发明用于液晶显示器的一驱动装置60的示意图。 驱动装置60用来避免时钟信号上的噪声造成移位寄存器的错误操作,其包 含有一接收端61、 一噪声消除电路62、 一控制信号产生电路63及一移位 寄存器65。接收端61用来接收一时钟信号CLK。噪声消除电路62耦接于 接收端61,用来滤除时钟信号CLK的噪声,并将时钟信号CLK延迟一预 设时间,以产生一时钟信号CLK2。控制信号产生电路63耦接于接收端61 及噪声消除电路62,用来根据时钟信号CLK及时钟信号CLK2,产生控制 信号SCK1及SCK2,以控制移位寄存器65输出液晶显示器的驱动信号。
因此,本发明通过原始时钟信号与去除噪声的时钟信号,产生移位寄 存器的控制信号,以避免时钟信号上的噪声造成液晶显示器操作错误的情 况。优选地,控制信号SCK1在时钟信号CLK处于高逻辑电平且时钟信号 CLK2处于低逻辑电平时产生;而控制信号SCK2在时钟信号CLK处于低 逻辑电平且时钟信号CLK2处于高逻辑电平时产生;相关信号时序如图7 所示。
请继续参考图8,图8为本发明噪声消除电路62的一实施例示意图。 噪声消除电路62包含有一电阻电容式滤波电路620以及一比较器625。电 阻电容式滤波电路620耦接于接收端61,用来对时钟信号CLK进行滤波, 以消除时钟信号CLK的噪声。比较器625耦接于电阻电容式滤波电路620, 用来根据一门限电压VTH,对时钟信号的滤波结果Vx进行比较,以产生 时钟信号CLK2。其中,比较器625在时钟信号的滤波结果Vx大于门限电 压VTH时,产生时钟信号CLK2的高电平部分,而在时钟信号的滤波结果 Vx小于门限电压VTH时,产生时钟信号CLK2的低电平部分。关于噪声 消除电路62的详细运作方式,请参考图9。其中,时钟信号CLK2所延迟 的预设时间Tdelay根据电阻电容式滤波电路620的时间常数及门限电压 VTH的大小决定。
10此外,由于移位寄存器65的每一触发器电路由两级锁存电路组成,因 此本发明可分别通过控制信号SCK1及SCK2控制触发器的两级锁存电路, 以正确地产生液晶显示器的驱动信号。举例来说,请参考图10,图10为对 应于本发明驱动装置60的一触发器电路90的实施例示意图。触发器电路 90用来实现移位寄存器65中的触发器电路,其包含有一第一级锁存电路 91及一第二级锁存电路92。相较于图4的触发器电路40,第一级锁存电路 91根据控制信号SCK2,存储一输入信号的逻辑电平,而第二级锁存电路 92则根据控制信号SCK1,输出第一级锁存电路91所存储的电平。
如此一来,当移位寄存器接收到控制信号SCK2时,每一触发器电路 会将输入信号的逻辑电平存储至第一级锁存电路内部,而在接收到控制信 号SCK1时,则输出第一级锁存电路所存取到的逻辑电平。关于移位寄存 器的相关信号时序,请参考图11。在图11中,DIN表示移位寄存器的输入 信号,Ql ~ Q3则代表移位寄存器所依序输出的脉沖信号。
因此,通过控制信号SCK1及SCK2,本发明驱动装置60可控制移位 寄存器正确地产生驱动液晶显示器所需的脉沖信号,以避免时钟信号上的 噪声造成液晶显示器操作错误的情况。请参考图12-14,图12~14为本发 明驱动装置60在不同噪声情况下的相关信号时序示意图。如图12所示, 如果时钟信号CLK的噪声存在于时钟信号CLK为高电平而时钟信号CLK2 为低电平的信号区间时,控制信号产生电路63所输出的控制信号SCK1会 变成两个较小的脉沖。在此情形下,由于每一触发器电路没有存取新的数 据,因此虽然执行了两次的输出动作,移位寄存器所输出的脉冲信号仍保 持正常,而不受时钟信号上噪声的影响。如图13所示,当时钟信号CLK 的噪声存在于时钟信号CLK及CLK2皆为高电平的信号区间时,控制信号 SCK2会有额外的脉冲产生。在此情形下,每一触发器只是提前对新的数据 进行存取,因此移位寄存器所输出的脉冲信号仍保持正常,而不受时钟信 号上噪声的影响。另外,如图14所示,如果时钟信号上的噪声存在于时钟 信号CLK为低电平而时钟信号CLK2为高电平的信号区间时,控制信号 SCK2会变成两个较小的脉冲。此时,触发器只是对同样的数据进行两次存 取的动作,因此移位寄存器所输出的脉沖信号仍不受时钟信号上噪声的影 响。
优选地,本发明驱动装置可以是液晶显示器的一栅极驱动器(GateDriver )。在此情形下,控制信号产生电路63另可根据一输出使能(Output Enable, OE)信号,产生控制信号SCKl,以消除时钟信号CLK的噪声对 控制信号SCK1产生的干扰。首先,请参考图15,图15说明了一栅极驱动 器使用输出使能信号调制输出信号的运作情况。其中,DIN表示移位寄存 器的输入信号,Ql ~ Q3代表移位寄存器所依序输出的脉冲信号,而XI ~ X3则代表栅极驱动器所输出的驱动信号。如图15所示,输出使能信号OE 用来对脉冲信号Q1 Q3进行调制,以避免相邻的栅极驱动信号Xl Xn 因互相重迭而造成错误驱动液晶显示器的情形发生。
由于时钟信号CLK通常在输出使能信号OE为低电平时进行正向转态 (Positive Transition),以控制移位寄存器产生下一脉冲信号,因此本发明 控制信号产生电路63可进一步通过输出使能信号OE滤除控制信号SCK1 上不当产生的噪声。在此情形下,当输出使能信号OE为低电平时,控制 信号产生电路63可正常地产生控制信号SCK1,而当输出使能信号OE为 高电平时,则停止输出控制信号SCKl。
请参考图16,图16为本发明驱动装置60应用输出使能信号消除噪声 的信号时序图。其中,斜线区域代表控制信号SCK1被输出使能信号OE 所滤除的部分。如图16所示,当时钟信号CLK上的噪声存在于时钟信号 CLK及CLK2皆为低电平的信号区间时,控制信号SCK1上的噪声可进一 步通过输出使能信号OE加以滤除。如此一来,不论时钟信号上存在何种 噪声情况,本发明驱动装置60皆可正确地产生移位寄存器的控制信号 SCK1及SCK2,以控制移位寄存器依序输出驱动液晶显示器所需的脉冲信
综上所述,本发明驱动装置60除了通过原始时钟信号与去除噪声的时 钟信号外,另可通过输出使能信号产生移位寄存器的控制信号,以使移位 寄存器正确地产生驱动液晶显示器所需的脉沖信号,而不受到时钟信号 CLK上各种噪声情况的影响。
此外,除了前述的方式之外,本发明亦可直接通过原始时钟信号CLK 与输出使能信号OE,来产生控制信号SCK1;在此请重新参阅图16,由图 16可知,控制信号SCK1基本上是于时钟信号CLK位于高电压电平,而输 出使能信号OE位于低电压电平时产生,因此,本发明亦可根据前述的机 制,仅参考原始时钟信号与输出使能信号OE来产生控制信号SCKl,如此的相对应变化,亦属本发明的范畴。
另一方面,请参考图17,图17为本发明用于液晶显示器的另一驱动装 置70的示意图。驱动装置70包含有一接收端71、 一噪声消除电路72、 一 脉冲宽度调制器73、 一控制信号产生电路74以及一移位寄存器75。接收 端71用来接收一时钟信号CLK。噪声消除电路72耦接于接收端71,用来 滤除时钟信号CLK的噪声,并将时钟信号CLK延迟一预设时间,以产生 一时钟信号CLK2。脉冲宽度调制器73耦接于噪声消除电路72,用来对时 钟信号CLK2的脉冲宽度进行调制,以产生一时钟信号CLK2M。控制信号 产生电路74耦接于接收端71及脉冲宽度调制器73,用来根据时钟信号 CLK1及时钟信号CLK2M,产生控制信号SCK1及SCK2,以控制移位寄 存器7 5输出液晶显示器的驱动信号。
因此,相较于驱动装置60,本发明驱动装置70另通过脉冲宽度调制器 73延长时钟信号CLK2的脉冲宽度,以增加滤除时钟信号CLK上的噪声的 范围。关于本发明驱动装置70的相关信号时序,请参考图18。其中,阴影 部分代表时钟信号CLK2所延长的脉冲宽度,其可根据实际需求进行调整, 以产生不同脉冲宽度的时钟信号CLK2M。
在此情形下,请参考图19-22,图19-22为本发明驱动装置70在不 同噪声情况下的相关信号时序示意图。在图19~21中,驱动装置70的运 作方式与图12~14中驱动装置60的运作方式类似,在此不再赘述。在图 22中,当时钟信号CLK的噪声存在于时钟信号CLK及CLK2皆为低电平 的信号区间时,此时控制信号SCK1会产生额外的脉冲,使触发器提前输 出而造成错误。在此情形下,本发明可通过脉冲宽度调制器73延长时钟信 号CLK2的脉冲宽度,以滤除控制信号SCK1上额外的脉沖,而使移位寄 存器所输出的脉冲信号不受时钟信号上噪声的影响。
如此一来,不论时钟信号上存在何种噪声情况,本发明驱动装置70皆 可正确地产生移位寄存器的控制信号SCK1及SCK2,以控制移位寄存器依 序输出驱动液晶显示器所需的脉冲信号。
请注意,上述驱动装置60及70仅用来作为本发明的举例说明,而不 为本发明的限制,本领域技术人员当可根据实际需求做适当的修改。举例 来说,本发明控制信号产生电路亦可直接根据时钟信号CLK1及输出使能 信号OE产生控制信号SCK1,而根据时钟信号CLK及CLK2,产生控制信号SCK2,如此相对应变化亦属本发明的范围。
此外,本发明驱动装置不局限于4册极驱动器,其亦可实现于源极驱动 器(Source Driver)之中,以避免时钟信号上的噪声造成移位寄存器的错误 操作,而造成显示画面异常。
综上所述,本发明通过原始时钟信号与去除噪声的时钟信号,产生移 位寄存器的控制信号,以使移位寄存器正确地产生驱动液晶显示器所需的 脉冲信号,而不受到时钟信号上各种噪声情况的影响。如此一来,本发明 可有效改善液晶显示器驱动电路的效能。
以上所述仅为本发明的优选实施例,凡依本发明权利要求书所做的均 等变化与修饰,皆应属本发明的涵盖范围。
权利要求
1.一种用于一液晶显示器的驱动装置,包含有一移位寄存器;一接收端,用来接收一第一时钟信号;一噪声消除电路,耦接于该接收端,用来消除该第一时钟信号的噪声,并将该第一时钟信号延迟一预设时间,以产生一第二时钟信号;以及一控制信号产生电路,耦接于该接收端、该噪声消除电路及该移位寄存器,用来根据该第一时钟信号及该第二时钟信号,产生一第一控制信号及一第二控制信号,以控制该移位寄存器。
2. 如权利要求1所述的驱动装置,其中该控制信号产生电路在该第一时 钟信号处于一高逻辑电平且该第二时钟信号处于一低逻辑电平时,产生该 第一控制信号,而在该第一时钟信号处于该低逻辑电平且该第二时钟信号 处于该高逻辑电平时,产生该第二控制信号。
3. 如权利要求1所述的驱动装置,其中该移位寄存器包含有多个串接的 触发器,每一触发器包含有一第一级锁存电路及一第二级锁存电路,该第 一级锁存 电路用来根据该第二控制信号,存储一输入数据,该第二级锁存 电路用来根据该第一控制信号,输出该第一级锁存电路所存储的数据。
4. 如权利要求1所述的驱动装置,其中该噪声消除电路包含有 一电阻电容式滤波电路,耦接于该接收端,用来对该第一时钟信号进行滤波,以消除该第一时钟信号的噪声;以及一比较器,耦接于该电阻电容式滤波电路,用来根据一门限电压,对 该第一时钟信号的滤波结果进行比较,以产生该第二时钟信号,且该比较 器在该第一时钟信号的滤波结果大于该门限电压时,产生具有高逻辑电平 的该第二时钟信号,而在该第一时钟信号的滤波结果小于该门限电压时, 产生具有低逻辑电平的该第二时钟信号。
5. 如权利要求4所述的驱动装置,其中该第一时钟信号所延迟的该预设 时间根据该门限电压的大小决定。
6. 如权利要求1所述的驱动装置,其中该驱动装置是一栅极驱动器。
7. 如权利要求6所述的驱动装置,其中该控制信号产生电路另根据一输 出使能信号,产生该第一控制信号,以消除该第一控制信号的噪声,该输出使能信号用来调制该栅极驱动器的输出信号,以避免相邻的输出信号互 相重迭。
8. 如权利要求7所述的驱动装置,其中该控制信号产生电路在该输出使 能信号处于该低逻辑电平时,产生该第一控制信号。
9. 如权利要求1所述的驱动装置,其中该驱动装置是一源极驱动器。
10. —种用于一液晶显示器的驱动装置,包含有 一移位寄存器;一接收端,用来接收一第一时钟信号;一噪声消除电路,耦接于该接收端,用来消除该第一时钟信号的噪声, 并将该第一时钟信号延迟一预设时间,以产生一第二时钟信号;一脉冲宽度调制器,耦接于该噪声消除电路,用来对该第二时钟信号 的脉冲宽度进行调制,以产生一第三时钟信号;以及一控制信号产生电路,耦接于该接收端、该脉沖宽度调制器及该移位 寄存器,用来根据该第一时钟信号及该第三时钟信号,产生一第一控制信 号及一第二控制信号,以控制该移位寄存器。
11. 如权利要求10所述的驱动装置,其中该脉冲宽度调制器用来延长该 第二时钟信号的脉沖宽度,以产生该第三时钟信号。
12. 如权利要求10所述的驱动装置,其中该控制信号产生电路在该第一 时钟信号处于一高逻辑电平且该第三时钟信号处于一低逻辑电平时,产生 该第一控制信号,而在该第一时钟信号处于该低逻辑电平且该第三时钟信 号处于该高逻辑电平时,产生该第二控制信号。
13. 如权利要求IO所述的驱动装置,其中该移位寄存器包含有多个串接 的触发器,每一触发器包含有一第一级锁存电路及一第二级锁存电路,该 第一级锁存电路用来根据该第二控制信号,存储一输入数据,该第二级锁 存电路用来根据该第一控制信号,输出该第一级锁存电路所存储的数据。
14. 如权利要求IO所述的驱动装置,其中该噪声消除电路包含有 一电阻电容式滤波电路,耦接于该接收端,用来对该第一时钟信号进行滤波,以消除该第一时钟信号的噪声;以及一比较器,耦接于该电阻电容式滤波电路,用来根据一门限电压,对 该第一时钟信号的滤波结果进行比较,以产生该第二时钟信号,且该比较 器在该第一时钟信号的滤波结果大于该门限电压时,产生具有高逻辑电平
15. 如权利要求14所述的驱动装置,其中该第一时钟信号所延迟的该预 设时间才艮据该门限电压的大小决定。
16. 如权利要求IO所述的驱动装置,其中该驱动装置是一栅极驱动器。
17. 如权利要求IO所述的驱动装置,其中该驱动装置是一源极驱动器。
18. —种用于一液晶显示器的驱动装置,包含有 一移位寄存器;一接收端,用来接收一第一时钟信号;一噪声消除电路,耦接于该接收端,用来消除该第一时钟信号的噪声, 并将该第一时钟信号延迟一预设时间,以产生一第二时钟信号;以及一控制信号产生电路,耦接于该接收端、该噪声消除电路及该移位寄 存器,用来根据该第一时钟信号及一输出使能信号,产生一第一控制信号, 以及根据该第一时钟信号及该第二时钟信号,产生一第二控制信号,该输 出使能信号用来调制该驱动装置的输出信号,以避免相邻的输出信号互相 重迭,而该第一控制信号及该第二控制信号用来控制该移位寄存器。
19. 如权利要求18所述的驱动装置,其中该控制信号产生电路在该第一 时钟信号处于一高逻辑电平且该输出使能信号处于一低逻辑电平时,产生 该第一控制信号,而在该第一时钟信号处于该4氐逻辑电平且该第二时钟信 号处于该高逻辑电平时,产生该第二控制信号。
20. 如权利要求18所述的驱动装置,其中该移位寄存器包含有多个串接 的触发器,每一触发器包含有一第一级锁存电路及一第二级锁存电路,该 第一级锁存电路用来根据该第二控制信号,存^f诸一输入数据,该第二级锁 存电路用来根据该第一控制信号,输出该第一级锁存电路所存储的数据。
21. 如权利要求18所述的驱动装置,其中该噪声消除电路包含有 一电阻电容式滤波电路,耦接于该接收端,用来对该第一时钟信号进行滤波,以消除该第一时钟信号的噪声;以及一比较器,耦接于该电阻电容式滤波电路,用来根据一门限电压,对 该第一时钟信号的滤波结果进行比较,以产生该第二时钟信号,且该比较 器于该第一时钟信号的滤波结果大于该门限电压时,产生具有高逻辑电平 的该第二时钟信号,而在该第一时钟信号的滤波结果小于该门限电压时,产生具有低逻辑电平的该第二时钟信号。
22. 如权利要求21所述的驱动装置,其中该第一时钟信号所延迟的该预 设时间根据该门限电压的大小决定。
23. 如权利要求18所述的驱动装置,其中该驱动装置是一栅极驱动器。
全文摘要
一种液晶显示器的驱动装置,用来避免时钟信号上的噪声造成移位寄存器的操作错误。该驱动装置包含有一移位寄存器、一接收端、一噪声消除电路及一控制信号产生电路。该接收端用来接收一第一时钟信号。该噪声消除电路耦接于该接收端,用来消除该第一时钟信号的噪声,并将该第一时钟信号延迟一预设时间,以产生一第二时钟信号。该控制信号产生电路耦接于该接收端及该噪声消除电路,用来根据该第一时钟信号及该第二时钟信号,产生一第一控制信号及一第二控制信号,以控制该移位寄存器。
文档编号G09G3/36GK101667400SQ20081021378
公开日2010年3月10日 申请日期2008年9月4日 优先权日2008年9月4日
发明者刘岳修, 郑东栓, 韩开旭 申请人:联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1