显示装置的制作方法

文档序号:2569180阅读:150来源:国知局
专利名称:显示装置的制作方法
技术领域
本发明涉及一种显示装置。更具体地讲,本发明涉及一种使用多电平信 号传输方案来传丰俞内部数据的显示装置。
背景技术
通常,显示装置包括时序控制器、源极驱动器和显示面板。列驱动器基 于图像数据和控制图像数据的控制信号来驱动显示面板。通常,从时序控制 器提供图像数据和控制信号。源极驱动器经由多个互连从时序控制器接收图 像数据和控制信号。 近来,已经开发出这样一种接口方案,即,具有将时钟信号嵌入到图像 数据中的传输方案和通过多电平信令传输时钟信号的信号电平的传输方案的 组合, >久而使在时序控制器和源极驱动器之间所需的互连的数量最少化。
在显示装置中,时序控制器在一段水平扫描时间的活动时间段期间将图 像数据传输到源极驱动器,在一段水平扫描时间的空白时间段期间不将图像 数据传输到源极驱动器。
然而,当驱动源极驱动器的供给电压包含波动分量时,波动分量在空白 时间段期间传送到通过多电平信令传输的嵌入的时钟信号,且时钟信号的电 压电平失真。因此,源极驱动器不能准确地接收和/或确定时钟信号的电平。
因此,期望开发一种有效地克服上述问题的显示装置。

发明内容
本发明的示例性实施例提供了一种显示装置,该显示装置具有显著减少 和/或有效防止嵌入的列时钟信号中的差错等优点。在本发明的示例性实施例 中, 一种显示装置包括时序控制器、列驱动器、行驱动器和显示单元。所述
4时序控制器在活动时间段期间输出图像数据和第一列时钟,所述第一列时钟 被嵌入到所述图像数据中,所述第 一列时钟的电压电平高于所述图像数据的 电压电平。所述时序控制器在空白时间段期间输出空白数据和第二列时钟, 所述第二列时钟被嵌入到所述空白数据中,所述第二列时钟的电压电平基本 上等于所述图像数据的电压电平。所述列驱动器在所述活动时间段期间检测所述第 一列时钟和所述图像数 据,并使用所述第一列时钟将所述图像数据转换为第一模拟信号。另外,所 述列驱动器在所述空白时间段期间检测所述第二列时钟和所述空白数据,并 使用所述第二列时钟将所述空白数据转换为第二模拟信号。所述行驱动器基于从所述时序控制器接收的控制信号输出扫描信号。 所述显示单元基于所述第一模拟信号显示图像,并基于所述第二模拟信 号显示黑色图像。因此,才艮据本发明的示例性实施例,在一段水平扫描时间段的空白时间 段期间,电压与图像数据的电压基本上相同的第二列时钟被嵌入到空白数据。 因此,显著减少和/或有效地防止在空白时间段期间由模拟供给电压的波动分 量引起第二列时钟产生差错。


通过参照附图更详细地描述本发明的示例性实施例,本发明的以上和其它方面、特征和优点将变得更加明显,在附图中图1是示出根据本发明的显示装置的示例性实施例的框图;图2是示出在图1所示的显示装置的时序控制器和列驱动器之间的互连的示例性实施例的框图;图3是示出从图2所示的时序控制器传输到列驱动器的数据的数据格式的示例性实施例的信号时序图;图4是示出多电平信令方案的示例性实施例的信号时序图,该多电平信令方案用于传输具有图3所示的示例性实施例的数据格式的信号;图5是示出在图3和图4所示的空白时间段期间通过多电平信令方案传输的列时钟的翁:据的信号时序图;图6是示出图1所示的显示装置的列驱动器的示例性实施例的框图; 图7是示出图6所示的列驱动器的多电平检测器的示例性实施例的示意性电路图。
具体实施方式
现在在下文中将参照附图更充分地描述本发明,在附图中示出了本发明 的示例性实施例。然而,本发明可以以许多不同的形式来实施,而不应该被 理解为局限于在此提出的实施例。相反提供这些实施例使本公开将是彻底的 且完整的,并将把本发明的范围充分地传达给本领域的技术人员。相同的标 号始终表示相同的元件。应该理解的是,当元件^:称作"在,,另一元件"上,,时,该元件可以直 接在另一元件上,或者在它们之间可存在中间元件。相反,当元件被称作"直 接在"另一元件"上"时,不存在中间元件。如在这里使用的,术语"和/或" 包括一个或多个相关所列的项目的任意组合和所有组合。应该理解的是,尽管在这里可使用术语"第一"、"第二"、"第三,,等来 描述不同的元件、组件、区域、层和/或部分,但是这些元件、组件、区域、 层和/或部分不应受这些术语的限制。这些术语仅是用来将一个元件、组件、 区域、层或部分与另一个元件、组件、区域、层或部分区分开来。因此,在 不脱离本发明的教导的情况下,下面讨论的第一元件、组件、区域、层或部 分可被命名为第二元件、组件、区域、层或部分。这里使用的术语仅是为了描述特定实施例的目的,而不意图限制本发明。 如这里所使用的,除非上下文另外明确指出,否则单数形式的"一个(种)" 和"所述(该)"也意图包括复数形式。还将理解的是,当在本说明书中使用 术语"包含"和/或"包括"时,说明存在所述特征、区域、整体、步骤、操 作、元件和/或组件,但不排除存在或附加一个或多个其它特征、区域、整体、 步骤、操作、元件、组件和/或它们的组。此外,在这里可使用相对术语,如"下面的"或"底部"和"上面的" 或"顶部"等来描述如图中所示的一个元件与其它元件的关系。应该理解的 是,相对术语意在包含除了在附图中描述的方位之外的装置的不同方位。例 如,如果在一幅图中装置被翻转,则描述为在其它元件"下"侧的元件随后 将被定位为"在"其它元件"上"侧。因此,示例性术语"下面的"可包括 "下面的"和"上面的"两种方位,这取决于图的具体方位。同样,如果在 一幅图中装置被翻转,则描述为在其它元件"下方"或"下面"的元件随后将被定位为"在"其它元件"上方"。因此,示例性术语"在...下方"或"在... 下面"可包括上方和下方两种方^立。除非另有定义,否则这里使用的所有术语(包括技术术语和科学术语) 具有与本发明所属领域的普通技术人员所通常理解的意思相同的意思。将进 一步理解,除非这里明确定义,否则术语(例如在通用的字典中定义的术语) 应该被解释为具有与本公开和相关领域的环境中它们的意思一致的意思,而 不是理想地或者过于正式地解释它们的意思。在此参照作为本发明的理想实施例的示意性图示的剖视图来描述本发明 的示例性实施例。这样,预计会出现例如由制造技术和/或公差引起的图示的 形状变化。因此,本发明的实施例不应该被理解为限于在此示出的区域的具 体形状,而应该包括例如由制造导致的形状变形。例如,示出或描述为平坦 的区域通常可具有不平滑的和/或非线性的特征。此外,示出的锐角可以被倒 圆。因此,在图中示出的区域实际上是示意性的,它们的形状并不意图示出 区域的精确形状,也不意图限制本发明的范围。在下文中,将参照附图更详细地描述本发明的示例性实施例。图1是示出根据本发明的显示装置的示例性实施例的框图。参照图1,才艮据示例性实施例的显示装置100包括显示单元40、时序控 制器60、列驱动器CD601至CD610和行驱动器RD612至RD619。显示单元40响应于(例如,基于)来自行驱动器RD612至RD619的扫显示图^f象。例如,在示例性实施例中,显示单元40包括液晶显示(LCD)面 板、等离子体显示面板(PDP)或有机发光二极管(OLED)面板,但可选的 示例性实施例不限于此。时序控制器60从外部源(未示出)接收输入数据LVDS-DATA。在示例 性实施例中,输入数据LVDS-DATA包括图像数据和控制图像数据的输入时 序的控制信号。例如,可以使用低电压差分信令(LVDS)方案将输入数据 LVDS-DATA从外部源传输到时序控制器60。时序控制器60响应于输入数据LVDS-DATA输出差分摆动数据DS1至 DSIO、行时钟CLK-R、行开始脉冲SP-R和列开始脉沖SP。例如,在示例性实施例中,利用点对点(point-to-point)传输方案将差分 摆动数据DS1至DS10传输到列驱动器CD601至CD610。此外,差分摆动数据DS1至DS10包括与图像对应的图像数据RGB-DATA、数据使能信号DE 和列时钟CLK。在示例性实施例中,通过一条传输线以数据流的形式传输图 像数据RGB-DATA、数据使能信号DE和列时钟CLK。另外,差分摆动数据 DS1至DS10支持高级内部面板接口 ( advanced intra panel interface, AiPi )。活动时间段由数据使能信号DE来确定,例如,由数据使能信号DE来限 定。在活动时间段中,在一段水平扫描时间1H (图3)期间,例如在一条水 平扫描线1H期间或一条水平扫描线1H中,将图像数据RGB-DATA传输到 显示单元40。数据使能信号DE还限定没有将图像数据RGB-DATA传输到显 示单元40的空白时间段。在下文中,术语"第一列时钟"将用于指在活动时 间段期间嵌入的列时钟CLK,术语"第二列时钟信号"将用于指在空白时间 段期间嵌入的列时钟CLK。另外,可以将第一列时钟和第二列时钟统称为列 时钟CLK。在活动时间段期间,根据示例性实施例的第 一列时钟CLK控制图像数据 RGB-DATA的输入时序,并嵌入到图像数据RGB-DATA中。另外,第一列时 钟CLK包括信号电平(例如,电压电平),该信号电平高于图像数据 RGB-DATA的信号电平(例如,电压电平)。在空白时间段期间,第二列时 钟CLK的信号电平与图像数据RGB-DATA的信号电平基本上相同。因此, 时序控制器60在活动时间段期间将信号电平高于图像数据RGB-DATA的信 号电平的第一列时钟CLK传输到列驱动器CD601至CD610,并在空白时间 段期间将信号电平与图像数据RGB-DATA的信号电平基本上相同的第二列 时钟CLK传输到列驱动器CD601至CD610。因此,在空白时间段期间,当从以数据流形式传输的差分摆动数据DS1 至DS10中恢复(例如,感测)第二列时钟CLK时,接收第一列时钟CLK 和第二列时钟CLK的列驱动器CD601至CD610显著减少和/或有效防止了差 错的出现,下面将对此进行更详细的描述。例如,时序控制器60以一条水平扫描线1H为单位输出差分摆动数据DS1 至DSIO,并利用点对点传输方案将摆动数据DS1至DS10传输到列驱动器 CD601至CD610。列驱动器CD601至CD610从时序控制器60接收列开始脉 冲SP。另外,可以利用与点对点传输方案不同的信号传输方案将列开始脉冲 SP传输到列驱动器CD601至CD610。如图1所示,例如,通过多点传输方 案(multi-drop transmission scheme )将列开始脉沖SP传输到列驱动器CD6018至CD610,但可选的示例性实施例不限于此。列驱动器CD601至CD610分别响应于差分摆动数据DS1至DS10将数 据信号D1至Dm施加到显示单元40。更具体地讲,列驱动器CD601至CD610 响应于列开始脉冲SP将差分摆动数据DS1至DS10传输到显示单元40。列 驱动器CD601至CD610从以数据流的形式传输的差分摆动数据DS1至DS10 来检测第 一列时钟CLK和图像数据RGB-DATA。列驱动器CD601至CD610 基于图像数据RGB-DATA和嵌入在图像数据RGB-DATA中的第一列时钟 CLK之间的电平差,在第一列时钟CLK和图像数据RGB-DATA之间进行区 分。行驱动器RD612至RD619响应于从时序控制器60接收的行时钟CLK-R 和行开始脉冲SP-R,将扫描信号SI至Sn提供到显示单元40。图2是示出在图1所示的时序控制器60和列驱动器CD601至CD610之 间的互连的示例性实施例的框图。更具体地讲,图2示出了时序控制器60、信道ch601至ch610、传输线 L601至L610和列驱动器CD601至CD610。时序控制器60控制信道ch601至ch610的输出,并经由传输线L601至 L610将图像数据RGB-DATA传输到列驱动器CD601至CD610。如图2所示,示例性实施例包括十个列驱动器CD601至CD610,但可选 的示例性实施例不限于此。列驱动器CD601至CD610中的每个通过传输线 L601至L610中的单个(例如,仅仅一条)连接到时序控制器60。因此,在 示例性实施例中,不需要用于传输控制信号(例如,数据使能信号DE)的额 外传输线。因此,仅需要10条传输线L601至L610。图3是示出从图2所示的时序控制器60传输到列驱动器CD601至CD610 的数据的数据格式的示例性实施例的信号时序图,图4是示出多电平信令方 案的示例性实施例的信号时序图,该多电平信令方案用于传输具有图3所示 的显示装置的数据格式的信号。如图3所示,本发明的示例性实施例包括三种凝:据格式。在一段水平扫 描时间1H期间,将在图3的上部示出的数据格式从时序控制器60传输到列 驱动器CD601至CD610中的每个。在一段水平扫描时间1H期间从时序控制器60传输到列驱动器CD601 至CD610中的每个列驱动器的数据格式包括活动时间段AP和空白时间段BP。如上面更详细地描述的,活动时间段AP是图像数据RGB-DATA从时序 控制器60传输到列驱动器CD601至CD610的时间段,空白时间段BP是没 有传输图像数据RGB-DATA的时间段。例如,在示例性实施例中,活动时间 段AP可以包括M个像素时间段(例如,多个活动时间段AP (这样的1至M 活动时间段AP)),空白时间段BP可以包括N个空白像素时间段(例如, M+l至M+N空白时间段BP )。在示例性实施例中,M是大于1的自然数, N是小于M的自然数。在图3的下部示出了两种数据格式。在图3的下部示出的两种数据格式 中的左侧数据才各式在每个活动时间段AP期间传输,这两种数据格式中的右 侧数据格式在每个空白时间段BP期间传输。参照图3和图4,在每个活动时间段AP期间,时序控制器60将数据使 能信号DE和图像数据RGB-DATA的电压转换为绝对值小于第一参考电压 VREFH和第二参考电压VREFL的电压(例如,第三参考电压VDOH和第四 参考电压VDOL),并将第一列时钟CLK的电压转换为绝对值大于第一参考 电压VREFH和第二参考电压VREFL的电压(例如,第五参考电压VCOH 和第六参考电压VCOL)。第一参考电压VREFH是相对于共电压VCM具有的电压电平。然后,时序控制器60通过将第一列时钟CLK嵌入到图像数据 RGB-DATA中来传输第 一列时钟CLK。另外,时序控制器60在每个空白时间段BP期间将数据使能信号DE和 空白数据Blank-DATA的电压转换为绝对值小于第 一参考电压VREFH和第二 参考电压VREFL的电压(例如,第三参考电压VDOH和第四参考电压 VDOL ),并在每个空白时间段BP期间将第二列时钟CLK的电压转换为与图 像数据RGB-DATA的电压相等(例如,基本上相同)的电压。因此,在空白 时间段BP期间,时序控制器60将第二列时钟CLK的电压转换为电平低于 第一参考电压VREFH和第二参考电压VREFL的电压。然后,时序控制器60 通过将第二列时钟CLK嵌入到空白数据Blank-DATA中来传输电压电平与图 像凄t据RGB-DATA的电压电平相等(例如,基本上相同)的第二列时钟CLK。在活动时间段AP中,时钟尾部CLK-tail是用于确保足够的升压或降压 '时间和稳定的操作的虚拟比特(dummybit)。数据使能信号DE在活动时间段AP的每个像素时间段期间保持逻辑高值10200910171908.8
说明书第8/15页
DE(1)(例如,逻辑电平l(一)),并在空白时间段BP的每个空白像素时间 段期间保持逻辑低值DE(O)(例如,逻辑电平0(零))。因此,根据数据使能 信号DE的逻辑状态,活动时间段AP和空白时间段BP彼此区分开。
列驱动器CD601至CD610通过差分信令从差分摆动数据DS1至DS10 检测图像数据RGB-DATA和第 一列时钟CLK。
在示例性实施例中,从时序控制器60向列驱动器CD601至CD610传输 差分摆动数据DS1至DS10,该差分摆动数据DS1至DS10具有不同极性的 两种电压电平。具体地讲,差分摆动数据DS1至DSIO包括具有正极性的第 一电压VIN-P和具有负极性的第二电压VIN-N。
在第一电压VIN-P和第二电压VIN-N之间的电压差的绝对值IVIN-P -VIN-NI小于第一参考电压VREFH和第二参考电压VREFL之间的电压差的 绝对值IVREFH-VREFLI (例如,|VIN-P—VIN-N| < |VREFH-VREFL|)的时间 段中,列驱动器CD601至CD610基于图像数据RGB-DATA来确定差分摆动 数据DS1至DSIO。
另外,当第 一 电压VIN-P的绝对值IVIN-PI大于第二电压VIN-N的绝对值 IVIN-Nj时,列驱动器CD601至CD610确定出图像数据RGB-DATA具有高逻 辑值(例如,"l,,)。同样,当第一电压VIN-P的绝对值IVIN-PI小于第二电压 VIN-N的绝对值IVIN-NI时,列驱动器CD601至CD610确定出图像数据 RGB-DATA具有低逻辑值(例如,"0")。逻辑值T或逻辑值"0"确定列 驱动器CD601至CD610将图像数据RGB-DATA识别为"1"还是"0",即, 形成图像数据RGB-DATA的数字信号。
在第一电压VIN-P和第二电压VIN-N之间的电压差的绝对值 |VIN-P-VIN-NI大于第一参考电压VREFH和第二参考电压VREFL的电压差 的绝对值IVREFH-VREFLI (|VIN-P-VIN-N| > |VREFH-VREFL|)的时间段中, 列驱动器CD601至CD610确定出差分摆动凄t据DS1至DS10是第一列时钟 CLK。
类似地,列驱动器CD601至CD610检测数据使能信号DE。此外,列驱 动器CD601至CD610检测数据使能信号DE的逻辑状态DE(1)或DE(O)。
如以上更详细地描述的,在示例性实施例中,在活动时间段AP期间传 输的第一列时钟CLK的电压电平与在空白时间段BP期间传输的第二列时钟 CLK的电压电平不同。因此,时序控制器60在活动时间段AP期间传输电压电平高于图像数据RGB-DATA的电压电平的第一列时钟CLK,并在空白时 间段BP期间传输电压电平与图像数据RGB-DATA的电压电平相等(例如, 基本上相同)的第二列时钟CLK。不过,时序控制器60在空白时间段BP的 第一空白数据时间段M+1期间传输第一列时钟CLK。详细地讲,时序控制器 60在第一空白时间段M+1期间传输第一列时钟CLK,从而与逻辑值为"0" 的图像数据RGB-DATA区分开,因为空白时间段BP由逻辑值为"0"的数据 使能信号DE限定。如果时序控制器60在第一空白数据时间段M+l期间传 输第二列时钟CLK,则第二列时钟CLK在第一空白数据时间段M+1期间不 能与逻辑值为"0"的图像数据RGB-DATA区分开。
时序控制器60在空白时间段BP的第二空白数据时间段M+2期间传输第 二列时钟CLK。
如这里所述,时序控制器60在空白时间段BP期间传输电压电平与图像 数据RGB-DATA的电压电平相等的第二列时钟CLK,由此至少解决现在将 参照图5更详细地描述的问题。
图5是示出在图3和图4所示的空白时间段BP期间通过多电平信令方 案传输的列时钟CLK的数据的信号时序图。
参照图5,在活动时间段AP期间,从时序控制器60(即,发射端)接 收的差分摆动数据DS1至DS10的第一电压VIN-P和第二电压VIN-N的共电 压VCM的电平与第一参考电压VREFH和第二参考电压VREFL的平均电压 的电平基本上相同。因此,在嵌入列时钟CLK的时间段P1中,第 一 电压VIN-P 的电平高于第一参考电压VREFH的电平,第二电压VIN-N的电平低于第二 参考电压VREFL的电平。因此,列驱动器CD601至CD610 (即,接收端) 在嵌入列时钟CLK的时间段P1期间将列时钟CLK确定为逻辑值为"1"的 输出脉冲C—OUT。另外,在活动时间段AP的除了时间段P1以外的剩余部 分中,列驱动器CD601至CD610 (即,接收端)将列时钟CLK确定为逻辑 值为"0"的!lr出脉冲C一OUT。
在空白时间段BP期间,从时序控制器60接收的差分摆动数据DS1至 DS10的第一电压VIN-P和第二电压VIN-N的共电压VCM可能高于第一参 考电压VREFH和第二参考电压VREFL的平均电压。换言之,共电压VCM 在空白时间段BP期间摆动,如图4所示。这是因为列驱动器CD601至CD610 利用从外部电压源(未示出)供给的模拟供给电压来驱动显示装置100的液晶面板(未示出)。在空白时间段BP期间没有将模拟供给电压供给到列驱动
器CD601至CD610。而是当空白时间段BP结束时,将模拟供给电压供给到 列驱动器CD601至CD610。因此,当空白时间段BP结束时,模拟供给电压 升至正常电压电平。在这种情况下,模拟供给电压在正常电压电平左右摆动 的波动出现。
当模拟供给电压的波动对从列驱动器CD601至CD610接收的差分摆动 数据DS1至DS10产生影响时,共电压VCM摆动,如上所述。换言之,如 图5所示,在空白时间段BP期间,在嵌入列时钟CLK的第二时间段P2中, 差分摆动数据DS1至DS10的第一电压VIN-P高于第一参考电压VREFH, 差分摆动数据DS1至DS10的第二电压VIN-N高于第二参考电压VREFL的 电平,这与活动时间段AP的第一时间段P1不同。在这种情况下,用作接收 端的列驱动器CD601至CD610不斥企测在空白时间^殳BP期间传输的列时钟 CLK。因此,列驱动器CD601至CD610不能准确地恢复(例如,感测)与 在空白时间段BP期间嵌入列时钟CLK的第二时间段P2对应的差分摆动数 据DS1至DS10中的列时钟CLK。
当通过多电平信令传输差分摆动数据DS1至DS10时,用作接收端的列 驱动器CD601至CD610基于第一参考电压VREFH和第二参考电压VREFL 来确定列时钟CLK。
仅通过利用差分摆动数据DS1至DS10的第一电压VIN-P和第二电压 VIN-N之差来检测图像数据RGB-DATA。相对而言,通过第一参考电压 VREFH和第二参考电压VREFL来检测列时钟CLK。因此,如图5所示,当 与第二时间段P2对应的第一电压VIN-P和第二电压VIN-N的共电压VCM 与第一参考电压VREFH和第二参考电压VREFL的平均电压不同时,列驱动 器CD601至CD610不能准确地检测列时钟CLK。
为了解决上述问题,本发明的示例性实施例提供了时序控制器60,时序 控制器60利用与图像数据RGB-DATA的第一电压电平VIN-P和第二电压电
中,从而在空白时间段BP期间将列时钟CLK传输到列驱动器CD601至 CD610。因此,列驱动器CD601至CD610 (即,接收端)利用在空白时间段 BP期间传输的列时钟CLK的电压电平之间的电压差来准确地检测列时钟 CLK。换言之,在空白时间段BP期间,列驱动器CD601至CD610与检测图像数据RGB-DATA类似地检测列时钟CLK。因此,在空白时间段BP期间, 通过多电平信令来传输列时钟CLK,因此列驱动器CD601至CD610在空白 时间段BP期间准确地检测列时钟CLK。
图6是示出根据图1所示的示例性实施例的显示装置的列驱动器CD601 至CD610的内部结构的示例性实施例的框图。为了举例说明的目的,仅在图 6中示出了列驱动器CD601至CD610 (图1)中的第一列驱动器CD601。然 而,应当指出,在图1中示出的列驱动器CD601至CD610基本上具有与第 一列驱动器CD601相同的结构和/或功能。因此,为了避免冗余,在下文中将 省略列驱动器CD602至CD610的重复性的细节。另外,为了简化图6,未示 出列开始脉沖SP(图1)。然而,如上面更详细地描述的,通过与将差分摆动 数据DS1至DS10传递到列驱动器CD601至CD610的信号线分开的额外信 号线将列开始脉冲SP施加到第一列驱动器CD601。
参照图6,第一列驱动器CD601包括多电平检测器601A、参考电压发生 器601B、开关单元601C、内部时钟发生器601D、采样单元601E和数模转 换器(DAC) 601F。
多电平4企测器601A从时序控制器60接收差分摆动数据DS1,从而基于 差分摆动数据DS1检测图像数据RGB-DATA、数据使能信号DE和列时钟 CLK。
多电平检测器601A包括列时钟检测器601A-1和图像数据检测器 601A-2。
当差分摆动凝:据DS1的第一电压VIN-P和第二电压VIN-N之差的绝对 值I VIN-P-VIN-N|小于第 一参考电压VREFH和第二参考电压VREFL之差的绝 对值IVREFH-VREFLI时,列时钟检测器601A-1输出逻辑值为"0"的时钟脉 冲OUT—C。相反,当第一电压VIN-P和第二电压VIN-N之差的绝对值 iVIN-P-VIN-NI大于第 一参考电压VREFH和第二参考电压VREFL之差的绝对 值IVREFH-VREFLI时,列时钟检测器601A-1输出逻辑值为"1"的时钟脉沖 OUT_C。因此,当第一电压VIN-P和第二电压VIN-N之差的绝对值 |VIN-P-VIN-N|大于第 一参考电压VREFH和第二参考电压VREFL之差的绝对 值IVREFH-VREFLI时,列时钟检测器601A-1将差分摆动数据DS1确定为列 时钟CLK。
如果第一电压VIN-P和第二电压VIN-N之差的绝对值IVIN-P-VIN-NI小于第 一 参考电压VREFH和第二参考电压VREFL之差的绝对值 IVREFH-VREFLI时,图像数据检测器601A-2将差分摆动数据DS1确定为图 像数据RGB-DATA。在这种情况下,根据第一电压VIN-P和第二电压VIN-N 之间的电压差(例如,正压或负压)来确定图像数据RGB-DATA的逻辑值。 然后,图像数据检测器601A-2将具有确定的逻辑值的图像数据RGB-DATA 输出为数据脉冲OUT一D。
类似地,图像数据;险测器601A-2将具有确定的逻辑值的数据使能信号 DE输出为数据使能脉冲OUT—DE。具体地讲,图像数据检测器601A-2在活 动时间段AP期间将数据使能脉冲OUT—DE输出为逻辑值"1",并在空白时 间段BP期间将数据使能脉冲OUT—DE输出为逻辑值"0"。
另外,在空白时间段BP期间,利用与图像数据RGB-DATA的电压电平 相等(例如,基本上相同)的电压电平来传输列时钟CLK。因此,图像数据 检测器601A-2将列时钟CLK输出为数据脉冲OUT_D。在空白时间段BP期 间从图像数据;险测器601A-2输出的数据脉冲OUT一D是与列时钟CLK对应 的时钟脉冲OUT—C,而不是与图像数据RGB-DATA对应的数据脉冲。
参考电压发生器601B产生第一参考电压VREFH和第二参考电压 VREFL,并将第一参考电压VREFH和第二参考电压VREFL传输到多电平检 测器601A。
开关单元601C根据从图像数据检测器601A-2供给的数据使能脉沖 OUT—DE的逻辑状态来控制列时钟检测器601A-1的输出端OT1和内部时钟 发生器601D的输入端IT1之间的连接。更具体地讲,当将逻辑值为"1"(表 示活动时间段AP)的婆:据使能脉冲OUT—DE施加到开关单元601C时,开关 单元601C将列时钟检测器601 A-l的输出端OT1连接到内部时钟发生器601D 的输入端IT1。因此,图像数据检测器601A-2的输出数据脉冲OUT一D的输 出端OT2电连接到采样单元601E的输入端IT2。
相反,当将逻辑值为"0"(表示空白时间段BP )的数据使能脉冲OUT一DE 施加到开关单元601C时,开关单元601C将列时钟检测器601A-1的输出端 OT1与内部时钟发生器601D的输入端IT1电断开,并将图像数据检测器 601A-2的输出端OT2电连接到内部时钟发生器601D的输入端IT1。因此, 在空白时间段BP期间,将图像数据检测器601A-2的输出端OT2连接到内部 时钟发生器601D的输入端IT1和采样单元601E的输入端IT2。内部时钟发生器601D在活动时间^殳AP期间响应于从列时钟检测器
601A-1输出的时钟脉冲OUT一C产生第一内部时钟CLK—INT1。另外,内部时钟发生器601D在空白时间段BP期间响应于与列时钟CLK对应的数据脉冲OUT—D产生第二内部时钟CLK—INT2 。例如,在示例性实施例中,内部时钟发生器601D可以是锁相环(PLL),或可选地是延迟锁定环(DLL)。
的第一内部时钟CLK_INT1,对与图像数据RGB-DATA对应的数据脉沖OUT—D执行采样。另外,采样单元601E在空白时间段BP期间利用从内部时钟发生器601D供给的第二内部时钟CLKJNT2,对与空白数据Blank-DATA对应的数据脉冲OUT—D执行采样。采样单元601E并行输出在活动时间段AP期间采集的数字数据。例如,在示例性实施例中,当图像数据RGB-DATA包括10比特的红色数据R-DATA
、 10比特的绿色数据G-DATA
和10比特的蓝色数据B-DATA
时,采样单元601E并行输出30比特的数字数据。
数模转换器601F将从采样单元601E输出的数字数据转换为模拟信号。图7是示出图6的多电平检测器601A的示例性实施例的示意性电路图。参照图7,如上面参照图6更详细地描述的,多电平检测器601A包括列
时钟检测器601A-1和图像数据检测器601A-2。
列时钟检测器601A-1包括第一比较器11、第二比较器12和OR运算单
元13。
当第一电压viN-P高于第一参考电压VREFH并且第二电压VIN-N低于第二参考电压VREFL时,第一比较器ll输出逻辑值"1"。否则,第一比较器11输出逻辑值"0"。
当第二电压VIN-N高于第二参考电压VREFL并且第一电压VIN-P低于第一参考电压VREFH时,第二比较器12输出逻辑值"1"。否则,第二比较器12输出逻辑值"0"。
OR运算单元13对从第一比较器11和第二比较器12接收的输出值执行OR运算,并输出结果。
因此,图像凝:据检测器601A-2将从时序控制器60 (图1)接收的差分摆动数据DS1的第一电压VIN-P和第二电压VIN-N进行比较,从而根据比较结果输出逻辑值为"0"或"1"的数据使能脉冲OUT—DE和数据脉沖OUT—D。在示例性实施例中,当第一电压VIN-P的绝对值高于第二电压VIN-N的绝对值时,输出逻辑值为"1"的数据脉冲OUT一D。相反,当第一电压VIN-P的绝对值低于第二电压VIN-N的绝对值时,输出逻辑值为"0"的数据脉沖OUT_D。根据示例性实施例的图像数据检测器601A-2可以是第三比较器14,如图7所示。
如上面更详细地描述的,数据使能信号DE在空白时间段BP期间具有逻辑值"0"。在这种情况下,与逻辑值为"0"的数据使能信号DE—起传输的列时钟CLK,以与在活动时间段AP期间(清晰地示出在图3和图4中)传输的图像数据RGB-DATA的电压相等(例如,基本上相同)的电压,施加到图像数据检测器601A-2。因此,图像数据检测器601A-2利用在图7中示出的第三比较器14,在空白时间段BP期间从差分摆动数据DS1检测列时钟CLK。因此,图像数据检测器601A-2将与逻辑值为"0"的数据使能信号DE(O)一起接收的列时钟CLK确定(例如,辨别)为时钟信号,而非图像数据RGB-DATA。
在示例性实施例中,多电平检测器601A还可以包括比较和緩冲输入信号的緩冲单元(未示出)。緩冲单元可以緩沖输入信号,以输出第一电压VIN-P和第二电压VIN-N。然后,将第一电压VIN-P和第二电压VIN-N供给到列时钟检测器601A-1和图像数据检测器601A-2。
当空白时间段BP结束时,时序控制器60 (图1)通过增大列时钟CLK的脉宽将列时钟CLK传输到图像数据检测器601A-2。因此,图像数据检测器601A-2确定空白时间段BP结束的点。
更具体地讲,时序控制器60在第(M+1)空白像素时间段到第(M+N-1)空白像素时间段期间嵌入具有第一脉宽的列时钟CLK,并在第(M+N)空白像素时间段期间嵌入具有大于第一脉宽的第二脉宽的列时钟CLK。例如,在示例性实施例中,第二脉宽可以是第一脉宽的大约两倍。将由图像数据检测器601A-2检测的具有第二脉宽的列时钟CLK施加到内部时钟发生器601D (图6 )。内部时钟发生器601D通过利用由图像数据检测器601A-2检测的具有第二脉宽的列时钟CLK来产生与第(M+N)空白像素时间段对应的第二内部时钟CLK—INT2。因此,列驱动器CD601至CD610 (即,接收端)检测具有第二脉宽的列时钟CLK,从而确定空白时间段BP结束的点。
如这里所述,在根据示例性实施例的显示装置100中,在空白时间段BP期间将电压与图像^:据RGB-DATA的电压相等的列时钟CLK嵌入到空白数据Blank-DATA中。因此,显著减少和/或有效地防止当列驱动器在空白时间段BP期间恢复在空白时间段BP期间嵌入的列时钟CLK时由于模拟供给电压的波动分量而产生的差错。
本发明不应该被理解为局限于在此提出的示例性实施例。相反,提供这些示例性实施例使本公开将是彻底的且完整的,并将把本发明的构思充分地传达给本领域的技术人员。
虽然已经参照本发明的示例性实施例具体示出并描述了本发明,但本领域技术人员应当理解,在不脱离由权利要求书限定的本发明的精神或范围的情况下,可以在此做出形式和细节方面的各种改变。
权利要求
1、一种显示装置,包括时序控制器,在活动时间段期间输出图像数据和第一列时钟,所述第一列时钟被嵌入到所述图像数据中,所述第一列时钟的电压电平高于所述图像数据的电压电平,所述时序控制器在空白时间段期间输出空白数据和第二列时钟,所述第二列时钟被嵌入到所述空白数据中,所述第二列时钟的电压电平基本上等于所述图像数据的电压电平;列驱动器,在所述活动时间段期间检测所述第一列时钟和所述图像数据,并使用所述第一列时钟将所述图像数据转换为第一模拟信号,所述列驱动器在所述空白时间段期间检测所述第二列时钟和所述空白数据,并使用所述第二列时钟将所述空白数据转换为第二模拟信号;行驱动器,基于从所述时序控制器接收的控制信号输出扫描信号;显示单元,基于所述第一模拟信号显示图像,并基于所述第二模拟信号在所述显示单元上显示黑色图像。
2、 如权利要求1所述的显示装置,其中,所述时序控制器在所述空白时 间段的第 一时间段期间传输所述第 一列时钟。
3、 如权利要求1所述的显示装置,其中,利用点对点连接方案将所述时 序控制器和所述列驱动器彼此连接。
4、 如权利要求1所述的显示装置,其中,所述图像数据包括具有正极性 的第一电压和具有负极性的第二电压。
5、 如权利要求4所述的显示装置,其中,所述第一列时钟包括绝对值大 于所述图像数据的第 一 电压的绝对值和所述图像数据的第二电压的绝对值的 第三电压,所述第二列时钟包括所述第一电压和所述第二电压。
6、 如权利要求5所述的显示装置,其中,所述时序控制器输出数据使能 信号,所述活动时间段和所述空白时间段基于所述数据使能信号来确定,所 述数据使能信号在所述活动时间段期间具有高逻辑值,并在所述空白时间段 期间相对于所述高逻辑值具有低逻辑值。
7、 如权利要求6所述的显示装置,其中,所述时序控制器在所述活动时 间段期间将所述第一列时钟、具有所述高逻辑值的所述数据使能信号以及所 述图像数据以数据流格式传输到所述列驱动器,并在所述空白时间段期间将所述第二列时钟、具有所述低逻辑值的所述数据使能信号以及所述空白数据 以数据流格式传输到所述列驱动器。
8、 如权利要求3所述的显示装置,其中,所述列驱动器包括 多电平检测器,在所述活动时间段期间检测所述第一列时钟,并在所述空白时间段期间检测电压电平与所述图像数据的电压电平基本上相同的第二 列时钟;内部时钟发生器,将所述第一列时钟转换为第一内部时钟,并将所述第 二列时钟转换为第二内部时钟;采样单元,使用所述第一内部时钟对从所述多电平检测器接收的图像数 据执行采样,并使用所述第二内部时钟对从所述多电平检测器接收的空白数 据执行采样;开关单元,在所述活动时间段期间将所述第 一列时钟供给到所述内部时 钟发生器,并在所述空白时间段期间将所述第二列时钟供给到所述内部时钟 发生器。
9、 如权利要求8所述的显示装置,其中,所述多电平检测器检测数据使 能信号,并包括列时钟检测器,在所述活动时间段期间检测所述第一列时钟; 图像数据检测器,在所述活动时间段期间检测所述图像数据,并在所述 空白时间段期间检测所述第二列时钟。
10、 如权利要求9所述的显示装置,其中,在所述活动时间段期间,当 所述数据使能信号具有高逻辑值时,所述开关单元将所述列时钟检测器的输 出端连接到所述内部时钟发生器的输入端;在所述空白时间段期间,当所述 数据使能信号相对于所述高逻辑值具有低逻辑值时,所述开关单元将所述图 像数据检测器的输出端连接到所述内部时钟发生器的所述输入端,并且所述 图像数据检测器的所述输出端连接到所述采样单元的输入端。
全文摘要
本发明提供了一种显示装置,该显示装置包括时序控制器、列驱动器、行驱动器和显示单元。所述时序控制器在活动时间段期间输出嵌入到图像数据中的第一列时钟,并在空白时间段期间输出嵌入到空白数据中的第二列时钟。所述列驱动器检测所述第一列时钟和所述图像数据,并使用所述第一列时钟将所述图像数据转换为第一模拟信号,并且检测所述第二列时钟和所述空白数据,并使用所述第二列时钟将所述空白数据转换为第二模拟信号。所述第一列时钟的电压电平高于所述图像数据的电压电平。所述第二列时钟被嵌入到所述空白数据中,并且所述第二列时钟的电压电平与所述图像数据的电压电平基本上相同。
文档编号G09G3/20GK101676981SQ200910171908
公开日2010年3月24日 申请日期2009年9月18日 优先权日2008年9月18日
发明者全智勋, 南亨植, 吴官永 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1