整合放大器的源极驱动器的制作方法

文档序号:2648256阅读:174来源:国知局
专利名称:整合放大器的源极驱动器的制作方法
技术领域
本发明有关于一种源极驱动器,尤指一种整合放大器的源极驱动器。
背景技术
液晶面板的图帧速率(Frame rate)、尺寸、分辨率及源极驱动器的输出负载,随着 液晶面板发展而快速增加,导致源极驱动器的温度及功率消耗变为设计液晶面板的重要问 题。请参照图IA和图1B,图IA为现有技术说明源极驱动器100的示意图,图IB为现 有技术说明具有额外半电压源的源极驱动器110的示意图。如图IA所示,图IA中的源极 驱动器100的放大器102和放大器104的跨压为高电压AVDD减去低电压AGND,其中放大 器102用以驱动奇数数据线称为正极性输出(positive output stage)放大器,放大器104 用以驱动偶数数据线称为负极性输出(negative output stage)放大器。如图IB所示,源 极驱动器110具有额外的半电压源(可产生半电压VH)。因此,源极驱动器110的放大器 1102的跨压是高电压AVDD减去半电压VH,而放大器1104的跨压是半电压VH减去低电压 AGND。因为放大器1102和放大器1104的跨压降低,所以温度及功率消耗显著的减少。但 是源极驱动器110需要额外的半电压源,因此,具有源极驱动器110的成本亦随之增加。

发明内容
本发明的一实施例提供一种整合放大器的源极驱动器。该源极驱动器包含至少一 源极驱动单元和一电压源产生电路。该至少一源极驱动单元中的每一源极驱动单元用以驱 动一液晶面板上相对应的至少一条数据线;及该电压源产生电路用以产生该至少一源极驱 动单元所需的一第一电压,其中该电压源产生电路所包含的一第一放大器整合于该至少一 源极驱动单元中的一源极驱动单元。所述的源极驱动器,其中,该电压源产生电路另包含一第一分压电路,具有一第一端,耦接于一高电压,一第二端,耦接于一低电压,及 一第三端,耦接于该第一放大器的第一输入端,用以输出该第一电压;—第一推挽式放大器,具有一第一端,耦接于该第一放大器的输出端,一第二端, 耦接于该高电压,一第三端,耦接于该低电压,及一第四端,耦接于该第一放大器的第二输 入端,用以输出该第一电压;及一第一电容,耦接于该第一推挽式放大器的第四端,用以稳定该第一电压其中该 第一电压用以供应至该至少一个源极驱动单元。所述的源极驱动器,其中,该第一分压电路包含一第一电阻,具有一第一端,耦接于该第一分压电路的第一端,及一第二端,耦接 于该第一分压电路的第三端;及一第二电阻,具有一第一端,耦接于该第一电阻的第二端,及一第二端,耦接于该 第一分压电路的第二端。
所述的源极驱动器,其中,该第一推挽式放大器包含一第一双载子晶体管,具有一第一端,耦接于该第一推挽式放大器的第二端,一第 二端,耦接于该第一推挽式放大器的第一端,及一第三端,耦接于该第一推挽式放大器的第 四端;及一第二双载子晶体管,具有一第一端,耦接于该第一推挽式放大器的第四端,一第 二端,耦接于该第一推挽式放大器的第一端,及一第三端,耦接于该第一推挽式放大器的第
~-丄山
二 而;其中该第一双载子晶体管为一 NPN型双载子晶体管以及该第二双载子晶体管为
一PNP型双载子晶体管。所述的源极驱动器,其中,该第一推挽式放大器位于该源极驱动单元之内。所述的源极驱动器,其中,该第一推挽式放大器位于该至少一个源极驱动单元之 外的一印刷电路板上,其中该印刷电路板利用多个软性印刷电路板和该至少一个源极驱动 单元所在的一基板电性连接。所述的源极驱动器,其中,该电压源产生电路另包含一第二放大器,且该第二放大 器整合于该源极驱动单元。所述的源极驱动器,其中,该电压源产生电路另包含一第二分压电路,具有一第一端,耦接于该高电压,一第二端,耦接于该低电压,及 一第三端,耦接于该第二放大器的第一输入端,用以输出一第二电压;一第二推挽式放大器,具有一第一端,耦接于该第二放大器的输出端,一第二端, 耦接于该高电压,一第三端,耦接于该低电压,及一第四端,耦接于该第二放大器的第二输 入端,用以输出该第二电压;及一第二电容,耦接于该第二推挽式放大器的第四端,用以稳定该第二电压;其中该第二电压用以供应至该至少一个源极驱动单元。所述的源极驱动器,其中,该第二分压电路包含一第三电阻,具有一第一端,耦接于该第二分压电路的第一端,及一第二端,耦接 于该第二分压电路的第三端;及一第四电阻,具有一第一端,耦接于该第三电阻的第二端,及一第二端,耦接于该 第二分压电路的第二端。所述的源极驱动器,其中,该第二推挽式放大器包含一第三双载子晶体管,具有一第一端,耦接于该第二推挽式放大器的第二端,一第 二端,耦接于该第二推挽式放大器的第一端,及一第三端,耦接于该第二推挽式放大器的第 四端;及一第四双载子晶体管,具有一第一端,耦接于该第二推挽式放大器的第四端,一第 二端,耦接于该第二推挽式放大器的第一端,及一第三端,耦接于该第二推挽式放大器的第
~-丄山
二 而;其中该第三双载子晶体管为一 NPN型双载子晶体管以及该第四双载子晶体管为 一 PNP型双载子晶体管。所述的源极驱动器,其中,该第二推挽式放大器位于该源极驱动单元之内。所述的源极驱动器,其中,该第二推挽式放大器位于印刷电路板上。
所述的源极驱动器,其中,该电压源产生电路另包含一第五电阻,具有一第一端,耦接于一高电压,及一第二端,耦接于该第一放大器 的第一输入端,用以输出该第一电压;及一第六电阻,具有一第一端,耦接于该第五电阻的第二端,及一第二端,耦接于一 低电压;及一第三电容,耦接于该第五电阻的第二端,用以稳定该第一电压;其中该第一电压用以供应至该至少一个源极驱动单元。所述的源极驱动器,其中,该电压源产生电路另包含一第三放大器,且该第三放大 器整合于该源极驱动单元。所述的源极驱动器,其中,该电压源产生电路另包含一第七电阻,具有一第一端,耦接于该高电压,及一第二端,耦接于该第三放大器 的第一输入端,用以输出该第二电压;一第八电阻,具有一第一端,耦接于该第七电阻的第二端,及一第二端,耦接于该 低电压;及一第四电容,耦接于该第七电阻的第二端,用以稳定该第二电压;其中该第二电压用以供应至该至少一个源极驱动单元。本发明提供的整合放大器的源极驱动器,利用电压源产生电路产生每一源极驱动 单元内的奇数级放大器与偶数级放大器所需的半电压。因此,本发明可减少源极驱动器的 消耗功率,另外,源极驱动器整合放大器可以减少印刷电路板上电源的设计复杂度及减少 组件,以降低成本。



图IA为现有技术说明源极驱动器的示意图; 图IB为现有技术说明具有额外半电压源的源极驱动器的示意图; 图2为本发明的一实施例说明整合放大器的源极驱动器的示意图; 图3为本发明的另一实施例说明整合放大器的源极驱动器的示意图 图4为本发明的另一实施例说明整合放大器的源极驱动器的示意图 图5为本发明的另一实施例说明整合放大器的源极驱动器的示意图 图6为本发明的一实施例说明整合放大器的源极驱动器的示意图; 图7为本发明的另一实施例说明整合放大器的源极驱动器的示意图。 其中,附图标记
100、110、200、300、400、500 源极驱动器 、600、700
202、302、402、502、602、702 电压源产生电路 102、104、1102、1104放大器
2022第一放大器
4022第二放大器
6022第三放大器
7022第四放大器[00622024第一分压电路[00634024第二分压电路[00642026第一推挽式放大器[00654026第二推挽式放大器[00662028第一电容[00674028第二电容[00686028第三电容[00697028第四电容[007020242第一电阻[007120244第二电阻[007240242第三电阻[007340244第四电阻[007460242第五电阻[007560244第六电阻[007670242第七电阻[007770244第八电阻[007820262第一双载子晶体管[007920264第二双载子晶体管[008040262第三双载子晶体管[008140264第四双载子晶体管[0082204液晶面板[0083206印刷电路板[0084208基板[0085Sl-Sn源极驱动单元[0086FPCl-FPCn软性印刷电路板[0087Vl第一电压[0088V2第二二电压[0089AVDD高电压[0090AGND低电压
4/7页
具体实施例方式以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。请参照图2,图2为本发明的一实施例说明整合放大器的源极驱动器200的示意 图。源极驱动器200包含多个源极驱动单元Sl-Sn及电压源产生电路202。多个源极驱动 单元Sl-Sn中的每一源极驱动单元有多个用以驱动液晶面板204上相对应的数据线的放大 器;电压源产生电路202用以产生多个源极驱动单元Sl-Sn内放大器所需的第一电压VI, 电压源产生电路202包含第一放大器2022、第一分压电路2024、第一推挽式放大器2026及 第一电容2028,其中第一放大器2022整合于源极驱动单元Sl内,用以输出第一电压Vl。因 为源极驱动单元S2-Sn中亦有多个放大器,因此本发明并不受限于将第一放大器2022整合于源极驱动单元Sl之内,第一放大器2022亦可分别整合于其它源极驱动单元之内。第一分压电路2024具有第一端,耦接于高电压AVDD,第二端耦接于低电压AGND, 及第三端耦接于第一放大器2022的第一输入端,用以输出第一电压Vl。第一分压电路2024 包含第一电阻20242及第二电阻20244。第一电阻20242具有第一端耦接于第一分压电路 2024的第一端,及第二端耦接于第一分压电路2024的第三端。第二电阻20244具有第一端, 耦接于第一电阻20242的第二端,及第二端耦接于第一分压电路2024的第二端。因为在图 2的实施例中,第一电阻20242和第二电阻20244的阻值相同,所以第一电压Vl为高电压 AVDD与低电压AGND之和的一半。但本发明并不受限于第一电阻20242和第二电阻20244 的阻值相同,第一电阻20242和第二电阻20244的阻值亦可不同。第一电压Vl用以供给每 一源极驱动单元中的多个放大器,其中每一放大器用以驱动一条数据线(data line)。第一推挽式放大器2026位于多个源极驱动单元Sl-Sn之外的印刷电路板206上, 其中印刷电路板206利用多个软性印刷电路板(flexible printing circuit board,FPCB) FPCl-FPCn和多个源极驱动单元Sl-Sn所在的基板208电性连接。第一推挽式放大器2026 具有第一端,耦接于第一放大器2022的输出端,第二端耦接于高电压AVDD,第三端耦接于 低电压AGND,及第四端耦接于第一放大器2022的第二输入端,用以输出第一电压Vl。第一 推挽式放大器2026包含第一双载子晶体管20262与第二双载子晶体管20264,其中第一双 载子晶体管20262为NPN型双载子晶体管,以及第二双载子晶体管20264为PNP型双载子晶 体管。第一双载子晶体管20262具有第一端,耦接于第一推挽式放大器2026的第二端,第二 端耦接于第一推挽式放大器2026的第一端,及第三端耦接于第一推挽式放大器2026的第 四端。第二双载子晶体管20264具有第一端,耦接于第一推挽式放大器2026的第四端,第 二端耦接于第一推挽式放大器2026的第一端,及第三端耦接于第一推挽式放大器2026的 第三端。第一电容2028耦接于第一推挽式放大器2026的第四端,用以稳定第一电压Vl。如图2所示,第一分压电路2024通过第一电阻20242和第二电阻20244,产生第一 电压VI,并输出至第一放大器2022的第一输入端。而因为第一推挽式放大器2026的第四 端耦接于第一放大器2022的第二输入端,所以第一推挽式放大器2026的第四端亦输出第 一电压Vl,且第一电压Vl通过多个软性印刷电路板FPCl-FPCn给多个源极驱动单元Sl-Sn 内的多个放大器使用。请参照图3,图3为本发明的另一实施例说明整合放大器的源极驱动器300的示 意图。源极驱动器300和源极驱动器200的差别在于源极驱动器300内的电压源产生电路 302将第一推挽式放大器2026整合于源极驱动单元Sl内,但本发明并不受限将第一推挽式 放大器2026整合于源极驱动单元Sl之内,第一推挽式放大器2026亦可整合于其它源极驱 动单元之内。另外,源极驱动器300其余的操作原理皆和源极驱动器200相同,在此不再赘 述。请参照图4,图4为本发明的另一实施例说明整合放大器的源极驱动器400的示意 图。源极驱动器400和源极驱动器200的差别在于源极驱动器400内的电压源产生电路402 另包含第二放大器4022、第二分压电路4024、第二推挽式放大器4026及第二电容4028,其 中第二放大器4022整合于源极驱动单元Sl之内。但本发明并不受限于将第二放大器4022 整合于源极驱动单元Sl之内,第二放大器4022亦可整合于其它源极驱动单元之内。第二分压电路4024具有第一端,耦接于高电压AVDD,第二端耦接于低电压AGND,及第三端耦接于第二放大器4022的第一输入端,用以输出第二电压V2。第二分压电路4024 包含第三电阻40242及第四电阻40244。第三电阻40242具有第一端耦接于第二分压电路 4024的第一端,及第二端耦接于第二分压电路4024的第三端。第四电阻40244具有第一端, 耦接于第三电阻40242的第二端,及第二端耦接于第二分压电路4024的第二端。因为在图 4的实施例中,第三电阻40242和第四电阻40244的阻值相同,所以第二电压V2为高电压 AVDD与低电压AGND之和的一半。但本发明并不受限于第三电阻40242和第四电阻40244 的阻值相同,第三电阻40242和第四电阻40244的阻值相同亦可不同。而第一电压Vl用以 供给每一源极驱动单元中的驱动奇数数据线的放大器和第二电压V2用以供给每一源极驱 动单元中的驱动偶数数据线的放大器,其中每一放大器用以驱动一条数据线(data line)。第二推挽式放大器4026位于多个源极驱动单元Sl-Sn之外的印刷电路板206上, 其中印刷电路板206利用多个软性印刷电路板(flexible printing circuit board,FPCB) FPCl-FPCn和多个源极驱动单元Sl-Sn所在的基板208电性连接。第二推挽式放大器4026 具有第一端,耦接于第二放大器4022的输出端,第二端耦接于高电压AVDD,第三端耦接于 低电压AGND,及第四端耦接于第二放大器4022的第二输入端,用以输出第二电压V2。第二 推挽式放大器4026包含第三双载子晶体管40262与第四双载子晶体管40264,其中第三双 载子晶体管40262为NPN型双载子晶体管,以及第四双载子晶体管40264为PNP型双载子晶 体管。第三双载子晶体管40262具有第一端,耦接于第二推挽式放大器4026的第二端,第二 端耦接于第二推挽式放大器4026的第一端,及第三端耦接于第二推挽式放大器4026的第 四端。第四双载子晶体管40264具有第一端,耦接于第二推挽式放大器4026的第四端,第 二端耦接于第二推挽式放大器4026的第一端,及第三端耦接于第二推挽式放大器4026的 第三端。第二电容4028耦接于第二推挽式放大器4026的第四端,用以稳定第二电压V2。如图4所示,第二分压电路4024通过第三电阻40242和第四电阻40244,产生第二 电压V2,并输出至第二放大器4022的第一输入端。而因为第二推挽式放大器4026的第四 端耦接于第二放大器4022的第二输入端,所以第二推挽式放大器4026的第四端亦输出第 二电压V2,且第二电压V2通过多个软性印刷电路板FPCl-FPCn给多个源极驱动单元Sl-Sn 内的多个放大器使用。另外,源极驱动器400其余的操作原理皆和源极驱动器200相同,在此不再赘述。请参照图5,图5为本发明的另一实施例说明整合放大器的源极驱动器500的示 意图。源极驱动器500和源极驱动器400的差别在于源极驱动器500内的电压源产生电路 502将第一推挽式放大器2026和第二推挽式放大器4026整合于源极驱动单元Sl内,但本 发明并不受限将第二推挽式放大器4026整合于源极驱动单元Sl之内,第二推挽式放大器 4026亦可整合于其它源极驱动单元之内。另外,源极驱动器500其余的操作原理皆和源极 驱动器400相同,在此不再赘述。请参照图6,图6为本发明的一实施例说明整合放大器的源极驱动器600的示意 图。源极驱动器600包含多个源极驱动单元Sl-Sn及电压源产生电路602。电压源产生电 路602包含第三放大器6022、第五电阻60242、第六电阻60244及第三电容6028,其中第三 放大器6022整合于多个源极驱动单元Sl-Sn中的源极驱动单元Sl内,但本发明并不受限 于将第三放大器6022整合于源极驱动单元Sl之内,第三放大器6022亦可整合于其它源极 驱动单元之内。第五电阻60242的第一端耦接到高电压AVDD,第二端与第六电阻60244的第一端耦接,而第六电阻60244的第二端则耦接到低电压AGND,另有第三电容6028的第一 端耦接到第五电阻60242的第二端以提供稳压的功能,第二端则耦接到低电压AGND,该电 压源产生电路602用以产生第一电压VI,且第一电压Vl输入至第三放大器6022的第一输 入端和源极驱动单元S2-Sn中的每一源极驱动单元之内的放大器0P2-0Pn的第一输入端。 但本发明并不受限于第五电阻60242和第六电阻60244的阻值相同,第五电阻60242和第 六电阻60244的阻值相同亦可不同。放大器0P2-0Pn的输出端则输出第一电压VI,第一电 压Vl用以供给源极驱动单元Sl-Sn中的多个放大器。另外,源极驱动器600其余的操作原 理皆和源极驱动器200相同,在此不再赘述。请参照图7,图7为本发明的另一实施例说明整合放大器的源极驱动器700的示 意图。源极驱动器700和源极驱动器600的差别在于源极驱动器700内的电压源产生电路 702另包含第四放大器7022、第七电阻70242、第八电阻70244及第四电容7028,其中第四 放大器7022整合于源极驱动单元Sl之内。但本发明并不受限于将第四放大器7022整合 于源极驱动单元Sl之内,第四放大器7022亦可整合于其它源极驱动单元之内。第七电阻70242的第一端耦接到高电压AVDD,第二端与第八电阻70244的第一端 耦接,第八电阻的第二端则耦接到低电压AGND,另有第四电容7028的第一端耦接到第七电 阻的第二端以提供稳定第二电压的功能,第二端则耦接到低电压AGND,该电压源产生电路 702用以产生第二电压V2,且第二电压V2输入至第四放大器7022的第一输入端和源极驱 动单元S2-Sn的每一源极驱动单元之内的放大器A0P2-A0Pn的第一输入端。但本发明并不 受限于第七电阻70242和第八电阻70244的阻值相同,第七电阻70242和第八电阻70244 的阻值亦可不同。放大器A0P2-A0Pn的输出端则输出第二电压V2,而第一电压Vl用以供给 每一源极驱动单元中的驱动奇数数据线的放大器和第二电压V2用以供给每一源极驱动单 元中的驱动偶数数据线的放大器。另外,源极驱动器700其余的操作原理皆和源极驱动器 600相同,在此不再赘述。综上所述,本发明提供的整合放大器的源极驱动器,利用电压源产生电路产生每 一源极驱动单元内的正输出级放大器与负输出级放大器所需的半电压。因此,本发明可减 少源极驱动器的消耗功率,另外,源极驱动器整合放大器可以减少印刷电路板上电源的设 计复杂度及组件,以降低成本。以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与 修饰,皆应属本发明的涵盖范围。
权利要求
一种整合放大器的源极驱动器,其特征在于,包含至少一源极驱动单元,每一源极驱动单元用以驱动一液晶面板上相对应的至少一条数据线;及一电压源产生电路,用以产生该至少一个源极驱动单元所需的一第一电压,其中该电压源产生电路所包含的一第一放大器整合于该至少一源极驱动单元中的一源极驱动单元。
2.如权利要求1所述的源极驱动器,其特征在于,该电压源产生电路另包含一第一分压电路,具有一第一端,耦接于一高电压,一第二端,耦接于一低电压,及一第 三端,耦接于该第一放大器的第一输入端,用以输出该第一电压;一第一推挽式放大器,具有一第一端,耦接于该第一放大器的输出端,一第二端,耦接 于该高电压,一第三端,耦接于该低电压,及一第四端,耦接于该第一放大器的第二输入端, 用以输出该第一电压;及一第一电容,耦接于该第一推挽式放大器的第四端,用以稳定该第一电压其中该第一 电压用以供应至该至少一个源极驱动单元。
3.如权利要求2所述的源极驱动器,其特征在于,该第一分压电路包含一第一电阻,具有一第一端,耦接于该第一分压电路的第一端,及一第二端,耦接于该 第一分压电路的第三端;及一第二电阻,具有一第一端,耦接于该第一电阻的第二端,及一第二端,耦接于该第一 分压电路的第二端。
4.如权利要求2所述的源极驱动器,其特征在于,该第一推挽式放大器包含一第一双载子晶体管,具有一第一端,耦接于该第一推挽式放大器的第二端,一第二 端,耦接于该第一推挽式放大器的第一端,及一第三端,耦接于该第一推挽式放大器的第四 端;及一第二双载子晶体管,具有一第一端,耦接于该第一推挽式放大器的第四端,一第二 端,耦接于该第一推挽式放大器的第一端,及一第三端,耦接于该第一推挽式放大器的第三 端;其中该第一双载子晶体管为一 NPN型双载子晶体管以及该第二双载子晶体管为一 PNP 型双载子晶体管。
5.如权利要求2所述的源极驱动器,其特征在于,该第一推挽式放大器位于该源极驱 动单元之内。
6.如权利要求2所述的源极驱动器,其特征在于,该第一推挽式放大器位于该至少一 个源极驱动单元之外的一印刷电路板上,其中该印刷电路板利用多个软性印刷电路板和该 至少一个源极驱动单元所在的一基板电性连接。
7.如权利要求2所述的源极驱动器,其特征在于,该电压源产生电路另包含一第二放 大器,且该第二放大器整合于该源极驱动单元。
8.如权利要求7所述的源极驱动器,其特征在于,该电压源产生电路另包含一第二分压电路,具有一第一端,耦接于该高电压,一第二端,耦接于该低电压,及一第三端,耦接于该第二放大器的第一输入端,用以输出一第二电压;一第二推挽式放大器,具有一第一端,耦接于该第二放大器的输出端,一第二端,耦接 于该高电压,一第三端,耦接于该低电压,及一第四端,耦接于该第二放大器的第二输入端,用以输出该第二电压;及一第二电容,耦接于该第二推挽式放大器的第四端,用以稳定该第二电压; 其中该第二电压用以供应至该至少一个源极驱动单元。
9.如权利要求8所述的源极驱动器,其特征在于,该第二分压电路包含一第三电阻,具有一第一端,耦接于该第二分压电路的第一端,及一第二端,耦接于该 第二分压电路的第三端;及一第四电阻,具有一第一端,耦接于该第三电阻的第二端,及一第二端,耦接于该第二 分压电路的第二端。
10.如权利要8所述的源极驱动器,其特征在于,该第二推挽式放大器包含一第三双载子晶体管,具有一第一端,耦接于该第二推挽式放大器的第二端,一第二 端,耦接于该第二推挽式放大器的第一端,及一第三端,耦接于该第二推挽式放大器的第四 端;及一第四双载子晶体管,具有一第一端,耦接于该第二推挽式放大器的第四端,一第二 端,耦接于该第二推挽式放大器的第一端,及一第三端,耦接于该第二推挽式放大器的第三 端;其中该第三双载子晶体管为一 NPN型双载子晶体管以及该第四双载子晶体管为一 PNP 型双载子晶体管。
11.如权利要求8所述的源极驱动器,其特征在于,该第二推挽式放大器位于该源极驱 动单元之内。
12.如权利要求8所述的源极驱动器,其特征在于,该第二推挽式放大器位于印刷电路 板上。
13.如权利要求1所述的源极驱动器,其特征在于,该电压源产生电路另包含 一第五电阻,具有一第一端,耦接于一高电压,及一第二端,耦接于该第一放大器的第一输入端,用以输出该第一电压;及一第六电阻,具有一第一端,耦接于该第五电阻的第二端,及一第二端,耦接于一低电 压;及一第三电容,耦接于该第五电阻的第二端,用以稳定该第一电压; 其中该第一电压用以供应至该至少一个源极驱动单元。
14.如权利要求13所述的源极驱动器,其特征在于,该电压源产生电路另包含一第三 放大器,且该第三放大器整合于该源极驱动单元。
15.如权利要求14所述的源极驱动器,其特征在于,该电压源产生电路另包含一第七电阻,具有一第一端,耦接于该高电压,及一第二端,耦接于该第三放大器的第 一输入端,用以输出该第二电压;一第八电阻,具有一第一端,耦接于该第七电阻的第二端,及一第二端,耦接于该低电 压;及一第四电容,耦接于该第七电阻的第二端,用以稳定该第二电压; 其中该第二电压用以供应至该至少一个源极驱动单元。
全文摘要
本发明有关于源极驱动器包含至少一源极驱动单元和一电压源产生电路。该电压源产生电路用以产生该至少一源极驱动单元所需的一第一电压,其中该电压源产生电路所包含的一第一放大器整合于该至少一源极驱动单元中的一源极驱动单元,以及该第一电压用以供应至该至少一源极驱动单元。本发明可减少源极驱动器的消耗功率,另外,源极驱动器整合放大器可以减少印刷电路板上电源的设计复杂度及减少组件,以降低成本。
文档编号G09G3/20GK101950521SQ20101028015
公开日2011年1月19日 申请日期2010年9月9日 优先权日2010年9月9日
发明者何宇玺, 林勇旭, 钟竣帆 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1