显示装置和补偿其数据充电偏差的方法

文档序号:2538009阅读:135来源:国知局
显示装置和补偿其数据充电偏差的方法
【专利摘要】显示装置和补偿其数据充电偏差的方法。一种显示装置包括:显示面板,其包括数据线;源驱动器,其被设置在所述显示面板的一侧;以及时序控制器,其将数字视频数据顺序地存储在多个线存储器中,依照线存储器中的最后一个线存储器的第一写起始时间开始产生输出数据使能信号,基于先前确定的充电时间曲线调整每个水平像素行的输出数据使能信号的脉冲宽度,与输出数据使能信号的上升沿同步地从线存储器读出数字视频数据,每当每个线存储器完成读出数据时产生具有相同脉冲宽度的源输出使能信号。
【专利说明】显示装置和补偿其数据充电偏差的方法
[0001]本申请要求2012年11月13日提交的韩国专利申请N0.10-2012-0128033的权益,该韩国专利申请出于所有目的以引用方式并入本文,如同完全在本文中阐述一样。
【技术领域】
[0002]本发明的实施方式涉及一种显示装置和补偿该显示装置的数据充电偏差的方法。【背景技术】
[0003]显示装置通常包括用于显示图像的显示面板和用于驱动显示面板的驱动器。显示面板包括多个数据线、多个选通线和多个像素,所述多个像素形成在数据线和选通线的交叉处。显示面板的示例包括液晶显示面板、有机发光二极管(OLED)显示面板、电泳显示面板和等离子体显示面板。驱动器包括用于驱动数据线的源驱动器和用于驱动选通线的选通驱动器。
[0004]随着显示装置的尺寸增大,数据线的负载增加。另外,随着显示装置的分辨率提高,被分配用于驱动数据线的时间缩短。因此,由于数据线的RC延迟导致的充电偏差现象增多,因此显示装置的图像质量可能劣化。具体地,当由于显示装置的尺寸增大和分辨率提高而导致数据线的寄生电容增大时,靠近源驱动器的第一位置被快速充电,并且远离源驱动器的第二位置由于信号延迟被缓慢充电。换言之,难以在期望的时间内将远离源驱动器的第二位置充电至期望的电平。因此,即使向第一位置和第二位置施加相同的数据电压,也产生第一位置和第二位置之间的充电偏差。充电偏差导致亮度偏差。

【发明内容】

[0005]本发明的实施方式提供了一种能够减少显示面板的多个位置之间的数据充电偏差的显示装置和补偿该显示装置的数据充电偏差的方法。
[0006]在一个方面,存在一种显示装置,所述显示装置包括:显示面板,其包括多个数据线;源驱动器,其位于所述显示面板的一侧并且连接到所述多个数据线;以及时序控制器,其被配置为将输入数字视频数据顺序地存储在多个线存储器中,依照所述多个线存储器中的最后一个线存储器的第一写起始时间开始产生输出数据使能信号,基于先前确定的充电时间曲线调整每个水平像素行的输出数据使能信号的脉冲宽度,与所述输出数据使能信号的上升沿同步地从所述多个线存储器读出所述数字视频数据,每当每个线存储器完成读出所述数据时,产生具有相同脉冲宽度的源输出使能信号,并且随着所述显示面板远离所述源驱动器,增加所述源输出使能信号的允许数据输出的低时段。
[0007]在另一个方面,存在一种补偿显示装置的数据充电偏差的方法,所述显示装置包括显示面板和源驱动器,所述显示面板包括多个数据线,所述源驱动器位于所述显示面板的一侧并且连接到所述数据线,所述方法包括:将输入数字视频数据顺序地存储在多个线存储器中;依照所述多个线存储器中的最后一个线存储器的第一写起始时间,开始产生输出数据使能信号;基于先前确定的充电时间曲线调整每个水平像素行的所述输出数据使能信号的脉冲宽度;与所述输出数据使能信号的上升沿同步地从所述线存储器读出所述数字视频数据;以及每当每个线存储器完成读出所述数据时,产生具有相同脉冲宽度的源输出使能信号,从而随着所述显示面板远离所述源驱动器,增加所述源输出使能信号的允许数据输出的低时段。
【专利附图】

【附图说明】
[0008]附图被包括以提供对本发明的进一步理解,并入且构成本说明书的一部分,附图示出本发明的实施方式并且与描述一起用于说明本发明的原理。在附图中:
[0009]图1示出根据本发明的示例实施方式的显示装置;
[0010]图2A至图2C示出取决于源驱动器位置的RC延迟的增加方向;
[0011]图3示意性示出在考虑到RC延迟的情况下用于调整数据输出时段的过程;
[0012]图4示出用于调整数据输出时段的时序控制器的详细配置;
[0013]图5A和图5B分别示出取决于显示面板位置的数据充电时间的曲线图中的X轴和I轴;
[0014]图6A和图6B分别示出取决于显示面板位置的数据充电时间和累积数据充电时间;
[0015]图7A、图7B、图8A和图8B示出充电时间曲线的第一设置示例;
[0016]图9A、图9B、图1OA和图1OB示出充电时间曲线的第二设置示例;
[0017]图11A、图11B、图12A和图12B示出充电时间曲线的第三设置示例;
[0018]图13A、图13B、图14A和图14B示出充电时间曲线的第四设置示例;
[0019]图15A、图15B、图16A和图16B示出充电时间曲线的第五设置示例;
[0020]图17A、图17B、图18A和图18B示出充电时间曲线的第六设置示例;
[0021]图19A、图19B、图20A和图20B示出充电时间曲线的第七设置示例;
[0022]图21A、图21B、图22A和图22B示出充电时间曲线的第八设置示例;
[0023]图23和图24示出将充电时间控制的驱动原理应用于简单模型的示例;以及
[0024]图25示出将充电时间控制的驱动原理应用于真实FHD模型的示例。
【具体实施方式】
[0025]现在,将详细参照本发明的实施方式,在附图中示出本发明的示例。在任何可能的地方,将在附图中始终使用相同的标号表示相同或类似的部件。将要注意的是,如果判定已知技术可能误导本发明的实施方式,则将省略对已知技术的详细描述。
[0026]将参照图1至图25描述本发明的示例实施方式。
[0027]图1示出根据本发明的示例实施方式的显示装置。图2A至图2C示出取决于源驱动器位置的RC延迟的增加方向。图3示意性示出在考虑到RC延迟的情况下调整数据输出时段以减少取决于显示面板位置的数据充电偏差的过程。
[0028]如图1中所示,根据本发明的示例实施方式的显示装置包括显示面板20、时序控制器21、源驱动器22、选通驱动器23和数据存储单元24。
[0029]根据本发明的实施方式的显示装置可以基于平板显示器(例如,液晶显示器(IXD)、场发射显示器(FED)、等离子体显示面板(PDP)、有机发光二极管(OLED)显示器和电泳显示器(Ero))来实现。在下面的描述中,将使用液晶显示器作为平板显示器的示例来描述本发明的实施方式。可以使用其它平板显示器。
[0030]显示面板20包括上玻璃基板、下玻璃基板以及设置在上玻璃基板和下玻璃基板之间的液晶分子。多个液晶单元(cell)Clc基于数据线Dl至Dm和选通线Gl至Gn的交叉结构在显示面板20上被设置成矩阵形式,其中,m和η是正整数。
[0031]在显示面板20的下玻璃基板上形成像素阵列,该像素阵列包括数据线Dl至Dm、选通线Gl至Gn、多个薄膜晶体管(TFT)、分别与TFT连接的液晶单元Clc的多个像素电极1、存储电容器Cst等。在显示面板20的上玻璃基板上形成黑底、滤色器、公共电极2等。在垂直电场驱动方式(例如,扭曲向列(TN)模式和垂直对准(VA)模式)下,公共电极2形成在上玻璃基板上。在水平电场驱动方式(例如,面内切换(IPS)模式和边缘场切换(FFS)模式)下,公共电极2连同像素电极I一起形成在下玻璃基板上。光轴彼此垂直的多个偏振板分别附接到显示面板20的上玻璃基板和下玻璃基板。用于设置液晶的预倾角的配向层分别形成在显示面板20的上玻璃基板和下玻璃基板中的接触液晶的内表面上。
[0032]在时序控制器21的控制下,源驱动器22锁存数字视频数据RGB,并且将数字视频数据RGB转换成正模拟伽玛补偿电压和负模拟伽玛补偿电压。源驱动器22产生正数据电压和负数据电压,并且将正数据电压和负数据电压供应到数据线Dl至Dm。源驱动器22在时序控制器21的控制下调整每个水平像素线的数据电压的输出时段。驱动源驱动器22,使得在时序控制器21的控制下,将被施加到具有大RC延迟的水平像素线的数据电压的输出时段比将被施加到具有小RC延迟的水平像素线的数据电压的输出时段长。源驱动器22可以被安装在载带封装(TCP)上并且可以通过带式自动焊接(TAB)工艺被结合到显示面板20的下玻璃基板。
[0033]选通驱动器23包括移位寄存器、电平移位器等,电平移位器用于将移位寄存器的输出信号转换成具有适于液晶单元的TFT驱动的摆动宽度的信号。在时序控制器21的控制下,选通驱动器23将扫描脉冲顺序地输出到选通线Gl至Gn。在这种情形下,选通驱动器23在考虑到RC延迟的情况下调整每个扫描脉冲的宽度。驱动选通驱动器23,使得在时序控制器21的控制下,用于选择具有大RC延迟的水平像素线的扫描脉冲的宽度大于用于选择具有小RC延迟的水平像素线的扫描脉冲的宽度。选通驱动器23可以安装在TCP上并且可以通过TAB工艺结合到显示面板20的下玻璃基板。另选地,选通驱动器23可以在与像素阵列同时通过面板内栅(GIP )工艺直接形成在显示面板20的下玻璃基板上。
[0034]时序控制器21从系统板(未不出)接收时序信号(例如,垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE和时钟信号CLK),并且产生输出数据使能信号和输出时钟信号。时序控制器21基于输出数据使能信号和输出时钟信号控制源驱动器22和选通驱动器23的操作时序,使得可以根据RC延迟调整数据电压的充电时段。如图2A至图2C中所示,靠近源驱动器22的位置Pl处的RC延迟小于远离源驱动器22的位置P2处的RC延迟。如图2A和图2B中所示,当源驱动器22设置在显示面板20的上(或下)侧时,显示面板20的下(或上)侧的RC延迟相对增大。如图2C中所示,当源驱动器22A和22B分别设置在显示面板20的上侧和下侧时,显示面板20中部的RC延迟相对增大。
[0035]数据存储单元24包括k个线存储器(line memory),其中,k是等于或大于2的正整数。在时序控制器21的控制下,数据存储单元24顺序地存储从系统板接收的数字视频数据RGB。
[0036]如图3中所示,在步骤SI中,时序控制器21基于从系统板接收的数据使能信号DE产生具有相同宽度的写脉冲,随后基于写脉冲将从系统板接收的数字视频数据RGB顺序地存储在k个线存储器中。在步骤S2中,时序控制器21依照k个线存储器中的最后一个线存储器的写起始时间,开始产生输出数据使能信号。在步骤S3中,时序控制器21基于先前确定的充电时间曲线调整每个水平像素行的输出数据使能信号的脉冲宽度。根据显示面板20的型号和特性,图6A中示出的充电时间曲线可以被设置为图7A、图8A、…、图21A和图22A中示出的充电时间曲线。在步骤S4中,时序控制器21基于输出数据使能信号产生具有相同宽度的读出脉冲,然后基于读出脉冲与输出数据使能信号的上升沿同步地读出k个线存储器中存储的数字视频数据RGB。在步骤S5中,时序控制器21与读出脉冲的下降沿同步地产生具有相同脉冲宽度的源输出使能信号S0E。源输出使能信号SOE控制源驱动器22的输出时序,并且允许在其低时段内输出数据电压。在步骤S6中,时序控制器21与RC延迟成比例地增加源输出使能信号SOE的低时段,并且增加数据输出时段。当时序控制器21在考虑到RC延迟的情况下产生源输出使能信号SOE时,时序控制器21可以产生与源输出使能信号SOE相对应的选通输出使能信号G0E。选通输出使能信号GOE控制选通驱动器23的输出时序,并且允许在其低时段内输出扫描脉冲。
[0037]图4示出用于调整数据输出时段的时序控制器21的详细配置。
[0038]如图4中所示,时序控制器21包括时序信号调制器211、充电时间曲线设置单元212、控制信号发生器213和数据处理单元214。
[0039]时序信号调制器211从系统板接收数据使能信号DE和时钟信号CLK,并且产生输出数据使能信号MDE和输出时钟信号MCLK。输出时钟信号MCLK的频率是输入时钟信号CLK的大约2倍。时序信号调制器211依照数据存储单元24中包括的k个线存储器Ml至Mk中的最后一个线存储器Mk的第`一写起始时间,开始产生输出数据使能信号MDE。时序信号调制器211基于先前由充电时间曲线设置单元212确定的充电时间曲线CTG,调整每个水平像素行的输出数据使能信号MDE的脉冲宽度。在这种情形下,时序信号调制器211可以使用输出时钟信号MCLK调整输出数据使能信号MDE的脉冲宽度。
[0040]控制信号发生器213基于输出数据使能信号MDE产生用于控制源驱动器22的数据时序控制信号和用于控制选通驱动器23的选通时序控制信号。
[0041]数据时序控制信号包括源起始脉冲SSP、源采样时钟SSC、极性控制信号P0L、源输出使能信号SOE等。源起始脉冲SSP控制源驱动器22的数据采样起始时间。源采样时钟SSC基于其上升沿或下降沿,控制源驱动器22中的数据的采样时序。源输出使能信号SOE控制源驱动器22的输出时序。具体地,源输出使能信号SOE与读出脉冲的下降沿同步地具有相同的脉冲宽度,并且源输出使能信号SOE的低时段与RC延迟成比例地增加。极性控制信号POL控制从源驱动器22输出的数据电压的水平极性反转时序。
[0042]选通时序控制信号包括选通起始脉冲GSP、选通移位时钟GSC、选通输出使能信号GOE等。选通起始脉冲GSP是在与一个帧周期的起始时间点相同的时间在一个帧周期期间产生一次,并且产生第一选通脉冲。选通移位时钟GSC被公共地输入到移位寄存器中包括的多级并且将选通起始脉冲GSP移位。选通输出使能信号GOE控制选通驱动器23的输出。选通输出使能信号GOE可以与源输出使能信号SOE同步地产生,因此选通输出使能信号GOE的低时段可以与RC延迟成比例地增加。
[0043]数据处理单元214基于输入数据使能信号DE产生具有相同宽度的写脉冲,然后基于写脉冲将输入数字视频数据RGB顺序地存储在k个线存储器Ml至Mk中。数据处理单元214基于输出数据使能信号MDE产生具有相同宽度的读出脉冲,然后基于读出脉冲与输出数据使能信号MDE的上升沿同步地读出k个线存储器Ml至Mk中存储的数字视频数据RGB。数据处理单元214将读出数据输出到源驱动器22。源驱动器22在根据RC延迟确定的源输出使能信号SOE的低时段内输出数据电压。
[0044]图5A和图5B分别示出取决于显示面板位置的数据充电时间的曲线图中的X轴和y轴。图6A和图6B分别示出取决于显示面板位置的数据充电时间和累积数据充电时间。
[0045]在图6A和图6B中示出的曲线图中,“x”代表显示面板的垂直位置,“yl”代表显示面板的每个位置处的数据充电时间,并且“y2”代表显示面板的每个位置处的累积数据充电时间。
[0046]如图6A中所示,本发明的实施方式可以设置充电时间曲线,使得数据充电时间在面板位置“0-a”、“b-c”和“d-1080”处保持恒定并且在面板位置“a-b”和“C_d”同等地增力口。第一,本发明的实施方式设置充电时间曲线,使得数据写时间点总是比数据读时间点早,如图6B中所示。即,如图6B中所示,数据写曲线必须位于数据读曲线之下。第二,充电时间曲线被设置成使得在一帧(例如,16.7ms)内处理用于显示一屏的所有数据。在图6B中,确定“N”,使得上述两个条件被满足。在图6B中,“N”指示第一水平行的数据被写入存储器并随后再次被读出之前的时间间隔,并且所使用的线存储器的数量是“N+1”。
[0047]图7A、图7B、图8A和图8B不出充电时间曲线的第一设置不例。在第一设置不例中,面板位置“a”、“b”、“c”和“d”不是“O”和“1080”并且具有不同的值。面板位置“a”、“b”、“c” 和“d” 分别是“180”、“360”、“720” 和“900”。图 7A 中的面板位置“a_b” 和“c_d”处的斜率不同于图8A中的面板位置“a-b”和“c-d”处的斜率。
[0048]在图7A和图7B中,面板位置“a_b”和“c_d”处的斜率对应于每当增加一个水平周期IH时两个输出时钟信号MCLK的增加。另外,上侧(当RC延迟具有小值时)的数据充电时间可以被设置成0.67H冲间(当RC延迟具有中间值时)的数据充电时间可以被设置成IH ;并且下侧(当RC延迟具有大值时)的数据充电时间可以被设置成1.33H。需要91个线存储器来实现数据充电时间的以上设置。
[0049]在图8A和图8B中,面板位置“a_b”和“c_d”处的斜率对应于每当增加一个水平周期IH时三个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.52H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.5H。需要131个线存储器来实现数据充电时间的以上设置。
[0050]图9A、图9B、图1OA和图1OB示出充电时间曲线的第二设置示例。第二设置示例指示第一设置示例中的面板位置“a”是零。以与第一设置示例相同的方式,面板位置“b”、“c”和“d”分别是“360”、“720”和“900”。图9A中的面板位置“a_b”和“c_d”处的斜率不同于图1OA中的面板位置“a-b”和“c-d”处的斜率。
[0051]在图9A和图9B中,面板位置“a-b”处的斜率对应于每当增加一个水平周期IH时一个输出时钟信号MCLK的增加,并且面板位置“c-d”处的斜率对应于每当增加一个水平周期IH时两个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.67H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.33H。需要62个线存储器来实现数据充电时间的以上设置。
[0052]在图1OA和图1OB中,面板位置“a_b”处的斜率对应于每当增加两个水平周期2H时三个输出时钟信号MCLK的增加,并且面板位置“c-d”处的斜率对应于每当增加一个水平周期IH时三个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.51H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.49H。需要91个线存储器来实现数据充电时间的以上设置。
[0053]图11A、图11B、图12A和图12B示出充电时间曲线的第三设置示例。第三设置示例指示第一设置示例中的面板位置“d”是“1080”。以与第一设置示例相同的方式,面板位置“a”、“b”和“c”分别是“180”、“360”和“720”。图1lA中的面板位置“a_b”和“c_d”处的斜率不同于图12A中的面板位置“a-b”和“c-d”处的斜率。
[0054]在图1lA和图1lB中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时两个输出时钟信号MCLK的增加,并且面板位置“c-d”处的斜率对应于每当增加一个水平周期IH时一个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.67H;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.33H。需要91个线存储器来实现数据充电时间的以上设置。
[0055]在图12A和图12B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时三个输出时钟信号MCLK的增加,并且面板位置“c-d”处的斜率对应于每当增加两个水平周期2H时三个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.52H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.5H。需要131个线存储器来实现数据充电时间的以上设置。
[0056]图13A、图13B、图14A和图14B不出充电时间曲线的第四设置不例。第四设置不例指示第一设置示例中的面板位置“a”和“b”分别是“O (零)”和“1080”。在图13A和图13B中,以与第一设置示例相同的方式,面板位置“b”和“c”分别是“360”和“720”。在图14A和图14B中,与第一设置示例不同,面板位置“b”和“c”分别是“270”和“810”。图13A中的面板位置“a-b”和“c-d”处的斜率不同于图14A中的面板位置“a-b”和“c-d”处的斜率。
[0057]在图13A和图13B中,面板位置“a_b”和“c_d”处的斜率对应于每当增加一个水平周期IH时一个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.67H;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.33H。需要62个线存储器来实现数据充电时间的以上设置。
[0058]在图14A和图14B中,面板位置“a_b”和“c_d”处的斜率对应于每当增加一个水平周期IH时两个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.52H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.5H。需要66个线存储器来实现数据充电时间的以上设置。
[0059]图15A、图15B、图16A和图16B不出充电时间曲线的第五设置不例。在第五设置示例中,面板位置“c”和“d”都是“1080”。在图15A和图15B中,面板位置“a”和“b”分另Ij是“180”和“900”。在图16A和图16B中,面板位置“a”和“b”分别是“270”和“810”。图15A中的面板位置“a-b”处的斜率不同于图16A中的面板位置“a_b”处的斜率。[0060]在图15A和图15B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时一个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.67H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.33H。需要120个线存储器来实现数据充电时间的以上设置。
[0061]在图16A和图16B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时两个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.52H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.5H。需要195个线存储器来实现数据充电时间的以上设置。
[0062]图17A、图17B、图18A和图18B不出充电时间曲线的第六设置不例。在第六设置示例中,面板位置“a”是“O (零)”,并且面板位置“c”和“d”都是“1080”。在图17A和图17B中,面板位置“b”是“810”。在图18A和图18B中,面板位置“b”是“360”。图17A中的面板位置“a-b”处的斜率不同于图18A中的面板位置“a-b”处的斜率。
[0063]在图17A和图17B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时一个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.56H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.3H。需要109个线存储器来实现数据充电时间的以上设置。
[0064]在图18A和图18B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时两个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.5H冲间和下侧的数据充电时间可以被设置成1.15H。需要71个线存储器来实现数据充电时间的以上设置。
[0065]图19A、图19B、图20A和图20B不出充电时间曲线的第七设置不例。在第七设置不例中,面板位置“b”、“c”和“d”都是“1080”。在图19A和图19B中,面板位置“a”是“270”。在图20A和图20B中,面板位置“a”是“810”。图19A中的面板位置“a_b”处的斜率不同于图20A中的面板位置“a-b”处的斜率。
[0066]在图19A和图19B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时一个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.76H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.5H。需要99个线存储器来实现数据充电时间的以上设置。
[0067]在图20A和图20B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时两个输出时钟信号MCLK的增加。另外,上侧和中间的数据充电时间可以被设置成0.97H ;并且下侧的数据充电时间可以被设置成1.46H。需要27个线存储器来实现数据充电时间的以上设置。
[0068]图21A、图21B、图22A和图22B示出充电时间曲线的第八设置示例。在第八设置示例中,面板位置“a”是“O (零)”,并且面板位置“b”、“c”和“d”都是“1080”。图21A中的面板位置“a-b”处的斜率不同于图22A中的面板位置“a-b”处的斜率。
[0069]在图21A和图21B中,面板位置“a_b”处的斜率对应于每当增加两个水平周期2H时一个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.76H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.25H。需要66个线存储器来实现数据充电时间的以上设置。[0070]在图22A和图22B中,面板位置“a_b”处的斜率对应于每当增加一个水平周期IH时一个输出时钟信号MCLK的增加。另外,上侧的数据充电时间可以被设置成0.52H ;中间的数据充电时间可以被设置成IH ;并且下侧的数据充电时间可以被设置成1.5H。需要129个线存储器来实现数据充电时间的以上设置。
[0071]图23和图24示出将充电时间控制的驱动原理应用于简单模型的示例。在图23和图24中,垂直分辨率是12,并且为了简要和容易阅读起见,使用四个线存储器。
[0072]如图23和图24中所示,本发明的实施方式使用四个线存储器Ml、M2、M3和M4顺序地存储输入数字视频数据RGB。本发明的实施方式依照四个线存储器M1、M2、M3和M4中的最后一个线存储器M4的写起始时间,开始产生输出数据使能信号MDE。在这种情形下,本发明的实施方式依照图24中示出的充电时间曲线,调整输出数据使能信号MDE的脉冲宽度。基于双输出时钟信号MCLK改变输出数据使能信号MDE的脉冲宽度。S卩,如图24中所示,本发明的实施方式将面板位置“0-2”、“5-7”和“ 10-12”处的输出数据使能信号MDE的脉冲宽度分别设置为0.5H、1H和1.5H。另外,本发明的实施方式响应于面板位置“2-5”和“7-10”处的预定斜率,每一个水平周期IH增加输出时钟信号MCLK的两个时钟。本发明的实施方式使用输出时钟信号MCLK,与输出数据使能信号MDE的上升沿同步地读出线存储器中存储的数字视频数据RGB。每当每个线存储器完成读出数据时,本发明的实施方式就产生具有相同脉冲宽度的源输出使能信号S0E。因此,随着显示面板远离源驱动器,源输出使能信号SOE的低时段增加。本发明的实施方式允许在源输出使能信号SOE的低时段内输出数据,并且确保与RC延迟成比例的数据充电时间。
[0073]图25示出将充电时间控制的驱动原理应用于真实FHD模型的示例。在图25中,垂直分辨率是1080,并且使用131个线存储器。
[0074]如图25中所示,本发明的实施方式使用131个线存储器Ml至Ml31顺序地存储输入数字视频数据RGB。本发明的实施方式依照131个线存储器Ml至M131中的最后一个线存储器M131的写起始时间,开始产生输出数据使能信号MDE。在这种情形下,本发明的实施方式依照图8A和图SB中示出的充电时间曲线,调整输出数据使能信号MDE的脉冲宽度。基于双输出时钟信号MCLK,改变输出数据使能信号MDE的脉冲宽度。S卩,如图8A中所示,本发明的实施方式将面板位置“0-180”、“360-720”和“900-1080”处的输出数据使能信号MDE的脉冲宽度分别设置为0.52H、1H和1.5H。另外,本发明的实施方式响应于获得面板位置“180-360”和“720-900”处的预定斜率,每一个水平周期IH增加输出时钟信号MCLK的三个时钟。本发明的实施方式使用输出时钟信号MCLK,与输出数据使能信号MDE的上升沿同步地读出线存储器中存储的数字视频数据RGB。每当每个线存储器完成读出数据时,本发明的实施方式就产生具有相同脉冲宽度的源输出使能信号S0E。因此,随着显示面板远离源驱动器,源输出使能信号SOE的低时段增加。本发明的实施方式允许在源输出使能信号SOE的低时段内输出数据,并且确保与RC延迟成比例的数据充电时间。
[0075]如上所述,本发明的实施方式适当选择先前基于显示面板特性而确定的充电时间曲线以及必要数量的线存储器,从而在考虑到RC延迟的情况下调整数据充电时间。因此,本发明的实施方式减少了靠近源驱动器的位置和远离源驱动器的位置之间的充电偏差,从而防止了亮度偏差。
[0076]尽管已经参照实施方式的多个示例性实施方式描述了实施方式,但是应该理解,本领域的技术人员可以设计出将落入本公开的原理的范围内的多个其它修改和实施方式。更具体地讲,在说明书、附图和所附权利要求书的范围内,对本主题组合布置的组成部件和/或布置可以进行各种变型和修改。除了对组成部件和/或布置的变型和修改之外,替代使用对于本领域的技术人员也将是显而易见的。
【权利要求】
1.一种显示装置,该显示装置包括: 显示面板,其包括多个数据线; 源驱动器,其位于在所述显示面板的一侧并且连接到所述多个数据线;以及 时序控制器,其被配置为将输入数字视频数据顺序地存储在多个线存储器中,依照所述多个线存储器中的最后一个线存储器的第一写起始时间开始产生输出数据使能信号,基于先前确定的充电时间曲线调整每个水平像素行的输出数据使能信号的脉冲宽度,与所述输出数据使能信号的上升沿同步地从所述多个线存储器读出所述数字视频数据,每当每个线存储器完成读出所述数据时产生具有相同脉冲宽度的源输出使能信号,并且随着所述显示面板远离所述源驱动器,增加所述源输出使能信号的允许数据输出的低时段。
2.根据权利要求1所述的显示装置,其中所述充电时间曲线是根据所述显示面板的型号和特性不同地设置的。
3.根据权利要求1所述的显示装置,其中所述充电时间曲线被设置成使得满足第一条件和第二条件,在所述第一条件中,将数据存储在所述线存储器中的时间早于从所述线存储器读出数据的时间,在所述第二条件中,在一帧内处理用于显示一屏的所有数据, 其中,通过所述第一条件和所述第二条件确定所述线存储器的数量。
4.根据权利要求1所述的显示装置,其中所述时序控制器将输入时钟信号加倍并且产生输出时钟信号, 其中,基于所述输出时钟信号调整所述输出数据使能信号的脉冲宽度。
5.根据权利要求4所述的显示装置,其中所述时序控制器响应于先前通过所述充电时间曲线确定的预定斜率时段,每一个水平周期增加预定数量的输出时钟信号,并且增大所述输出数据使能信号的脉冲宽度。
6.一种补偿显示装置的数据充电偏差的方法,所述显示装置包括显示面板和源驱动器,所述显示面板包括多个数据线,所述源驱动器位于所述显示面板的一侧并且连接到所述数据线,所述方法包括以下步骤: 将输入数字视频数据顺序地存储在多个线存储器中; 依照所述多个线存储器中的最后一个线存储器的第一写起始时间,开始产生输出数据使能信号; 基于先前确定的充电时间曲线,调整每个水平像素行的所述输出数据使能信号的脉冲宽度; 与所述输出数据使能信号的上升沿同步地从所述线存储器读出所述数字视频数据;以及 每当每个线存储器完成读出所述数据时,产生具有相同脉冲宽度的源输出使能信号,从而随着所述显示面板远离所述源驱动器,增加所述源输出使能信号的允许数据输出的低时段。
7.根据权利要求6所述 的方法,其中所述充电时间曲线是根据所述显示面板的型号和特性不同地设置的。
8.根据权利要求6所述的方法,其中所述充电时间曲线被设置以使得满足第一条件和第二条件,在所述第一条件中,数据被存储在所述线存储器中的时间早于从所述线存储器读出数据的时间,在所述第二条件中,在一帧内处理用于显示一屏的所有数据,其中,通过所述第一条件和所述第二条件确定所述线存储器的数量。
9.根据权利要求6所述的方法,还包括步骤:将输入时钟信号加倍以产生输出时钟信号, 其中,基于所述输出时钟信号调整所述输出数据使能信号的脉冲宽度。
10.根据权利要求9所述的方法,其中调整所述输出数据使能信号的脉冲宽度的步骤包括:响应于先前通过所述充电时间曲线确定的预定斜率时段,每一个水平周期增加预定数量的输出时钟信号,以增大 所述输出数据使能信号的脉冲宽度。
【文档编号】G09G3/20GK103810961SQ201310155444
【公开日】2014年5月21日 申请日期:2013年4月28日 优先权日:2012年11月13日
【发明者】朴用华, 吴大惜 申请人:乐金显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1