阵列基板行驱动电路及显示装置的制作方法

文档序号:16775227发布日期:2019-02-01 18:40阅读:169来源:国知局
阵列基板行驱动电路及显示装置的制作方法

本发明涉及电子电路技术领域,特别涉及一种阵列基板行驱动电路及显示装置。



背景技术:

目前,在液晶显示面板采用双栅像素驱动结构的设计中,通常是送2dot(点)讯号来改善闪烁问题,然而在数据信号在转换时波型会有一个爬升阶段这爬升阶段会影响像素充电,可能由于数据电压的跨压过大,而导致相邻的两个像素的充电效率不一致而出现亮暗线问题,使得显示面板的画面品质降低。



技术实现要素:

本发明的主要目的是提出一种阵列基板行驱动电路及显示装置,旨在解决提高了显示装置的画面品质。

为实现上述目的,本发明提出一种阵列基板行驱动(gatedriveronarray,阵列基板行驱动)电路,所述阵列基板行驱动电路包括:

n个级联设置的阵列基板行驱动单元,每一所述阵列基板行驱动单元包括信号输入端及栅极驱动信号输出端;

辅助电路单元,对应每一所述阵列基板行驱动单元设置,每一所述辅助电路单元包括第一时序信号输入端、第二时序信号输入端、第一受控端及输出端;其中,第n级所述辅助电路单元的第一时序信号输入端接入第n-1级时序控制信号,第n级所述辅助电路单元的第二时序信号输入端接入第n+1级时序控制信号,第n级所述辅助电路单元的受控端和输出端与第n级所述阵列基板行驱动单元的栅极驱动信号输出端;其中,

第n级所述阵列基板行驱动单元,设置为在其信号输入端接收到第n-2级所述阵列基板行驱动单元输出的栅极驱动信号时,输出第n级栅极驱动信号,以进行第n级预充电和子像素充电;

第n级所述辅助电路单元,设置为在其第一时序信号输入端接入的第n-1级时序控制信号及第二时序信号输入端接入的第n+1级时序控制信号均为高电平时,控制所述第n级所述阵列基板行驱动单元不进行预充电;

n为大于等于2的正整数。

可选地,每一所述辅助电路单元包括第一主动开关、第二主动开关及第三主动开关,所述第一主动开关的受控端为所述辅助电路单元的第一时序信号输入端,所述第一主动开关的输入端为所述辅助电路单元的第二时序信号输入端,所述第一主动开关的输出端与所述第二主动开关的输入端连接,所述第二主动开关的受控端为所述辅助电路单元的第一受控端,所述第二主动开关的输出端与所述第三主动开关的受控端连接,所述第三主动开关的输入端接入栅关闭信号,所述第三主动开关的输出端为所述辅助电路单元的输出端。

可选地,每一所述阵列基板行驱动单元包括充电单元、复位单元及输出单元,所述充电单元的输入端为所述阵列基板行驱动单元的信号输入端,所述充电单元的输出端为所述阵列基板行驱动单元的上拉控制信号端,并与所述与所述输出单元的受控端连接,所述输出单元的输入端接入当前级时序信号,所述输出单元的输出端为所述阵列基板行驱动单元的栅极驱动信号输出端。

可选地,所述充电单元包括第四主动开关,所述第四主动开关的输入端和受控端为所述充电单元的输入端,所述第四主动开关的输出端为所述充电单元的输出端。

可选地,所述复位单元包括第五主动开关和第六主动开关,所述第五主动开关和所述第六主动开关的受控端接入第n+4级阵列基板行驱动单元输出的栅极驱动信号,所述第五主动开关和第六主动开关的输入端分别接入栅关闭信号;所述第五主动开关的输出端与所述上拉控制信号端连接,所述第六主动开关的输出端与所述栅极驱动信号输出端连接。

可选地,所述输出单元包括第七主动开关和第八主动开关,所述第七主动开关的受控端为所述输出单元的受控端,并与所述第八主动开关的受控端,所述第七主动开关的输入端为所述输出单元的输入端,并与所述第八主动开关的输入端,所述第七主动开关的输出端为所述输出单元的输出端,所述第八主动开关的输出端与第n+2级阵列基板行驱动单元的信号输入端。

本发明还提出一种阵列基板行驱动(gatedriveronarray,阵列基板行驱动)电路,所述阵列基板行驱动电路包括:

n个级联设置的阵列基板行驱动单元,每一所述阵列基板行驱动单元包括信号输入端,上拉控制信号端及栅极驱动信号输出端;

辅助电路单元,对应每一所述阵列基板行驱动单元设置,每一所述辅助电路单元包括第一时序信号输入端、第二时序信号输入端、第一受控端及输出端;其中,第n级所述辅助电路单元的第一时序信号输入端接入第n-1级时序控制信号,第n级所述辅助电路单元的第二时序信号输入端接入第n+1级时序控制信号,第n级所述辅助电路单元的受控端与第n级所述阵列基板行驱动单元的上拉控制信号端连接,第n级所述辅助电路单元的输出端与第n级所述阵列基板行驱动单元的栅极驱动信号输出端;其中,

第n级所述阵列基板行驱动单元,设置为在其信号输入端接收到第n-2级所述阵列基板行驱动单元输出的栅极驱动信号时,输出第n级栅极驱动信号,以进行第n级预充电和子像素充电;

第n级所述辅助电路单元,设置为在其第一时序信号输入端接入的第n-1级时序控制信号及第二时序信号输入端接入的第n+1级时序控制信号均为高电平时,控制所述第n级所述阵列基板行驱动单元不进行预充电;

n为大于等于2的正整数;

每一所述辅助电路单元包括第一主动开关、第二主动开关及第三主动开关,所述第一主动开关、所述第二主动开关及所述第三主动开关至少一个为薄膜晶体管。

本发明还提出一种显示装置,所述显示装置包括:

显示面板,所述显示面板具有相对设置的两侧,所述显示面板包括像素阵列;

以及如上所述的阵列基板行驱动电路,所述阵列基板行驱动电路包括n个级联设置的阵列基板行驱动单元和对应每一所述阵列基板行驱动单元设置的辅助电路单元,n个级联设置的所述阵列基板行驱动单元和辅助电路单元对应设置于所述显示面板的两侧。

可选地,所述显示面板包括:

像素阵列;

第一基板,具有显示区域与周边区域;所述像素阵列设置于所述第一基板上且位于所述显示区域;所述n个级联设置的所述阵列基板行驱动单元和辅助电路单元设置于所述第一基板上且位于所述周边区域;

第二基板,与所述第一基板相对设置;

液晶层,设置于所述第一基板与所述第二基板之间,所述液晶层包括若干液晶分子,所述像素阵列用于控制所述若干液晶分子的动作。

可选地,所述像素阵列为半源极驱动(halfsourcedriving,hsd)架构的像素阵列。

本发明阵列基板行驱动电路通过设置n个级联设置的阵列基板行驱动单元,以及对应每一所述阵列基板行驱动单元设置的辅助电路单元,并在第n级所述阵列基板行驱动单元的其信号输入端接收到第n-2级所述阵列基板行驱动单元输出的栅极驱动信号时,输出第n级栅极驱动信号,以进行第n级预充电和子像素充电时,通过第n级所述辅助电路单元在其第一时序信号输入端接入的第n-1级时序控制信号及第二时序信号输入端接入的第n+1级时序控制信号均为高电平时,控制所述第n级所述阵列基板行驱动单元不进行预充电。本发明通过预充电而对第n级子像素进行预充电,以补偿第n行子像素在进行像素充电时,由于需要进行爬坡而导致充电不饱和的电压部分,并通过第n级辅助电路单元对由于第n-1行子像素充的数据电压由正准位向正准位跳转为正准位的数据电压,第n行子像素停止预充电,从而避免充入极性相反的数据电压,而增加第n行子像素充电的爬坡时间。本发明通过第n级阵列基板行驱动单元和第n级辅助电路单元设计栅极驱动信号的波形,以保证第n行子像素充电饱和,有利于数据信号的电压从正极性切换至负极性,或者从负极性切换至正极性时,保证每一子像素的充电效果相同,且亮度一致。本发明解决了数据信号电压在极性反转时,由于跨压比较大,导致共用一数据线的两相邻子像素之间的充电饱和程度存在差异而出现低灰阶亮暗线的问题,本发明提高了显示装置的画面品质。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。

图1为本发明阵列基板行驱动电路中阵列基板行驱动单元一实施例的电路结构示意图;

图2为本发明阵列基板行驱动电路中辅助电路单元一实施例的电路结构示意图;

图3为本发明中显示面板像素排列一实施例的结构示意图;

图4为本发明中显示装置一实施例的结构示意图;

图5为本发明中显示面板一实施例的结构示意图;

图6为本发明中显示装置一实施例的电路结构示意图;

图7为本发明中显示装置一实施例的时序图。

标号说明:

本发明目的的实现、功能特点及优点将结合实施例,参照附图做可选地说明。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

需要说明,若本发明实施例中有涉及方向性指示(诸如上、下、左、右、前、后……),则该方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。

另外,若本发明实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。

本发明提出一种阵列基板行驱动(goa,gatedriveronarray)电路,应用于手机、电脑、电视等具有显示面板的显示装置中。

可以理解的是,阵列基板行驱动(gatedriveronarray,简称阵列基板行驱动),是利用薄膜晶体管(thinfilmtransistor,tft)液晶显示器阵列制程将栅极行扫描驱动信号电路制作在显示面板的阵列基板上,以实现对栅极逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。

在显示面板中,像素的排列方式有多种,根据某一时刻,行开启的数量以及对应的像素信号的输入,像素驱动结构可以分为某一时刻只开启一行的1g1d结构、某时刻同时开两行的2g2d结构、或者双栅像素驱动结构(dual-gate,或称为halfsourcedriving,hsd)以及三栅像素驱动结构(tri-gate)。本实施例可选为采用双栅像素结构来实现,由于在显示面板中,双栅像素结构的行扫描线增加了一倍,同时数据线减少了一倍,相应的,阵列基板行驱动电路的数量会增加一倍,而源极驱动电路的数量可以减少一半,由于源极驱动电路的造价成本远高于栅极驱动芯片中集成芯片的造价成本,因此采用双栅像素驱动结构(dual-gate)可以有效的降低显示装置的生产成本。

相较于1g1d结构,双栅像素驱动结构(dual-gate)中,行写入时间会下降为原来的一半,而在液晶显示面板的设计中,考量像素驱动结构的重要因素即确保像素具备充足的像素充电率,而行写入时间的缩短会影响到像素充电率降低,为了保证像素充电率高,面板的画质良好,显示面板通常会搭配1+2line或2line反转方式来驱动像素阵列中电容的极性反转。

由于显示面板在采用2line或者1+2line极性反转方式来驱动像素阵列中的电容极性反转时,在公共电极电位保持不变的情况下,实现液晶分子的交流驱动就相当于电容的另外一个电极的电位相对于公共电极电位时高时低的变化。也即数据信号相对公共电极电压升高或者降低。而在数据信号电压相对公共电极电压vcom升高由负极性的电压切换为正极性的电压,或者降低来实现由正极性电压切换为负极性的过程中,数据信号电压的跨压比较大,且因为rc负载的原因,电压切换需要爬坡时间。因此在充电时间一定的情况下,需要经历电压切换即爬坡时间的子像素的充电率要低于电压趋于平稳的子像素的充电率,也即前者的像素充电饱和程度要小于后者的饱和程度,而充电饱和的像素的亮度要大于充电不完全饱和的像素。例如在本实施例显示面板中,相邻的奇数列薄膜晶体管和偶数列薄膜晶体管与同一条所述数据线电连接,且相邻的奇数列薄膜晶体管和偶数列薄膜晶体管的栅极分别由相邻的两条扫描线控制。位于第一行第一列的子像素的栅极与扫描线g1连接,源极与数据线d1连接,位于第一行第二列的子像素的栅极与扫描线g2连接,源极与数据线d1连接。该相邻的两个子像素在采用2lineinversion(2行画素行线信号反转)方式进行极性反转时,两者的极性是一致的,或者采用l+2lineinversion(1+2行画素行线信号反转)方式进行极性反转时,扫描线的第一行为单独极性,其余扫描行中相邻的两个子像素的极性相同。本实施例以2lineinversion(2行画素行线信号反转)方式为例进行说明。阵列基板行驱动电路在进行逐行扫描时,g1行扫描线先打开,g2行扫描线后打开;在l+2lineinversion(1+2行画素行线信号反转)方式中,则是g2行扫描线先打开,g3行扫描线后打开),第一行第一列的色子像素的极性从正极反转为负极,在第一行第一列的子像素充电过程中,数据线d2上的数据电压会由高电平逐渐降低为低电平,也即由正极切换为负极并保持低电平,此时数据信号的电压跨压较大,在第一行第一列的子像素充电完成时,并未充电饱和。在第一行第一列的色子像素完成充电后,g1行扫描线关断,g2行扫描线打开,从而给第一行第二列的子像素充电,而给第一行第二列的子像素充电的过程中,数据线d1上的数据电压是保持为低电平的,相当于有负极切换为负极,此时,数据信号的电压跨压较小或者没有跨压,因此在该子像素充电完成时,饱和程度较高。这样,将导致第一行第二列的色子像素的亮度要高于第一行第一列的色子像素的亮度,以此类推,由于视觉停留,将在整个液晶面板上呈现出亮/暗线的问题。

为了解决上述问题,参照图1至图7,在本发明一实施例中,该阵列基板行驱动电路100包括:

n个级联设置的阵列基板行驱动单元10,每一所述阵列基板行驱动单元10包括信号输入端、上拉控制信号端及栅极驱动信号输出端;

辅助电路单元20,对应每一所述阵列基板行驱动单元10设置,每一所述辅助电路单元20包括第一时序信号输入端ck(n-1)、第二时序信号输入端ck(n+1)、第一受控端g(n)及输出端;其中,第n级所述辅助电路单元20的第一时序信号输入端ck(n-1)接入第n-1级时序控制信号,第n级所述辅助电路单元20的第二时序信号输入端ck(n+1)接入第n+1级时序控制信号,第n级所述辅助电路单元20的受控端和输出端与第n级所述阵列基板行驱动单元10的栅极驱动信号输出端;其中,

第n级所述阵列基板行驱动单元10,设置为在其信号输入端接收到第n-2级所述阵列基板行驱动单元10输出的栅极驱动信号时,输出第n级栅极驱动信号,以进行第n级预充电和子像素充电;

第n级所述辅助电路单元20,设置为在其第一时序信号输入端ck(n-1)接入的第n-1级时序控制信号及第二时序信号输入端ck(n+1)接入的第n+1级时序控制信号均为高电平时,控制所述第n级所述阵列基板行驱动单元10不进行预充电;

n为大于等于2的正整数。

本实施例中,显示面板200具有显示区及非显示区,各个级联的阵列基板行驱动单元10设置于非显示区,并且,非显示区可以根据显示面板200的尺寸,设置于一侧或者两侧,本实施例可选为两侧。为了消除亮暗线问题,以及为了使像素快速完成充电,各阵列基板行驱动单元10可以启用预充电功能,使后级的阵列基板行驱动单元10信号提前开启,提前使该行的像素电压朝着当前帧的目标极性电压转变。其中,阵列基板行驱动单元和辅助电路单元可以为由多个薄膜晶体管组成的电路单元。

根据双栅驱动架构可知,在开启当前行的行扫描线时,当前行的子像素极性的极性与其相邻的子像素的极性是相反的,本实施例将三个相邻的子像素分别称为第一子像素、第二子像素及第三子像素。在开启第一行子像素时,第一行子像素的数据电压的极性由正极性跳转为负极性,或者由负极性跳转为正极性,本实施例以第一行子像素由负极性跳转为正极性为例进行说明,第一行子像素需要经历爬坡时间,而在第二行子像素的数据电压是趋于平稳正极性的电压,无需经历爬坡时间,而第三子像素的电则是由正跳转为负,因此同样需要尽力爬坡时间。由于数据电压需要经历爬坡时间,因此第一行子像素的充电时间可以分为由负准位电压增加到基准电压的负极性电压的充电时间t1,以及由基准电压增加至正准位电压的充电时间t2,在充电时间t1内,第一行子像素和第三行子像素的极性是相同的,因此可以开启第三行子像素,从而让第三行子像素开始预充电,并且所充的电压极性与第三行子像素当前帧的电压极性相同。而在第二行子像素开始充电时,其充电时间为t3,由于第二行子像素的数据电压不需要经历爬坡,因此第二子像素的极性从负跳转为正的时间较短,第二行子像素的正极性与第三行子像素的负极性相反。辅助电路单元20将此时的栅极驱动信号拉低,第三行子像素停止预充电,直至第三行子像素开始充电(对应充电时间t3),此时辅助电路单元20不工作,阵列基板行驱动单元10输出栅极驱动信号至第三行子像素,从而使第三行子像素进行像素充电。

具体地,参照图1及图2,本实施例以第五行子像素为例,结合第五行子像素对应的第五级阵列基板行驱动单元10、第五级辅助电路单元20、第五行子像素的数据电压极性的变化,以及各个时序信号及数据信号输出图为例进行说明,在第五行子像素对应的阵列基板行驱动单元10中,第五级阵列基板行驱动单元10的信号输入端接收的为第三级阵列基板行驱动单元10输出的栅极驱动信号,第五级辅助电路单元20的第一时序信号输入端ck(n-1)接收第四级时序信号ck4、第二时序信号输入端ck(n+1)接收第六级时序信号ck6、第一受控端g(n)接收栅极驱动信号输出端g(n)输出的栅极驱动信号,第五级辅助电路及第五级阵列基板行驱动单元10均为高电平触发,也即高电平工作,低电平停止工作。

在第三级阵列基板行驱动单元10在对第三行子像素充电时,此时第三级阵列基板行驱动单元10的栅极驱动信号g3为高电平,从而触发第五级阵列基板行驱动单元10工作。第五级阵列基板行驱动单元10在其时序控制信号ck5为高电平时,输出高电平的栅极驱动信号g5至第五行子像素,从而驱动第五行子像素开始预充电。此时第三行子像素对应的数据电压由负准位向正准位跳转,第五行子像素的预充的为负准位的数据电压。此时由于第四级子像素需要预充,因此第四级时序信号ck4为高电平,而第六级时序信号ck6为低电平,第五级辅助电路单元20不工作,由第五级阵列基板行驱动单元10驱动第五行子像素进行预充电。其中,预充电的时间可以根据第三行子像素对应的数据电压从负准位升高至公共电极电压vcom的时间进行设置,也即在第三行子像素从公共电极电压vcom升高至正极性电压以后,第五级子像素停止预充电。如此设置,可以通过预充电而对第五级子像素进行预充电,以补偿第五子像素在进行像素充电时,由于需要进行爬坡而导致充电不饱和的电压部分。

在第四级阵列基板行驱动单元10在对第四行子像素充电时,此时第四级阵列基板行驱动单元10的栅极驱动信号g4为高电平,并且第四级时序信号ck4为高电平。此时由于第六级子像素需要预充,第六级时序信号ck6为高电平,而第四级时序信号ck4为高电平,第五级阵列基板行驱动单元10在第三级阵列基板行驱动单元10的栅极驱动电压g3的作用下,第五级阵列基板行驱动单元10的栅极驱动信号输出端g5保持高电平,从而驱动第五级辅助电路单元20工作,并输出低电平的栅极驱动信号g5至第五行子像素。第五行子像素在第四行子像素充电时,由于第四行子像素充的数据电压由正准位向正准位跳转为正准位的数据电压,第五行子像素停止预充电,从而避免充入极性相反的数据电压,而增加第五行子像素充电的爬坡时间。在这个过程中,由于高电平的栅极驱动信号输出端g5输出到第五级辅助电路单元20,以及第五级辅助电路单元20输出的低电平的栅极驱动信号g5至第五行子像素均需要时间,这两个过程的时间大于或等于第五行子像素的预充电时间t1。因此这个过程不会影响第五行子像素的预充电时间t1。

在第五级阵列基板行驱动单元10在对第五行子像素充电时,此时第五级阵列基板行驱动单元10接收的g3仍保持高电平,并且第五级时序信号ck5为高电平,从而输出高电平的栅极驱动信号g5至第五行子像素,此时第四级时序信号ck4为低电平,第六级时序信号ck6为高电平,第五级辅助电路单元20不工作,由第五级阵列基板行驱动单元10驱动第五行子像素进行充电。在这个过程中,由于在对第三级子像素进行充电时,已经对第五行子像素进行预充电,因此第五行子像素无需经历由正电压向负电压跳转的爬坡时间,从而使得第五行子像素可以充电保护。

可以理解的是,本实施例以第五级阵列基板行驱动单元10的工作为例进行说明,在其他级阵列基板行驱动单元10中,均可以以此类推,获得该级阵列基板行驱动单元10的工作状态,此处不再一一列举。此外,在由正极性转正极性的子像素中,由于子像素的储能电容容量是一定的,在进行预充电和充电的总和即等于其容量总和,因此当充至其电容容量值的最大值,即充满时子像素的储能电容两端的电压将维持稳定,保持不变。也即,预充电可以对于极性反转的子像素,可以补偿其爬坡的充电电压,并提高子像素的充电速率,而在极性无需反转的子像素,预充电可以提高子像素的充电速率。

本发明阵列基板行驱动电路100通过设置n个级联设置的阵列基板行驱动单元10,以及对应每一所述阵列基板行驱动单元10设置的辅助电路单元20,并在第n级所述阵列基板行驱动单元10的其信号输入端接收到第n-2级所述阵列基板行驱动单元10输出的栅极驱动信号时,输出第n级栅极驱动信号,以进行第n级预充电和子像素充电时,通过第n级所述辅助电路单元20在其第一时序信号输入端ck(n-1)接入的第n-1级时序控制信号及第二时序信号输入端ck(n+1)接入的第n+1级时序控制信号均为高电平时,控制所述第n级所述阵列基板行驱动单元10不进行预充电。本发明通过预充电而对第n级子像素进行预充电,以补偿第n行子像素在进行像素充电时,由于需要进行爬坡而导致充电不饱和的电压部分,并通过第n级辅助电路单元20对由于第n-1行子像素充的数据电压由正准位向正准位跳转为正准位的数据电压,第n行子像素停止预充电,从而避免充入极性相反的数据电压,而增加第n行子像素充电的爬坡时间。本发明通过第n级阵列基板行驱动单元10和第n级辅助电路单元20设计栅极驱动信号的波形,以保证第n行子像素充电饱和,有利于数据信号的电压从正极性切换至负极性,或者从负极性切换至正极性时,保证每一子像素的充电效果相同,且亮度一致。本发明解决了数据信号电压在极性反转时,由于跨压比较大,导致共用一数据线的两相邻子像素之间的充电饱和程度存在差异而出现低灰阶亮暗线的问题,本发明提高了显示装置的画面品质。

参照图1至图7,在一实施例中,每一所述辅助电路单元20包括第一主动开关t1、第二主动开关t2及第三主动开关t3,所述第一主动开关t1的受控端为所述辅助电路单元20的第一时序信号输入端ck(n-1),所述第一主动开关t1的输入端为所述辅助电路单元20的第二时序信号输入端ck(n+1),所述第一主动开关t1的输出端与所述第二主动开关t2的输入端连接,所述第二主动开关t2的受控端为所述辅助电路单元20的第一受控端g(n),所述第二主动开关t2的输出端与所述第三主动开关t3的受控端连接,所述第三主动开关t3的输入端接入栅关闭信号,所述第三主动开关t3的输出端为所述辅助电路单元20的输出端。

本实施例中,第一主动开关t1、第二主动开关t2及第三主动开关t3至少一个为薄膜晶体管,本实施例可选为第一主动开关t1、第二主动开关t2及第三主动开关t3均设置为n型薄膜晶体管,也即均为高电平导通。本实施例中,第一主动开关t1基于第n-1级时序信号ck(n+1)控制,第二主动开关t2基于上拉点控制端的上拉信号q(n)控制,并且三者均为高电平时,第三主动开关t3基于第n+1级时序信号ck(n+1)控制,当第一主动开关t1在第n+1级时序信号ck(n+1)为高电平时导通,并输出第n-1级时序信号ck(n-1),第二主动开关t2在栅极驱动信号输出端g(n)为高电平时导通,第三主动开关t3在第一主动开关t1和第二主动开关t2导通时,并在第一主动开关t1输入端输入的第n-1级时序信号ck(n-1)为高电平时工作,以将第n级阵列基板行驱动单元10的栅极驱动信号输出端的电压拉低,从而第n-1级阵列基板行驱动单元10输出栅极驱动信号,并驱动第n-1行子像素充电时。控制第n级阵列基板行驱动单元10停止预充电,如此可以避免充入极性相反的数据电压,而增加第五行子像素充电的爬坡时间。

可以理解的是,第二主动开关t2的开/关时间是大于或者等于其对应的子像素的预充电时间。在第一主动开关t1和第二主动开关t2(第二主控开关t2在接受到栅极驱动信号输出端高电平的栅极驱动信号时导通)在接受到高电平的信号导通,从而控制第三主动开关t3开启,进而将栅极驱动信号输出端的栅极驱动电压拉低的过程中,子像素先完成预充电,随后第二主动开关t2受第三主动开关t3开启,并将栅极驱动信号输出端的栅极驱动信号拉低的控制而关断,也即,子像素先完成预充电,而后第二主动开关t2才被关断,或者在子像素完成预充电的同时第二主动开关才被第三主动开关t3输出的低电平的栅极驱动信号关断。第二主动开关t2的开/关不会影响子像素在预充电时间t1内的预充电。

参照图1至图7,在一实施例中,每一所述阵列基板行驱动单元10包括充电单元11、复位单元12及输出单元13,所述充电单元11的输入端为所述阵列基板行驱动单元10的信号输入端,所述充电单元11的输出端为所述阵列基板行驱动单元10的上拉控制信号端,并与所述与所述输出单元13的受控端连接,所述输出单元13的输入端接入当前级时序信号,所述输出单元13的输出端为所述阵列基板行驱动单元10的栅极驱动信号输出端。

本实施例中,每个第一阵列基板行驱动单元10均包括充电单元11、输出单元13以及复位单元12,充电单元11、输出单元13以及复位单元12具体为薄膜晶体管实现的电路结构。

充电单元11主要用于输出上拉控制信号。输出单元13的输入端与充电单元11所输出的上拉控制信号输出端q(n)相连接,主要用于根据该上拉控制信号q(n)输出栅极驱动信号g(n)。复位单元12分别与充电单元11的输出单元13的受控端以及输出单元13的栅极驱动信号输出端相连接,在完成对当前行像素单元的扫描后,将上拉控制信号q(n)以及行扫描信号g(n)下拉至低电平。还可以设置有自举电容,自举电容的第一极连接上拉控制信号输出端q(n),其第二极连接当前级阵列基板行驱动单元10的栅极驱动信号输出端g(n)。自举电容c用于维持输出单元13之间的电压,稳定输出单元13的输出。

当第n-2级的栅极驱动信号的输出信号来临之前,ck(n)为低电平,此时上拉控制信号输出端q(n)的电平为低电平,此时输出单元13无信号输出。当第n-2级的栅极驱动信号的输出信号来临时,ck(n)为低电平,此时上拉控制信号输出端q(n)的电平为高电平,输出单元13的栅极驱动信号输出端g(n)输出的信号为低电平信号。

当第n-2级的栅极驱动信号的输出信号来临时,ck(n)为高电平,此时上拉控制信号输出端q(n)的电平为高电平,输出单元13的栅极驱动信号输出端g(n)输出高电平的栅极驱动信号,以打开第n行子像素对应的薄膜晶体管,从而驱动第n行子像素充电或者预充电。

由于第n级的栅极驱动信号是第n-2级阵列基板行驱动单元10的输出信号,因此,第n-2级阵列基板行驱动单元10在第n级阵列基板行驱动单元10驱动第n行子像素进行充电时,第n+2级阵列基板行驱动单元10也在驱动第n+2子像素进行预充电,而在第n+2行子像素进行充电时,第n+2级阵列基板行驱动单元10输出的栅极驱动信号输出至第n-2级阵列基板行驱动单元10的复位单元12的受控端,从而控制复位单元12工作,并输出栅关闭信号至输出单元13,以控制输出单元13输停止工作,进而关断第n行子像素对应的薄膜晶体管。

参照图1至图7,在一实施例中,所述充电单元11包括第四主动开关t4,所述第四主动开关t4的输入端和受控端为所述充电单元11的输入端,所述第四主动开关t4的输出端为所述充电单元11的输出端。

可选地,所述复位单元12包括第五主动开关t5和第六主动开关t6,所述第五主动开关t5和所述第六主动开关t6的受控端接入第n+4级阵列基板行驱动单元10输出的栅极驱动信号,所述第五主动开关t5和第六主动开关t6的输入端分别接入栅关闭信号;所述第五主动开关t5的输出端与所述上拉控制信号端连接,所述第六主动开关t6的输出端与所述栅极驱动信号输出端连接。

可选地,所述输出单元13包括第七主动开关t7和第八主动开关t8,所述第七主动开关t7的受控端为所述输出单元13的受控端,并与所述第八主动开关t8的受控端,所述第七主动开关t7的输入端为所述输出单元13的输入端,并与所述第八主动开关t8的输入端,所述第七主动开关t7的输出端为所述输出单元13的输出端,所述第八主动开关t8的输出端与第n+2级阵列基板行驱动单元10的信号输入端。

上述实施例中,各主动开关可以采用薄膜晶体管来实现,具体可以采用高电平导通的n型薄膜晶体管来实现。

上述实施例中,各阵列基板行驱动单元10还包括下拉单元及下拉驱动单元,下拉单元被设置为输出复位信号至输出单元13的输出端及受控端,以控制输出单元13停止工作。

本发明还提出一种阵列基板行驱动(gatedriveronarray,阵列基板行驱动)电路,所述阵列基板行驱动电路100包括:

n个级联设置的阵列基板行驱动单元10,每一所述阵列基板行驱动单元10包括信号输入端,上拉控制信号端及栅极驱动信号输出端;

辅助电路单元20,对应每一所述阵列基板行驱动单元10设置,每一所述辅助电路单元20包括第一时序信号输入端ck(n-1)、第二时序信号输入端ck(n+1)、第一受控端g(n)及输出端g(n);其中,第n级所述辅助电路单元20的第一时序信号输入端ck(n-1)接入第n-1级时序控制信号,第n级所述辅助电路单元20的第二时序信号输入端ck(n+1)接入第n+1级时序控制信号,第n级所述辅助电路单元20的受控端与第n级所述阵列基板行驱动单元10的上拉控制信号端连接,第n级所述辅助电路单元20的输出端与第n级所述阵列基板行驱动单元10的栅极驱动信号输出端;其中,

第n级所述阵列基板行驱动单元10,设置为在其信号输入端接收到第n-2级所述阵列基板行驱动单元10输出的栅极驱动信号时,输出第n级栅极驱动信号,以进行第n级预充电和子像素充电;

第n级所述辅助电路单元20,设置为在其第一时序信号输入端ck(n-1)接入的第n-1级时序控制信号及第二时序信号输入端ck(n+1)接入的第n+1级时序控制信号ck(n+1)均为高电平时,控制所述第n级所述阵列基板行驱动单元10不进行预充电;

n为大于等于2的正整数;

每一所述辅助电路单元20包括第一主动开关t1、第二主动开关t2及第三主动开关t3,所述第一主动开关t1、所述第二主动开关t2及所述第三主动开关t3至少一个为薄膜晶体管。

本发明阵列基板行驱动电路100通过设置n个级联设置的阵列基板行驱动单元10,以及对应每一所述阵列基板行驱动单元10设置的辅助电路单元20,并在第n级所述阵列基板行驱动单元10的其信号输入端接收到第n-2级所述阵列基板行驱动单元10输出的栅极驱动信号时,输出第n级栅极驱动信号,以进行第n级预充电和子像素充电时,通过第n级所述辅助电路单元20在其第一时序信号输入端ck(n-1)接入的第n-1级时序控制信号及第二时序信号输入端ck(n+1)接入的第n+1级时序控制信号均为高电平时,控制所述第n级所述阵列基板行驱动单元10不进行预充电。本发明通过预充电而对第n级子像素进行预充电,以补偿第n行子像素在进行像素充电时,由于需要进行爬坡而导致充电不饱和的电压部分,并通过第n级辅助电路单元20对由于第n-1行子像素充的数据电压由正准位向正准位跳转为正准位的数据电压,第n行子像素停止预充电,从而避免充入极性相反的数据电压,而增加第n行子像素充电的爬坡时间。本发明通过第n级阵列基板行驱动单元10和第n级辅助电路单元20设计栅极驱动信号的波形,以保证第n行子像素充电饱和,有利于数据信号的电压从正极性切换至负极性,或者从负极性切换至正极性时,保证每一子像素的充电效果相同,且亮度一致。本发明解决了数据信号电压在极性反转时,由于跨压比较大,导致共用一数据线的两相邻子像素之间的充电饱和程度存在差异而出现低灰阶亮暗线的问题,本发明提高了显示装置的画面品质。

本发明还提出一种显示装置。

参照图1至图7,所述显示装置包括:显示面板200,所述显示面板200具有相对设置的两侧,所述显示面板200包括像素阵列240;

以及如上所述的阵列基板行驱动电路100,所述阵列基板行驱动电路100包括n个级联设置的阵列基板行驱动单元10和对应每一所述阵列基板行驱动单元10设置的辅助电路单元20,n个级联设置的所述阵列基板行驱动单元10和辅助电路单元20对应设置于所述显示面板200的两侧。

本实施例中,显示面板200可以是oled(organiclight-emittingdiode,有机发光二极管)显示面板200,也可以是tft-lcd(thinfilmtransistorliquidcrystaldisplay)显示面板200。显示面板200以gatedriverdesign(栅极驱动器设计)来分,可以分为soc(systemonchip,片上系统)型和阵列基板行驱动(gatedriveronarray,阵列基板上栅极驱动器)型两种。阵列基板行驱动电路100由于其直接将栅极驱动电路(gatedriveric)制作在显示装置的阵列(array)基板上,来代替由外接硅片制作的驱动芯片的一种工艺技术。该技术的应用可减少生产工艺程序,降低产品工艺成本,并且可以提高显示面板200的集成度。相对于soc型显示面板200,阵列基板行驱动型显示面板200具有更窄的边框(border)。随着科技进步以及人们对视觉效果的更高要求,显示面板200窄边框化是未来的主流趋势。因此,阵列基板行驱动型显示面板200相对于soc型显示面板200是一种更为重要的应用。在阵列基板行驱动型显示面板200的范例性的架构中,其上下玻璃基板之间填充lc(liquidcrystal,液晶)分子且四周用密封材料密封;其中,液晶是一种高分子材料,因为其特殊的物理、化学、光学特性,被广泛应用在轻薄型的显示技术上。

本实施例中,显示面板200的像素阵列240由多个子像素构成,三个子像素(红、绿、蓝)构成一个像素,例如在同一横行上的子像素在分布于显示面板200上时,每一子像素的导通时间是一致的。在一些大尺寸的显示面板200中,由于面板远离栅极驱动的区域与靠近栅极驱动的区域的扫描线走线电阻是不均匀的,在同一行的子像素同时打通,而数据信号输出至各子像素的时间是相同的,这势必会出现原理栅极驱动和靠近栅极驱动充电不均匀的问题而导致显示面板200的亮度不均。因此,往往在显示面板200的左右两侧都设置有栅极驱动gatedriver,并通过时序控制器输出帧起始信号(startvertical,stv)、扫描时钟脉冲信号(clockpulsevertical,cpv),时钟信号ck1~ckx、以及低频信号lc1&lc2等阵列基板行驱动驱动信号,传输到面板左右两侧的阵列基板行驱动电路100中,阵列基板行驱动单元10正常动作后再逐行开启显示面板200内的扫描线gateline,以实现双边驱动。

在一些实施例中,显示装置还设置有源极驱动器500、时序控制器300及驱动电源400,源极驱动器500用于输入数据信号的源极驱动器500,源极驱动器500安装与驱动板pcba上,源极驱动器500与时序控制器连接,源极驱动器500的多个输出端分别与像素阵列240对应数据线连接,时序控制器接收外部控制电路,例如电视机的控制系统soc输出的数据信号、控制信号以及时钟信号,并转换成适合于各阵列基板行驱动电路100、源极驱动器500的数据信号、控制信号以及时钟信号,源极驱动器500的将数据信号通过数据线输出至对应的像素,实现显示面板200的图像显示。源极驱动器500的数量为多个,具体可以根据显示面板200的尺寸进行设置,本实施例以两个为例进行说明。驱动电源400,所述驱动电源400的输出端与阵列基板行驱动电路100、源极驱动器500连接;驱动电源400集成了多个不同电路功能的直流-直流转换电路,每个转换电路输出不同的电压值。驱动电源40的输入端输入的电压一般为5v或12v,输出的电压包括给时序控制器11提供的工作电压dvdd,以及给栅极驱动器提供的栅极开启电压vgh和关断电压vgl。

参照图1至图7,在一实施例中,所述显示面板200包括:

像素阵列240;

第一基板210,具有显示区域与周边区域;所述像素阵列240设置于所述第一基板210上且位于所述显示区域;所述n个级联设置的所述阵列基板行驱动单元10和辅助电路单元20设置于所述第一基板210上且位于所述周边区域;

第二基板220,与所述第一基板210相对设置;

液晶层,设置于所述第一基板210与所述第二基板220之间,所述液晶层包括若干液晶分子,所述像素阵列240用于控制所述若干液晶分子的动作。

本实施例中,第一基板210与第二基板220通常均为玻璃基板或塑料基板等透光材料基板。第二基板220与第一基板210相对设置,在第一基板210与第二基板220之间可以设置对应的电路。

像素阵列240设置于第一基板210上且位于显示区域aa,像素阵列240在阵列基板行驱动电路100的驱动控制下,可以产生控制信号控制显示面板200的显示。

阵列基板行驱动电路100设置于第一基板210上且位于非显示区域bb,相应地,阵列基板行驱动电路100可以通过隔离结构来实现阵列基板行驱动电路100与液晶层23的隔离,从而阵列基板行驱动电路100分别与第二基板220之间形成无液晶区。

可以理解的是,上述实施例中,显示面板200还包括框胶250,设置于第一基板210与第二基板220之间的非显示区域bb内并环绕液晶层23设置,阵列基板行驱动电路100位于框胶250与显示区域aa之间。框胶250可以采用密封胶涂布在第一基板210上,或者第二基板220上,以连接第一基板210和第二基板220,从而实现对显示面板200的组装处理。具体地,所述像素阵列240为半源极驱动(halfsourcedriving,hsd)架构的像素阵列240。

参照图1至图7,在一可选实施例中,所述像素阵列240包括多个子像素,每一所述子像素均包括一主动开关(薄膜晶体管)及一像素电极,所述主动开关t的栅极与该子像素对应的扫描线电性连接,所述主动开关的源极与该像素单元对应的数据线电性连接,所述主动开关的漏极与该子像素的像素电极电性连接。像素阵列240还包括连接主动开关元件阵列的像素电极阵列。

显示面板200由多个像素组成,每个像素又由红绿蓝三个亚像素组成。每个亚像素电路结构一般设置有一个薄膜晶体管和一个电容,薄膜晶体管的栅极通过扫描线与栅极驱动器连接,薄膜晶体管的源极通过数据线与源极驱动器500连接,薄膜晶体管的漏极与电容的一端连接。其中,多个薄膜晶体管构成了本实施例的薄膜晶体管阵列(图未标示)。位于同一列的薄膜晶体管31通过一数据线与源极驱动器500连接,位于同一行的薄膜晶体管通过一扫描线与栅极驱动器连接,如此以构成薄膜晶体管阵列。阵列基板行驱动电路100对若干薄膜晶体管的栅极提供电压。这些薄膜晶体管可以是a-si(非硅晶)薄膜晶体管或者poly-si(多晶硅)薄膜晶体管,其中poly-si薄膜晶体管可以采用ltps(lowtemperaturepoly-silicon,低温多晶硅)等技术加以形成。

在像素阵列240中,各行中奇数列的所述薄膜晶体管分别与偶数行的所述扫描线的连接,各行中偶数列的所述薄膜晶体管分别与奇数行的所述扫描线的电连接连接,相邻的奇数列薄膜晶体管和偶数列薄膜晶体管与同一条所述数据线电连接。各行中奇数列的所述薄膜晶体管分别与奇数行的所述扫描线的连接,各行中偶数列的所述薄膜晶体管分别与偶数行的所述扫描线的电连接连接,相邻的奇数列薄膜晶体管和偶数列薄膜晶体管与同一条所述数据线电连接。

可选地,所述开关阵列的极性反转方式为1+2行画素行线信号反转。

可选地,所述开关阵列的极性反转方式为2行画素行线信号反转。

以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是在本发明的发明构思下,利用本发明说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1