显示模组及显示装置的制作方法

文档序号:17226415发布日期:2019-03-27 12:43阅读:180来源:国知局
显示模组及显示装置的制作方法

本发明涉及电子电路技术领域,特别涉及一种显示模组及显示装置。



背景技术:

阵列基板行驱动电路(gatedriveronarray,goa)由于其直接将栅极驱动电路(gatedriveric)制作在显示装置的阵列(array)基板上,来代替由外接硅片制作的驱动芯片的一种工艺技术。该技术的应用可减少生产工艺程序,降低产品工艺成本,因此越来越多的应用的显示装置中。

在实际生产过程中,往往存在被静电击伤或其他制程因素造成的单边阵列基板行驱动电路circuit损坏的显示面板,这种显示面板通常只有报废处理,而导致显示面板的不良率较高。



技术实现要素:

本发明的主要目的是提出一种显示模组及显示装置,旨在实现显示面板单边阵列基板行驱动电路驱动和双边阵列基板行驱动电路驱动。

为实现上述目的,本发明提出一种显示模组,所述显示模组包括:

控制芯片,具有第一控制信号输出端及第二控制信号输出端;

显示面板,所述显示面板具有相对设置的两侧,所述显示面板包括像素阵列;

第一阵列基板行驱动电路及第二阵列基板行驱动电路,分设于所述显示面板的两侧;所述第一阵列基板行驱动电路及所述第二阵列基板行驱动电路均具有使能端,所述第一阵列基板行驱动电路的使能端及所述第二阵列基板行驱动电路的使能端与所述第一控制信号输出端及第二控制信号输出端一一对应连接;

所述第一阵列基板行驱动电路和/或所述第二阵列基板行驱动电路,配置为在接收到所述控制芯片输出的控制信号时,驱动所述像素阵列工作。

可选地,所述控制芯片包括时序控制器及电平转移器,所述时序控制器的多个输出端与所述电平转移器的多个输入端一一对应连接,所述电平转移器的多个输出端分别与所述第一阵列基板行驱动电路的使能端及所述第二阵列基板行驱动电路的使能端一一对应连接;

所述时序控制器,配置为输出控制信号;

所述电平转移器,配置为将所述时序控制器输出的控制信号进行电平转换后输出至对应的所述第一阵列基板行驱动电路或所述第二阵列基板行驱动电路。

可选地,所述时序控制器输出的控制信号包括第一控制信号、第二控制信号及第三控制信号;

所述第一控制信号、第二控制信号及第三控制信号经所述电平转移器转换后,输出至所述第一阵列基板行驱动电路或所述第二阵列基板行驱动电路;

在接收到所述第一控制信号时,所述第一阵列基板行驱动电路驱动所述像素阵列工作;

在接收到所述第二控制信号时,所述第二阵列基板行驱动电路驱动所述像素阵列工作;

在接收到第三控制信号时,所述第一阵列基板行驱动电路和所述第二阵列基板行驱动电路同时驱动所述像素阵列工作。

可选地,所述显示模组还包括驱动电源,所述驱动电源的输出端与所述电平转换器的电源转换端连接;

所述电平转换器,还配置为将接收到所述驱动电源输出的电源信号转换为栅极开启信号或者栅极关断信号。

可选地,所述第一阵列基板行驱动电路包括多个级联第一阵列基板行驱动单元电路,每个所述第一阵列基板行驱动单元电路的输出端逐级输出第一扫描信号,以控制对应的所述像素阵列导通。

可选地,所述第二阵列基板行驱动电路包括多个级联第二阵列基板行驱动单元电路,每个所述第二阵列基板行驱动单元电路的输出端逐级输出第二扫描信号,以驱动对应的所述像素阵列导通。

可选地,所述显示面板还包括:

第一基板,具有显示区域与周边区域;所述像素阵列设置于所述第一基板上且位于所述显示区域;所述第一阵列基板行驱动电路和所述第二阵列基板行驱动电路设置于所述第一基板上且位于所述周边区域;

第二基板,与所述第一基板相对设置;

液晶层,设置于所述第一基板与所述第二基板之间,所述液晶层包括若干液晶分子,所述像素阵列用于控制所述若干液晶分子的动作。

可选地,所述像素阵列包括多个子像素,每一所述子像素均包括一主动开关及一像素电极,所述主动开关的栅极与该子像素对应的扫描线电性连接,所述主动开关的源极与该像素电路对应的数据线电性连接,所述主动开关的漏极与该子像素的像素电极电性连接。

本发明还提出一种显示模组,所述显示模组包括:

控制芯片,具有第一控制信号输出端及第二控制信号输出端;

显示面板,所述显示面板具有相对设置的两侧,所述显示面板包括像素阵列;

第一阵列基板行驱动电路及第二阵列基板行驱动电路,分设于所述显示面板的两侧;所述第一阵列基板行驱动电路及所述第二阵列基板行驱动电路均具有使能端,所述第一阵列基板行驱动电路的使能端及所述第二阵列基板行驱动电路的使能端与所述第一控制信号输出端及第二控制信号输出端一一对应连接;

所述第一阵列基板行驱动电路包括多个级联第一阵列基板行驱动单元电路,所述第二阵列基板行驱动电路包括多个级联第二阵列基板行驱动单元电路;

每个所述第一阵列基板行驱动单元电路,配置为在接收到所述控制芯片输出的控制信号时,逐级输出第一扫描信号,以控制对应的所述像素阵列导通;

每个所述第二阵列基板行驱动单元电路,配置为在接收到所述控制芯片输出的控制信号时,逐级输出第二扫描信号,以控制对应的所述像素阵列导通。

本发明还提出一种显示装置,包括如上所述的显示模组;所述显示模组包括:控制芯片,具有第一控制信号输出端及第二控制信号输出端;

显示面板,所述显示面板具有相对设置的两侧,所述显示面板包括像素阵列;第一阵列基板行驱动电路及第二阵列基板行驱动电路,分设于所述显示面板的两侧;所述第一阵列基板行驱动电路及所述第二阵列基板行驱动电路均具有使能端,所述第一阵列基板行驱动电路的使能端及所述第二阵列基板行驱动电路的使能端与所述第一控制信号输出端及第二控制信号输出端一一对应连接;所述第一阵列基板行驱动电路和/或所述第二阵列基板行驱动电路,配置为在接收到所述控制芯片输出的控制信号时,驱动所述像素阵列工作。

本发明显示模组将第一阵列基板行驱动电路和第二阵列基板行驱动电路分设于显示面板的两侧,并通过控制芯片根据检测后的第一阵列基板行驱动电路和第二阵列基板行驱动电路良好与否,从而输出不同的控制信号至第一阵列基板行驱动电路和第二阵列基板行驱动电路的使能端,以控制第一阵列基板行驱动电路工作,第二阵列基板行驱动电路不工作,或者第一阵列基板行驱动电路不工作,第二阵列基板行驱动电路工作,或者第一阵列基板行驱动电路和第二阵列基板行驱动电路两者同时工作,本发明可以独立控制左右两侧的阵列基板行驱动电路(第一阵列基板行驱动电路和第二阵列基板行驱动电路)的工作状态,从而使得对显示面板单边阵列基板行驱动电路驱动和双边阵列基板行驱动电路驱动均可实现。本发明实现了在阵列基板行驱动电路有单边损坏时,使用另一边的阵列基板行驱动电路来驱动整个面板的像素阵列工作,提升了显示面板的良率,解决了在一侧的阵列基板行驱动电路不能正常工作,导致整个显示面板只有报废处理,使得整个显示面板的无法使用,而增大显示面板的不良率的问题。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。

图1为本发明显示模组一实施例的电路结构示意图;

图2为本发明显示模组一实施例的结构示意图;

图3为图1中显示面板一实施例的结构示意图;

图4为图1中第一阵列基板行驱动电路一实施例的电路结构示意图;

图5为图1中第二阵列基板行驱动电路一实施例的电路结构示意图;

图6为第一阵列基板行驱动电路和第二阵列基板行驱动电路采用4t1c型阵列基板行驱动电路驱动电路结构的电路结构示意图。

附图标号说明:

本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

需要说明,若本发明实施例中有涉及方向性指示(诸如上、下、左、右、前、后……),则该方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。

另外,若本发明实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。

本发明提出一种显示模组,适用于电脑、手机、投影仪或者电视机等具有显示面板的显示装置中。

参照图1,在本发明一实施例中,该显示模组包括:

控制芯片10,具有第一控制信号输出端及第二控制信号输出端;

显示面板20,所述显示面板20具有相对设置的两侧,所述显示面板20包括像素阵列24;

第一阵列基板行驱动电路(gatedriveronarray,gpa)电路及第二阵列基板行驱动电路40,分设于所述显示面板20的两侧;所述第一阵列基板行驱动电路30及所述第二阵列基板行驱动电路40均具有使能端,所述第一阵列基板行驱动电路30的使能端及所述第二阵列基板行驱动电路40的使能端与所述第一控制信号输出端及第二控制信号输出端一一对应连接;

所述第一阵列基板行驱动电路30和/或所述第二阵列基板行驱动电路40,配置为在接收到所述控制芯片10输出的控制信号时,驱动所述像素阵列24工作。

显示面板20可以是oled(organiclight-emittingdiode,有机发光二极管)显示面板20,也可以是tft-lcd(thinfilmtransistorliquidcrystaldisplay)显示面板20。显示面板20以gatedriverdesign(栅极驱动器设计)来分,可以分为soc(systemonchip,片上系统)型和阵列基板行驱动电路(gatedriveronarray,阵列基板上栅极驱动器)型两种。阵列基板行驱动电路由于其直接将栅极驱动电路(gatedriveric)制作在显示装置的阵列(array)基板上,来代替由外接硅片制作的驱动芯片的一种工艺技术。该技术的应用可减少生产工艺程序,降低产品工艺成本,并且可以提高显示面板20的集成度。相对于soc型显示面板20,阵列基板行驱动电路型显示面板20具有更窄的边框(border)。随着科技进步以及人们对视觉效果的更高要求,显示面板20窄边框化是未来的主流趋势。因此,阵列基板行驱动电路型显示面板20相对于soc型显示面板20是一种更为重要的应用。在阵列基板行驱动电路型显示面板20的范例性的架构中,其上下玻璃基板之间填充lc(liquidcrystal,液晶)分子且四周用密封材料密封;其中,液晶是一种高分子材料,因为其特殊的物理、化学、光学特性,被广泛应用在轻薄型的显示技术上。

本实施例中,显示面板20的像素阵列24由多个子像素构成,三个子像素(红、绿、蓝)构成一个像素,例如在同一横行上的子像素在分布于显示面板20上时,每一子像素的导通时间是一致的。在一些大尺寸的显示面板20中,由于面板远离栅极驱动的区域与靠近栅极驱动的区域的扫描线走线电阻是不均匀的,在同一行的子像素同时打通,而数据信号输出至各子像素的时间是相同的,这势必会出现原理栅极驱动和靠近栅极驱动充电不均匀的问题而导致显示面板20的亮度不均。因此,往往在显示面板20的左右两侧都设置有栅极驱动gatedriver,并通过控制芯片10输出帧起始信号(startvertical,stv)、扫描时钟脉冲信号(clockpulsevertical,cpv),时钟信号ck1~ckx、以及低频信号lc1&lc2等阵列基板行驱动电路驱动信号,传输到面板左右两侧的阵列基板行驱动电路circuit(也即第一阵列基板行驱动电路30和第二阵列基板行驱动电路40),阵列基板行驱动电路正常动作后再逐行开启显示面板20内的扫描线gateline,以实现双边驱动。

在一些实施例中,显示模组还设置有源极驱动器50,源极驱动器50用于输入数据信号的源极驱动器50,源极驱动器50安装与驱动板pcba上,源极驱动器50与控制芯片10连接,源极驱动器50的多个输出端分别与像素阵列24对应数据线连接,控制芯片10接收外部电路子电路,例如电视机的控制系统soc输出的数据信号、控制信号以及时钟信号,并转换成适合于第一阵列基板行驱动电路30和第二阵列基板行驱动电路40、源极驱动器50的数据信号、控制信号以及时钟信号,源极驱动器50的将数据信号通过数据线输出至对应的像素,实现显示面板20的图像显示。源极驱动器50的数量为多个,具体可以根据显示面板20的尺寸进行设置,本实施例以两个(50a、50b)为例进行说明。

在实际生产过程中,往往存在被esd击伤或其他制程因素造成的单边阵列基板行驱动电路circuit损坏的显示面板20(例如左侧的第一阵列基板行驱动电路30,或者右侧的第二阵列基板行驱动电路40),由于控制芯片10是同时输出阵列基板行驱动电路驱动信号至两侧的阵列基板行驱动电路的,一旦有一侧的阵列基板行驱动电路被损坏,则在显示面板20工作时,会出现损坏的阵列基板行驱动电路驱动的显示面板20不能正常工作,而出现显示面板20一边正常工作,而另外一边不能正常工作,通常只有报废处理,使得整个显示面板20的无法使用,而增大显示面板20的不良率。

为了解决上述问题,在显示面板20制作完成后,也即阵列基板行驱动电路设置于显示面板20后,对显示面板20进行检测,在具体实施时,可以在显示面板20上设置多个测试点,通过测试点向两侧的阵列基板行驱动电路分别提供测试信号,并判断两侧的阵列基板行驱动电路是否有输出信号,若是,则可以确定对应的待测的阵列基板行驱动电路能够正常工作,若否,则可以确定阵列基板行驱动电路工作异常。在测试时,可以采用阵列基板行驱动电路的首端的阵列基板行驱动单元电路和末端的阵列基板行驱动单元电路来进行测试。在上述检测的过程中,可以采用导线或者采用扎针的方式将阵列基板行驱动电路驱动信号输出至阵列基板行驱动电路,以驱动阵列基板行驱动电路工作,从而实现对两侧的阵列基板行驱动电路的检测。

在检测完后,即可以确定两侧的阵列基板行驱动电路是否良好,并根据两侧阵列基板行驱动电路良好与否,设置对应的控制芯片10,具体可以通过软件程序来实现。并且,在第一阵列基板行驱动电路30和第二阵列基板行驱动电路40中,增加了使能端,并通过控制芯片10输出的控制信号而工作,该控制信号可以在为高电平时,控制第一阵列基板行驱动电路30和第二阵列基板行驱动电路40工作,在为低电平时,第一阵列基板行驱动电路30和第二阵列基板行驱动电路40不工作。如此,可以在检测到第一阵列基板行驱动电路30良好,第二阵列基板行驱动电路40被损坏,控制芯片10的中写入的软件程序则配置为控制第一阵列基板行驱动电路30工作,此时第一阵列基板行驱动电路30控制显示面板20的像素阵列24逐行导通;在检测到第二阵列基板行驱动电路40良好,第一阵列基板行驱动电路30被损坏,控制芯片10的中写入的软件程序则配置为控制第二阵列基板行驱动电路40工作,此时第二阵列基板行驱动电路40控制显示面板20中各像素工作,也即控制显示面板20中的像素阵列24逐行导通;而在检测到第二阵列基板行驱动电路40和第一阵列基板行驱动电路30均为良好时,控制芯片10中写入的软件程序则配置为控制第二阵列基板行驱动电路40工作,此时第一阵列基板行驱动电路30和第二阵列基板行驱动电路40分别控制显示面板20的各像素工作,也即第一阵列基板行驱动电路30和第二阵列基板行驱动电路40同时控制像素阵列24逐行导通。

本发明显示模组将第一阵列基板行驱动电路30和第二阵列基板行驱动电路40分设于显示面板20的两侧,并通过控制芯片10根据检测后的第一阵列基板行驱动电路30和第二阵列基板行驱动电路40良好与否,从而输出不同的控制信号至第一阵列基板行驱动电路30和第二阵列基板行驱动电路40的使能端,以控制第一阵列基板行驱动电路30工作,第二阵列基板行驱动电路40不工作,或者第一阵列基板行驱动电路30不工作,第二阵列基板行驱动电路40工作,或者第一阵列基板行驱动电路30和第二阵列基板行驱动电路40两者同时工作,本发明可以独立控制左右两侧的阵列基板行驱动电路circuit(第一阵列基板行驱动电路30和第二阵列基板行驱动电路40)的工作状态,从而使得对显示面板20单边阵列基板行驱动电路驱动和双边阵列基板行驱动电路驱动均可实现。本发明实现了在阵列基板行驱动电路circuit有单边损坏时,使用另一边的阵列基板行驱动电路circuit来驱动整个面板的像素阵列24工作,提升了显示面板20的良率,解决了在一侧的阵列基板行驱动电路不能正常工作,导致整个显示面板20只有报废处理,使得整个显示面板20的无法使用,而增大显示面板20的不良率的问题。

在一可选实施例中,所述控制芯片10包括时序控制器11及电平转移器12,所述时序控制器11的多个输出端与所述电平转移器12的多个输入端一一对应连接,所述电平转移器12的多个输出端分别与所述第一阵列基板行驱动电路30的使能端及所述第二阵列基板行驱动电路40的使能端一一对应连接;

所述时序控制器11,配置为控制信号;

所述电平转移器12,配置为将所述时序控制器11输出的控制信号进行电平转换后输出至对应的所述第一阵列基板行驱动电路30或所述第二阵列基板行驱动电路40。

本实施例中,时序控制器11在显示模组工作时,输出帧起始信号(startvertical,stv)、扫描时钟脉冲信号(clockpulsevertical,cpv),时钟信号ck1~ckx、低频信号lc1&lc2等阵列基板行驱动电路驱动信号,上述信号经电平转移器12进行电平转换后输出至第一阵列基板行驱动电路30和第二阵列基板行驱动电路40。时序控制信号还输出控制信号,用于驱动第一阵列基板行驱动电路30和/或所述第二阵列基板行驱动电路40工作,该控制信号可以是高电平使能,或者低电平使能。在接收到经电平转移器12进行信号转换后的时序控制器11输出的控制信号时,第一阵列基板行驱动电路30和/或所述第二阵列基板行驱动电路40驱动显示面板20中的像素阵列24逐行导通。

在一可选实施例中,所述时序控制器11输出的控制信号包括第一控制信号、第二控制信号及第三控制信号;

所述第一控制信号、第二控制信号及第三控制信号经所述电平转移器12转换后,输出至所述第一阵列基板行驱动电路30或所述第二阵列基板行驱动电路40;

在接收到所述第一控制信号时,所述第一阵列基板行驱动电路30驱动所述像素阵列24工作;

在接收到所述第二控制信号时,所述第二阵列基板行驱动电路40驱动所述像素阵列24工作;

在接收到第三控制信号时,所述第一阵列基板行驱动电路30和所述第二阵列基板行驱动电路40同时驱动所述像素阵列24工作。

可以理解的是,时序控制器11输出的控制信号可以是高电平使能第一阵列基板行驱动电路30和第二阵列基板行驱动电路40工作,或者低电平使能第一阵列基板行驱动电路30和第二阵列基板行驱动电路40工作,本实施例以高电平使能为例进行说明。

本实施例中,当第一阵列基板行驱动电路30良好,第二阵列基板行驱动电路40被损坏,此时时序控制信号输出至第一阵列基板行驱动电路30的第一控制信号t_l_en配置为高电平h,输出至第二阵列基板行驱动电路40的第一控制信号t_r_en配置为低电平l,电平转移器12将接收到的t_l_en与t_r_en分别转换为模拟信号,并表示为l_en为vgh,r_en为vgl,从而驱动第一阵列基板行驱动电路30工作,第二阵列基板行驱动电路40不工作。

当第二阵列基板行驱动电路40良好,第一阵列基板行驱动电路30被损坏,此时时序控制信号输出至第一阵列基板行驱动电路30的第一控制信号t_l_en配置为低电平l,输出至第二阵列基板行驱动电路40的第一控制信号t_r_en配置为高电平h,电平转移器12将接收到的t_l_en与t_r_en分别转换为模拟信号,并表示为l_en为vgl,r_en为vgh,从而驱动第二阵列基板行驱动电路40工作,第一阵列基板行驱动电路30不工作。

当第一阵列基板行驱动电路30和第二阵列基板行驱动电路40均良好,此时时序控制信号输出至第一阵列基板行驱动电路30的第一控制信号t_l_en以及输出至第二阵列基板行驱动电路40的第一控制信号t_r_en配置均为高电平h,电平转移器12将接收到的t_l_en与t_r_en分别转换为模拟信号,并表示为l_en为vgh,r_en为vgh,从而驱动第二阵列基板行驱动电路40和第一阵列基板行驱动电路30同时工作。

在一可选实施例中,所述显示模组还包括驱动电源60,所述驱动电源60的输出端与所述电平转移器12的电源转换端连接;

所述电平转移器12,还配置为将接收到所述驱动电源60输出的电源信号转换为栅极开启信号或者栅极关断信号。

驱动电源60集成了多个不同电路功能的直流-直流转换电路,每个转换电路输出不同的电压值。驱动电源60的输入端输入的电压一般为5v或12v,输出的电压包括给时序控制器11提供的工作电压dvdd,以及给栅极驱动器提供的栅极开启电压vgh和关断电压vgl。

在一可选实施例中,所述第一阵列基板行驱动电路30包括多个级联第一阵列基板行驱动单元电路(311~31n),每个所述第一阵列基板行驱动单元电路(311~31n)的输出端逐级输出第一扫描信号,以控制对应的所述像素阵列24导通。

本实施例中,每一第一阵列基板行驱动单元电路(311~31n)具有多个输入端,多个输入端分别经电平转移器12接入时序控制器的时钟信号clk、clkb,以及驱动电源输入的电源信号vss。每一第一阵列基板行驱动单元电路(311~31n)的输出端(outputn-1~outputn+1)分别与像素阵列24中的一行薄膜晶体管连接。

每个第一阵列基板行驱动单元电路(311~31n)均包括上拉控制子电路(m1)、上拉子电路(m3)以及下拉子电路(m2、m4),上拉控制子电路(m1)主要用于输出上拉控制信号。上拉子电路(m3)的输入端与上拉控制子电路(m1)所输出的上拉控制信号outputn-1相连接,主要用于根据该上拉控制信号outputn-1输出行扫描信号outputn。下拉子电路(m2、m4)分别与上拉控制子电路(m1)以及上拉子电路(m3)的输出端相连接,在完成对当前行像素电路的扫描后,将上拉控制信号outputn-1以及行扫描信号outputn下拉至低电平。第一阵列基板行驱动单元电路(311~31n)还可以设置有自举电容c,c的第一极连接上拉控制信号outputn-1,其第二极连接当前级阵列基板行驱动单元电路的行扫描信号outputn。自举电容c用于维持上拉子电路(m3)之间的电压,稳定上拉子电路(m3)的输出。

在一可选实施例中,所述第二阵列基板行驱动电路40包括多个级联第二阵列基板行驱动单元电路(411~41n),每个所述第二阵列基板行驱动单元电路(411~41n)的输出端逐级输出第二扫描信号,以驱动对应的所述像素阵列24导通。每一第二阵列基板行驱动单元电路(411~41n)具有多个输入端,多个输入端分别经电平转移器12接入时序控制器的时钟信号clk、clkb,以及驱动电源输入的电源信号vss。每一第二阵列基板行驱动单元电路(321~32n)的输出端(outputn-1~outputn+1)分别与像素阵列24中的一行薄膜晶体管连接。

本实施例中,每个第二阵列基板行驱动单元电路(321~32n)均包括上拉控制子电路(m1)、上拉子电路(m3)、下拉子电路(m2、m4)以及下拉维持子电路,上拉控制子电路(m1)主要用于输出上拉控制信号。上拉子电路(m3)的输入端与上拉控制子电路(m1)所输出的上拉控制信号outputn-1相连接,主要用于根据该上拉控制信号outputn-1输出行扫描信号outputn。下拉子电路(m2、m4)分别与上拉控制子电路(m1)以及上拉子电路(m3)的输出端相连接,在完成对当前行像素电路的扫描后,将上拉控制信号outputn-1以及行扫描信号outputn下拉至低电平。第一阵列基板行驱动单元电路还可以设置有自举电容c,c的第一极板连接上拉控制信号outputn-1,其第二极板连接当前级阵列基板行驱动单元电路的行扫描信号outputn。自举电容c用于维持上拉子电路(m3)之间的电压,稳定上拉子电路(m3)的输出。

在实际应用中,在各第一阵列基板行驱动单元电路和各第二阵列基板行驱动单元电路中,上拉控制子电路(m1)、上拉子电路(m3)以及下拉子电路(m2、m4)可以采用薄膜晶体管来实现,并且根据显示面板20的尺寸或者类型,可以采用4t1c(也即,四个薄膜晶体管tft和一电容c)阵列基板行驱动电路驱动电路结构来实现,或者采用8t1c(也即,八个薄膜晶体管tft和一个电容c)阵列基板行驱动电路驱动电路结构来实现。本实施例以各第一阵列基板行驱动单元电路和各第二阵列基板行驱动单元电路采用4t1c阵列基板行驱动电路驱动电路结构来实现为例进行说明。图中,各tft管均以m1~m4标示,m1~m4构成了上述控制子电路(m1)、上拉子电路(m3)以及下拉子电路(m2、m4)。

在一可选实施例中,所述显示面板20还包括:

第一基板21,具有显示区域aa与非显示区域bb;所述像素阵列24设置于所述第一基板21上且位于所述显示区域aa;所述第一阵列基板行驱动电路30和所述第二阵列基板行驱动电路40设置于所述第一基板21上且位于所述非显示区域bb;

第二基板22,与所述第一基板21相对设置;

液晶层23,设置于所述第一基板21与所述第二基板22之间,所述液晶层23包括若干液晶分子,所述像素阵列24用于控制所述若干液晶分子的动作。

本实施例中,第一基板21与第二基板22通常均为玻璃基板或塑料基板等透光材料基板。第二基板与第一基板21相对设置,在第一基板21与第二基板22之间可以设置对应的电路。

像素阵列24设置于第一基板21上且位于显示区域aa,像素阵列24在第一阵列基板行驱动电路30和/或第二阵列基板行驱动电路40的驱动控制下,可以产生控制信号控制显示面板20的显示。

第一阵列基板行驱动电路30和第二阵列基板行驱动电路40设置于第一基板21上且位于非显示区域bb,相应地,第一阵列基板行驱动电路30和第二阵列基板行驱动电路40可以通过隔离结构来实现第一阵列基板行驱动电路30和第二阵列基板行驱动电路40与液晶层23的隔离,从而在第一阵列基板行驱动电路30和第二阵列基板行驱动电路40分别与第二基板22之间形成无液晶区。

可以理解的是,上述实施例中,显示面板20还包括框胶25,设置于第一基板21与第二基板22之间的非显示区域bb内并环绕液晶层23设置,第一阵列基板行驱动电路30和第二阵列基板行驱动电路40位于框胶25与显示区域aa之间。框胶25可以采用密封胶涂布在第一基板21上,或者第二基板22上,以连接第一基板21和第二基板22,从而实现对显示面板20的组装处理。

在一可选实施例中,所述像素阵列24包括多个子像素,每一所述子像素均包括一主动开关(薄膜晶体管)及一像素电极,所述主动开关t的栅极与该子像素对应的扫描线电性连接,所述主动开关的源极与该像素电路对应的数据线电性连接,所述主动开关的漏极与该子像素的像素电极电性连接。像素阵列24还包括连接主动开关元件阵列的像素电极阵列。

显示面板20由多个像素组成,每个像素又由红绿蓝三个亚像素组成。每个亚像素电路结构一般设置有一个薄膜晶体管和一个电容,薄膜晶体管的栅极通过扫描线与栅极驱动器连接,薄膜晶体管的源极通过数据线与源极驱动器50连接,薄膜晶体管的漏极与电容的一端连接。其中,多个薄膜晶体管构成了本实施例的薄膜晶体管阵列(图未标示)。位于同一列的薄膜晶体管31通过一数据线与源极驱动器50连接,位于同一行的薄膜晶体管通过一扫描线与栅极驱动器连接,如此以构成薄膜晶体管阵列。第一阵列基板行驱动电路30和第二阵列基板行驱动电路40对若干薄膜晶体管的栅极提供电压。这些薄膜晶体管可以是a-si(非硅晶)薄膜晶体管或者poly-si(多晶硅)薄膜晶体管,其中poly-si薄膜晶体管可以采用ltps(lowtemperaturepoly-silicon,低温多晶硅)等技术加以形成。

在一可选实施例中,第一阵列基板行驱动电路30和第二阵列基板行驱动电路40还包括信号总线图未示出),信号总线(设置于第一基板21上,且位于非显示区域bb内,信号总线连接第一阵列基板行驱动电路30和时序控制器11,以及连接第二阵列基板行驱动电路40和时序控制器11,并位于第一阵列基板行驱动电路30和第二阵列基板行驱动电路40远离显示区域aa的一侧。通过信号总线可以向第一阵列基板行驱动电路30和第二阵列基板行驱动电路40提供时钟信号使能控制信号等。第一阵列基板行驱动电路30和第二阵列基板行驱动电路40还可以包括级联的移位寄存器,每一级移位寄存器连接显示区域aa内的一条扫描线。

本发明还提出一种显示模组,所述显示模组包括:

控制芯片10,具有第一控制信号输出端及第二控制信号输出端;

显示面板20,所述显示面板20具有相对设置的两侧,所述显示面板20包括像素阵列24;

第一阵列基板行驱动电路(gatedriveronarray,goa)电路及第二阵列基板行驱动电路40,分设于所述显示面板20的两侧;所述第一阵列基板行驱动电路30及所述第二阵列基板行驱动电路40均具有使能端,所述第一阵列基板行驱动电路30的使能端及所述第二阵列基板行驱动电路40的使能端与所述第一控制信号输出端及第二控制信号输出端一一对应连接;

所述第一阵列基板行驱动电路30包括多个级联第一阵列基板行驱动单元电路,所述第二阵列基板行驱动电路40包括多个级联第二阵列基板行驱动单元电路(321~32n);

每个所述第一阵列基板行驱动单元电路,配置为在接收到所述控制芯片10输出的控制信号时,逐级输出第一扫描信号,以控制对应的所述像素阵列24导通;

每个所述第二阵列基板行驱动单元电路(321~32n),配置为在接收到所述控制芯片10输出的控制信号时,逐级输出第二扫描信号,以控制对应的所述像素阵列24导通。

本发明显示模组将第一阵列基板行驱动电路30和第二阵列基板行驱动电路40分设于显示面板20的两侧,并通过控制芯片10根据检测后的第一阵列基板行驱动电路30和第二阵列基板行驱动电路40良好与否,从而输出不同的控制信号至第一阵列基板行驱动电路30和第二阵列基板行驱动电路40的使能端,以控制第一阵列基板行驱动电路30工作,第二阵列基板行驱动电路40不工作,或者第一阵列基板行驱动电路30不工作,第二阵列基板行驱动电路40工作,或者第一阵列基板行驱动电路30和第二阵列基板行驱动电路40两者同时工作,本发明可以独立控制左右两侧的阵列基板行驱动电路circuit(第一阵列基板行驱动电路30和第二阵列基板行驱动电路40)的工作状态,从而使得对显示面板20单边阵列基板行驱动电路驱动和双边阵列基板行驱动电路驱动均可实现。本发明实现了在阵列基板行驱动电路circuit有单边损坏时,使用另一边的阵列基板行驱动电路circuit来驱动整个面板的像素阵列24工作,提升了显示面板20的良率,解决了在一侧的阵列基板行驱动电路不能正常工作,导致整个显示面板20只有报废处理,使得整个显示面板20的无法使用,而增大显示面板20的不良率的问题。其中,多个第一阵列基板行驱动单元电路和第二阵列基板行驱动单元电路(321~32n)用于驱动像素阵列24中对应行的薄膜晶体管导通,以对像素电容进行充电。

本发明还包括一种显示装置,包括如上所述的显示模组。该显示模组的详细结构可参照上述实施例,此处不再赘述;可以理解的是,由于在本发明显示装置中使用了上述显示模组,因此,本发明显示装置的实施例包括上述显示模组全部实施例的全部技术方案,且所达到的技术效果也完全相同,在此不再赘述。

在一些实施例中,显示装置还包括背光模组,该背光模组与显示模组可以相对设置,或者背光模组与显示模组一体设置。

以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是在本发明的发明构思下,利用本发明说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1