扫描电路、显示面板和显示装置的制作方法

文档序号:18945404发布日期:2019-10-23 01:32阅读:284来源:国知局
扫描电路、显示面板和显示装置的制作方法

本发明实施例涉及显示技术,尤其涉及一种扫描电路、显示面板和显示装置。



背景技术:

国内外开发出了众多类型的显示面板,例如,有机发光显示面板(organiclight-emittingdiode,oled)和液晶显示面板(liquidcrystaldisplay,lcd)等。显示面板包括:像素、与每行像素连接的扫描线和向扫描线发送驱动信号的扫描电路。因此,扫描电路输出的扫描信号的稳定性对像素的显示具有直接的影响。由于人们对扫描电路的稳定性需求越来越高,扫描电路的设计成为开发者现今主要研究趋势之一。



技术实现要素:

本发明提供一种扫描电路、显示面板和显示装置,以使扫描电路输出稳定的扫描信号。

为实现上述技术目的,本发明实施例提供了如下技术方案:

一种扫描电路,包括输入模块、第一输出模块、第二输出模块、第一输出控制模块、第二输出控制模块、第一节点、第二节点、第一时钟信号输入端、第二时钟信号输入端、第一电位信号输入端、第二电位信号输入端、移位信号输入端和扫描信号输出端;

所述输入模块与所述第一节点、所述第一时钟信号输入端和所述移位信号输入端电连接,所述输入模块用于控制所述第一节点的电位;

所述第一输出控制模块与所述第一节点、第二节点、第一电位信号输入端和第二时钟信号输入端电连接;所述第一输出控制模块用于控制所述第一节点的电位,所述第一节点控制所述第一输出模块的导通状态;

所述第二输出控制模块与所述第一节点、第二节点、第二电位信号输入端和第一时钟信号输入端电连接;所述第二输出控制模块用于控制所述第二节点的电位,所述第二节点控制所述第二输出模块的导通状态;

所述第一输出模块与所述第一节点、所述第二时钟信号输入端和所述扫描信号输出端电连接;所述第一输出模块导通期间,所述第二时钟信号输入端输入的信号传输至所述扫描信号输出端;

所述第二输出模块与所述第二节点、所述第一电位信号输入端和所述扫描信号输出端电连接;所述第二输出模块导通期间,所述第一电位信号输入端输入的信号传输至所述扫描信号输出端。

从上述技术方案可以看出,本发明实施例通过提供一种新的扫描电路的结构,实现了对移位信号输入端输入的移位信号的移位功能。以及,由于在扫描电路的驱动过程中,输入模块、第一输出模块、第二输出模块、第一输出控制模块和第二输出控制模块的导通状态和关断状态稳定,第一节点和第二节点的电位稳定,因此,扫描信号输出端输出稳定的扫描信号。

可选地,所述输入模块包括第一晶体管,所述第一晶体管的控制端与所述第一时钟信号输入端电连接,所述第一晶体管的第一端与所述移位信号输入端电连接,所述第一晶体管的第二端与所述第一节点电连接。

其中,晶体管的结构简单,且制作工艺简单。将该扫描电路应用于显示面板时,可以将扫描电路中的晶体管,与显示面板上的晶体管在同一工艺流程中制作而成,从而节约了工艺流程,降低了成本。因此,本发明实施例设置输入模块包括第一晶体管,有利于降低显示面板的制作成本。

可选地,所述第一晶体管为双栅晶体管。其中,第一晶体管可以等效为两个晶体管的串联结构,具有较强的漏电抑制能力。本发明实施例将第一晶体管设置为双栅晶体管可以降低输入模块的漏电流,维持第一节点的电位稳定。

可选地,所述第一输出控制模块包括第二晶体管和第三晶体管;

所述第二晶体管的控制端与所述第二节点电连接,所述第二晶体管的第一端与所述第一电位信号输入端电连接,所述第二晶体管的第二端与所述第三晶体管的第一端电连接;

所述第三晶体管的控制端与所述第二时钟信号输入端电连接,所述第三晶体管的第二端与所述第一节点电连接。

其中,晶体管的结构简单,且制作工艺简单。将该扫描电路应用于显示面板时,可以将扫描电路中的晶体管,与显示面板上的晶体管在同一工艺流程中制作而成,从而节约了工艺流程,降低了成本。因此,本发明实施例设置第一输出控制模块包括第二晶体管和第三晶体管,有利于降低显示面板的制作成本。

可选地,所述第二输出控制模块包括第四晶体管和第五晶体管;

所述第四晶体管的控制端与所述第一节点电连接,所述第四晶体管的第一端与所述第一时钟信号输入端电连接,所述第四晶体管的第二端与所述第二节点电连接;

所述第五晶体管的控制端与所述第一时钟信号输入端电连接,所述第五晶体管的第一端与所述第二电位信号输入端电连接,所述第五晶体管的第二端与所述第二节点电连接。

其中,晶体管的结构简单,且制作工艺简单。将该扫描电路应用于显示面板时,可以将扫描电路中的晶体管,与显示面板上的晶体管在同一工艺流程中制作而成,从而节约了工艺流程,降低了成本。因此,本发明实施例设置第二输出控制模块包括第四晶体管和第五晶体管,有利于降低显示面板的制作成本。

可选地,所述第一输出模块包括:

第六晶体管,所述第六晶体管的控制端与所述第一节点电连接,所述第六晶体管的第一端与所述第二时钟信号输入端电连接,所述第六晶体管的第二端与所述扫描信号输出端电连接;

第一电容,所述第一电容的第一端与所述第六晶体管的控制端电连接,所述第一电容的第二端与所述第六晶体管的第二端电连接。

其中,晶体管的结构简单,且制作工艺简单。将该扫描电路应用于显示面板时,可以将扫描电路中的晶体管,与显示面板上的晶体管在同一工艺流程中制作而成,从而节约了工艺流程,降低了成本。电容由两个相对设置的极板构成,由于显示面板一般包括多个膜层,可以将电容的两个极板分别设置于两个膜层中,制作工艺简单,成本较低。因此,本发明实施例设置第一输出模块包括第六晶体管和第一电容,有利于降低显示面板的制作成本。

可选地,所述第二输出模块包括:

第七晶体管,所述第七晶体管的控制端与所述第二节点电连接,所述第七晶体管的第一端与所述第一电位信号输入端电连接,所述第七晶体管的第二端与所述扫描信号输出端电连接;

第二电容,所述第二电容的第一端与所述第七晶体管的控制端电连接,所述第二电容的第二端与所述第七晶体管的第二端电连接。

其中,晶体管的结构简单,且制作工艺简单。将该扫描电路应用于显示面板时,可以将扫描电路中的晶体管,与显示面板上的晶体管在同一工艺流程中制作而成,从而节约了工艺流程,降低了成本。电容由两个相对设置的极板构成,由于显示面板一般包括多个膜层,可以将电容的两个极板分别设置于两个膜层中,制作工艺简单,成本较低。因此,本发明实施例设置第二输出模块包括第七晶体管和第二电容,有利于降低显示面板的制作成本。

可选地,还包括第八晶体管,所述第八晶体管的控制端与所述第二电位信号输入端电连接,所述第八晶体管的第一端与所述第一节点电连接,所述第八晶体管的第二端与所述第一输出模块电连接。其中,第八晶体管设置于第一节点和第一输出模块之间,起到分压作用,以减小第一节点向第一输出模块的漏流。另外,第八晶体管还可以阻隔低电位由第一输出模块传递到第一输出控制模块和输入模块中,防止第一输出控制模块和输入模块中的晶体管损伤。

可选地,扫描电路还包括第八晶体管所述第六晶体管通过所述第八晶体管与所述第一节点电连接,其中,所述第八晶体管的控制端与所述第二电位信号输入端电连接,所述第八晶体管的第一端与所述第一节点电连接,所述第八晶体管的第二端与所述第六晶体管的控制端电连接。其中,第八晶体管设置于第一节点和第六晶体管之间,起到分压作用,以减小第一节点向第六晶体管的控制端漏流。

相应地,本发明实施例还提供了一种显示面板,该显示面板包括至少两个如本发明任意实施例所述的扫描电路、第一时钟信号线、第二时钟信号线、第一电位信号线、第二电位信号线和启动信号线;

所述扫描电路的第一时钟信号输入端与所述第一时钟信号线电连接,所述第二时钟信号输入端与所述第二时钟信号线电连接,所述第一电位信号输入端与所述第一电位信号线电连接,所述第二电位信号输入端与所述第二电位信号线电连接;

至少两个所述扫描电路级联连接,第一级所述扫描电路的移位信号输入端与所述启动信号线电连接;前一级所述扫描电路的扫描信号输出端与后一级所述扫描电路的移位信号输入端电连接。

其中,第一级扫描电路将启动信号线上的启动信号移位,并通过其扫描信号输出端输出。后一级扫描电路将前一级扫描电路输出的扫描信号移位,并输出。例如,第二级扫描电路的移位信号输入端与第一级扫描电路的扫描信号输出端电连接,将第一级扫描电路输出的扫描信号移位并输出。因此,本发明实施例提供的显示面板实现了逐行输出扫描信号的功能,且各级扫描电路输出稳定的扫描信号。

相应地,本发明实施例还提供了一种显示装置,该显示装置包括如本发明任意实施例所述的显示面板。

本发明实施例提供了一种扫描电路、显示面板和显示装置,该扫描电路包括输入模块、第一输出模块、第二输出模块、第一输出控制模块、第二输出控制模块、第一节点、第二节点、第一时钟信号输入端、第二时钟信号输入端、第一电位信号输入端、第二电位信号输入端、移位信号输入端和扫描信号输出端,实现了对移位信号输入端输入的移位信号的移位功能。以及,由于在扫描电路的驱动过程中,输入模块、第一输出模块、第二输出模块、第一输出控制模块和第二输出控制模块的导通状态和关断状态稳定,第一节点和第二节点的电位稳定,因此,扫描信号输出端输出稳定的扫描信号。

附图说明

图1为本发明实施例提供的一种扫描电路的结构示意图;

图2为本发明实施例提供的一种扫描电路的驱动时序图;

图3为本发明实施例提供的另一种扫描电路的结构示意图;

图4为本发明实施例提供的又一种扫描电路的结构示意图;

图5为本发明实施例提供的又一种扫描电路的结构示意图;

图6为本发明实施例提供的又一种扫描电路的结构示意图;

图7为本发明实施例提供的又一种扫描电路的结构示意图;

图8为本发明实施例提供的又一种扫描电路的结构示意图;

图9为本发明实施例提供的又一种扫描电路的结构示意图;

图10为本发明实施例提供的一种显示面板的结构示意图;

图11为本发明实施例提供的一种显示装置的结构示意图。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。

图1为本发明实施例提供的一种扫描电路的结构示意图。参见图1,该扫描电路包括:输入模块100、第一输出模块200、第二输出模块300、第一输出控制模块400、第二输出控制模块500、第一节点n1、第二节点n2、第一时钟信号输入端101、第二时钟信号输入端102、第一电位信号输入端201、第二电位信号输入端202、移位信号输入端301和扫描信号输出端401。

输入模块100与第一节点n1、第一时钟信号输入端101和移位信号输入端301电连接,输入模块100用于控制第一节点n1的电位。

第一输出控制模块400与第一节点n1、第二节点n2、第一电位信号输入端201和第二时钟信号输入端102电连接;第一输出控制模块400用于控制第一节点n1的电位,第一节点n1控制第一输出模块200的导通状态。

第二输出控制模块500与第一节点n1、第二节点n2、第二电位信号输入端202和第一时钟信号输入端101电连接;第二输出控制模块500用于控制第二节点n2的电位,第二节点n2控制第二输出模块300的导通状态。

第一输出模块200与第一节点n1、第二时钟信号输入端102和扫描信号输出端401电连接;第一输出模块200导通期间,第二时钟信号输入端102输入的信号传输至扫描信号输出端401。

第二输出模块300与第二节点n2、第一电位信号输入端201和扫描信号输出端401电连接;第二输出模块300导通期间,第一电位信号输入端201输入的信号传输至扫描信号输出端401。

其中,输入模块100和第一输出控制模块400通过控制第一节点n1的电位来控制第一输出模块200的导通状态。第二输出控制模块500通过控制第二节点n2的电位来控制第二输出模块300的导通状态。第一输出模块200和第二输出模块300的导通状态决定了扫描信号输出端401输出的扫描信号的电位。

图2为本发明实施例提供的一种扫描电路的驱动时序图。可用于驱动图1所示的扫描电路,参见图1和图2,示例性地,第一时钟信号输入端101输入第一时钟信号sck1,第二时钟信号输入端102输入第二时钟信号sck2,第一电位信号输入端201输入第一电位信号vgh,第二电位信号输入端202输入第二电位信号vgl,移位信号输入端301输入移位信号sin。为了清楚表示出各信号输入端输入的信号类型,图1将各信号输入端对应输入的信号类型表示在括号中。以第一电位信号vgh为高电位,第二电位信号vgl为低电位为示例。该扫描电路的驱动方法包括以下几个阶段,分别为第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4、第五阶段t5、第六阶段t6、第七阶段t7、第八阶段t8和第九阶段t9。

第一阶段t1,第一时钟信号输入端101输入的第一时钟信号sck1为低电位,移位信号输入端301输入的移位信号sin为低电位,第二时钟信号输入端102输入的第二时钟信号sck2为高电位。输入模块100响应第一时钟信号sck1的低电位而导通,将移位信号sin的低电位传输至第一节点n1,第一节点n1的电位为低电位。第二输出控制模块500响应第一节点n1的低电位而导通,将第二电位信号vgl传输至第二节点n2,第二节点n2的电位为低电位。第一输出模块200存储并响应第一节点n1的低电位而导通,将第二时钟信号sck2的高电位传输至扫描信号输出端401。第二输出模块300存储并响应第二节点n2的低电位而导通,将第一电位信号vgh传输至扫描信号输出端401。扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,同时扫描信号scan还与第二时钟信号sck2一致,输出高电平。

第二阶段t2,第一时钟信号sck1和移位信号sin均为高电位。输入模块100响应第一时钟信号sck1的高电位而关断。由于第一输出模块200存储了低电位,第一输出模块200在该低电位的控制下,在第二阶段t2继续导通,将第二时钟信号sck2传输至扫描信号输出端401。且第一输出模块200同时维持第一节点n1为低电位。第二输出控制模块500响应第一节点n1的低电位而导通,将第一时钟信号的高电位传输至第二节点n2,第二节点n2为高电位。第二输出模块300存储并响应第二节点n2的高电位而关断。扫描信号输出端401输出的扫描信号scan与第二时钟信号sck2一致。第二时钟信号sck2输出低电平时,扫描信号scan也为低电平;第二时钟信号sck2输出高电平时,扫描信号scan也为高电平。

第三阶段t3,第一时钟信号sck1为低电位,第二时钟信号sck2和移位信号sin为高电位。输入模块100响应第一时钟信号sck1的低电位而导通,将移位信号sin的高电位传输至第一节点n1,第一节点n1为高电位。第一输出模块200存储并响应第一节点n1的高电位而关断。第二输出控制模块500响应第一时钟信号sck1的低电位而导通,将第二电位信号vgl传输至第二节点n2,第二节点n2的电位为低电位。第二输出模块300存储并响应第二节点n2的低电位而导通,将第一电位信号vgh传输至扫描信号输出端401。扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第四阶段t4,第一时钟信号sck1、第二时钟信号sck2和移位信号sin均为高电位。由于第一输出模块200存储了高电位,第一输出模块200在该高电位的控制下,在第四阶段t4持续关断。由于第二输出模块300存储了低电位,第二输出模块300在该低电位的控制下,在第四阶段t4持续导通,将第一电位信号vgh传输至扫描信号输出端401。扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第五阶段t5,第一时钟信号sck1和移位信号sin均为高电位,第二时钟信号sck2为低电位。由于第二输出模块300存储了低电位,第二输出模块300在第五阶段t5继续导通,且第一输出控制模块400响应第二时钟信号sck2的低电位和第二节点n2的低电位而导通,将第一电位信号vgh传输至第一节点n1。第一输出模块200保持关断。第一输出模块200持续关断,第二输出模块300持续导通,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第六阶段t6,各输入信号的状态与第四阶段t4相同,因此,各模块的状态与第四阶段t4相同,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第七阶段t7,各输入信号的状态与第三阶段t3相同,因此,各模块的状态与第三阶段t3相同,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第八阶段t8,各输入信号的状态与第四阶段t4相同,因此,各模块的状态与第四阶段t4相同,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第九阶段t9及其之后的阶段,循环重复第三阶段t3、第四阶段t4、第五阶段t5、第六阶段t6、第七阶段t7和第八阶段t8。

本发明实施例通过提供一种新的扫描电路的结构,实现了对移位信号输入端301输入的移位信号sin的移位功能。以及,由于在扫描电路的驱动过程中,输入模块100、第一输出模块200、第二输出模块300、第一输出控制模块400和第二输出控制模块500的导通状态和关断状态稳定,第一节点n1和第二节点n2的电位稳定,因此,扫描信号输出端401输出稳定的扫描信号scan。

需要说明的是,在上述实施例中,示例性地示出了第一电位信号为高电位,第二电位信号为低电位,第一时钟信号、第二时钟信号和移位信号为低电位有效,并非对本发明的限定。在其他实施例中,还可以设置第一电位信号为低电位,第二电位信号为高电位,第一时钟信号、第二时钟信号和移位信号为高电位有效。在实际应用中可以根据需要进行设定。

图3为本发明实施例提供的另一种扫描电路的结构示意图。参见图3,在上述各实施例的基础上,可选地,输入模块包括第一晶体管m1,第一晶体管m1的控制端与第一时钟信号输入端101电连接,第一晶体管m1的第一端与移位信号输入端301电连接,第一晶体管m1的第二端与第一节点n1电连接。第一晶体管m1响应第一时钟信号sck1的电位而导通或者关断,并在导通时,将移位信号sin传输至第一节点n1。第一晶体管m1例如可以是p型晶体管或n型晶体管。示例性地,第一晶体管m1为p型晶体管,第一晶体管m1响应第一时钟信号sck1的低电位而导通,将移位信号sin传输至第一节点n1。

其中,晶体管的结构简单,且制作工艺简单。将该扫描电路应用于显示面板时,可以将扫描电路中的晶体管,与显示面板上的晶体管在同一工艺流程中制作而成,从而节约了工艺流程,降低了成本。因此,本发明实施例设置输入模块包括第一晶体管m1,有利于降低显示面板的制作成本。

继续参见图3,在上述各实施例的基础上,可选地,第一晶体管m1为双栅晶体管。其中,第一晶体管m1可等效为晶体管m1a和晶体管m1b的串联结构,具有较强的漏电抑制能力。本发明实施例将第一晶体管m1设置为双栅晶体管可以降低输入模块的漏电流,维持第一节点n1的电位稳定。

图4为本发明实施例提供的又一种扫描电路的结构示意图。参见图4,在上述各实施例的基础上,可选地,第一输出控制模块400包括第二晶体管m2和第三晶体管m3。第二晶体管m2的控制端与第二节点n2电连接,第二晶体管m2的第一端与第一电位信号输入端201电连接,第二晶体管m2的第二端与第三晶体管m3的第一端电连接。第三晶体管m3的控制端与第二时钟信号输入端102电连接,第三晶体管m3的第二端与第一节点n1电连接。

其中,第二晶体管m2响应第二节点n2的电位而导通或者关断,第三晶体管m3响应第二时钟信号sck2的电位而导通或者关断。并在第二晶体管m2和第三晶体管m3均导通时,将第一电位信号vgh传输至第一节点n1。示例性地,第二晶体管m2和第三晶体管m3均为p型晶体管,第二晶体管m2响应第二节点n2的低电位而导通,第三晶体管m3响应第二时钟信号sck2的低电位而导通,将移位信号sin传输至第一节点n1。与前述实施例原理类似,本发明实施例设置第一输出控制模块400包括第二晶体管m2和第三晶体管m3,有利于降低显示面板的制作成本。

图5为本发明实施例提供的又一种扫描电路的结构示意图。参见图5,在上述各实施例的基础上,可选地,第二输出控制模块500包括第四晶体管m4和第五晶体管m5。第四晶体管m4的控制端与第一节点n1电连接,第四晶体管m4的第一端与第一时钟信号输入端101电连接,第四晶体管m4的第二端与第二节点n2电连接。第五晶体管m5的控制端与第一时钟信号输入端101电连接,第五晶体管m5的第一端与第二电位信号输入端202电连接,第五晶体管m5的第二端与第二节点n2电连接。其中,第四晶体管m4响应第一节点n1的电位而导通或者关断,并在导通时,将第一时钟信号sck1传输至第二节点n2。或者,第五晶体管m5响应第一时钟信号sck1的电位而导通或者关断,并在导通时,将第二电位信号vgl传输至第二节点n2。与前述实施例原理类似,本发明实施例设置第二输出控制模块500包括第四晶体管m4和第五晶体管m5,有利于降低显示面板的制作成本。

图6为本发明实施例提供的又一种扫描电路的结构示意图。参见图6,在上述各实施例的基础上,可选地,第一输出模块200包括:第六晶体管m6和第一电容c1。第六晶体管m6的控制端与第一节点n1电连接,第六晶体管m6的第一端与第二时钟信号输入端102电连接,第六晶体管m6的第二端与扫描信号输出端401电连接。第一电容c1的第一端与第六晶体管m6的控制端电连接,第一电容c1的第二端与第六晶体管m6的第二端电连接。

其中,第六晶体管m6响应第一节点n1的电位而导通或者关断,并在导通时,将第二时钟信号sck2传输至扫描信号输出端401。第一电容c1具有存储功能,在第一节点n1的电位有第一电位信号vgh或者第一时钟信号sck1输入时,存储第一电位信号vgh或者第一时钟信号sck1的电位;在第一节点n1的电位没有信号输入时,维持第一节点n1的电位与上一阶段的电位相同。

晶体管的结构简单,且制作工艺简单。将该扫描电路应用于显示面板时,可以将扫描电路中的晶体管,与显示面板上的晶体管在同一工艺流程中制作而成,从而节约了工艺流程,降低了成本。电容由两个相对设置的极板构成,由于显示面板一般包括多个膜层,可以将电容的两个极板分别设置于两个膜层中,制作工艺简单,成本较低。因此,本发明实施例设置第一输出模块200包括第六晶体管m6和第一电容c1,有利于降低显示面板的制作成本。

图7为本发明实施例提供的又一种扫描电路的结构示意图。参见图7,在上述各实施例的基础上,可选地,扫描电路还包括第八晶体管m8,第八晶体管m8的控制端与第二电位信号输入端202电连接,第八晶体管m8的第一端与第一节点n1电连接,第八晶体管m8的第二端与第一输出模块200电连接。本发明实施例设置第八晶体管m8可以减小第一节点n1向第六晶体管m6的控制端漏流。另外,第八晶体管m8还可以阻隔低电位由第一输出模块200传递到第一输出控制模块400和输入模块100中,防止第一输出控制模块400和输入模块100中的晶体管损伤。

继续参见图7,在上述各实施例的基础上,可选地,第八晶体管m8设置于第一节点n1和第六晶体管m6之间。即,第六晶体管m6通过第八晶体管m8与第一节点n1电连接,其中,第八晶体管m8的控制端与第二电位信号输入端202电连接,第八晶体管m8的第一端与第一节点n1电连接,第八晶体管m8的第二端与第六晶体管m6的控制端电连接。其中,第八晶体管m8设置于第一节点n1和第六晶体管m6之间,起到分压作用,以减小第一节点n1向第六晶体管m6的控制端漏流。另外,由于第六晶体管m6导通的需要,第六晶体管m6的栅极在一些情况下会被拉低到很低的电位(例如-15v以下),在此情况下,如果第六晶体管m6的栅极直接连接到第一晶体管m1和第三晶体管m3,可能会引起第一晶体管m1和第三晶体管m3的损伤,通过设置第八晶体管m8,可以阻隔低电位传递到第一晶体管m1和第三晶体管m3,防止晶体管损伤。

图8为本发明实施例提供的又一种扫描电路的结构示意图。参见图8,在上述各实施例的基础上,可选地,第二输出模块300包括:第七晶体管m7和第二电容c2。第七晶体管m7的控制端与第二节点n2电连接,第七晶体管m7的第一端与第一电位信号输入端201电连接,第七晶体管m7的第二端与扫描信号输出端401电连接。第二电容c2的第一端与第七晶体管m7的控制端电连接,第二电容c2的第二端与第七晶体管m7的第二端电连接。

其中,第七晶体管m7响应第二节点n2的电位而导通或者关断,并在导通时,将第一电位信号vgh传输至扫描信号输出端401。第二电容c2具有存储功能,在第二节点n2的电位有第一时钟信号sck1或者第二电位信号vgl输入时,存储第一时钟信号sck1或者第二电位信号vgl的电位;在第二节点n2的电位没有信号输入时,维持第二节点n2的电位与上一阶段的电位相同。与前述实施例原理类似,本发明实施例设置第二输出模块300包括第七晶体管m7和第二电容c2,有利于降低显示面板的制作成本。

图9为本发明实施例提供的又一种扫描电路的结构示意图。参见图9,可选地,输入模块包括第一晶体管m1,第一输出控制模块400包括第二晶体管m2和第三晶体管m3,第二输出控制模块500包括第四晶体管m4和第五晶体管m5,第一输出模块200包括第六晶体管m6和第一电容c1,第二输出模块300包括第七晶体管m7和第二电容c2,扫描电路还包括第八晶体管m8。

第一晶体管m1的控制端与第一时钟信号输入端101电连接,第一晶体管m1的第一端与移位信号输入端301电连接,第一晶体管m1的第二端与第一节点n1电连接,该第一晶体管m1构成了扫描电路的输入模块。

第二晶体管m2的控制端与第二节点n2电连接,第二晶体管m2的第一端与第一电位信号输入端201电连接,第二晶体管m2的第二端与第三晶体管m3的第一端电连接。第三晶体管m3的控制端与第二时钟信号输入端102电连接,第三晶体管m3的第二端与第一节点n1电连接。第二晶体管m2和第三晶体管m3构成了扫描电路的第一输出控制模块。

第四晶体管m4的控制端与第一节点n1电连接,第四晶体管m4的第一端与第一时钟信号输入端101电连接,第四晶体管m4的第二端与第二节点n2电连接。第五晶体管m5的控制端与第一时钟信号输入端101电连接,第五晶体管m5的第一端与第二电位信号输入端202电连接,第五晶体管m5的第二端与第二节点n2电连接。第四晶体管m4和第五晶体管m5构成了扫描电路的第二输出控制模块。

第八晶体管m8的控制端与第二电位信号输入端202电连接,第八晶体管m8的第一端与第一节点n1电连接,第八晶体管m8的第二端与第六晶体管m6的控制端电连接。第八晶体管m8构成了扫描电路的防漏流模块。

第六晶体管m6的第一端与第二时钟信号输入端102电连接,第六晶体管m6的第二端与扫描信号输出端401电连接。第一电容c1的第一端与第六晶体管m6的控制端电连接,第一电容c1的第二端与第六晶体管m6的第二端电连接。第六晶体管m6和第一电容c1构成了扫描电路的第一输出模块。

第七晶体管m7的控制端与第二节点n2电连接,第七晶体管m7的第一端与第一电位信号输入端201电连接,第七晶体管m7的第二端与扫描信号输出端401电连接。第二电容c2的第一端与第七晶体管m7的控制端电连接,第二电容c2的第二端与第七晶体管m7的第二端电连接。第七晶体管m7和第二电容c2构成了扫描电路的第二输出模块。

以扫描电路中的各晶体管均为p型晶体管、第一电位信号vgh为高电位和第二电位信号vgl为低电位为例,该扫描电路的一种驱动时序如图2所示。示例性地,该扫描电路的驱动方法包括第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4、第五阶段t5、第六阶段t6、第七阶段t7、第八阶段t8和第九阶段t9。

其中,由于第八晶体管m8的控制端连接第二电位信号输入端202,且第二电位信号vgl保持为低电位,因此,在各阶段中,第八晶体管m8响应第二电位信号vgl的低电位而导通,使得第一节点n1与第六晶体管m6的控制端的电位一致。另外,由于第六晶体管m6导通的需要,第六晶体管m6的栅极在一些情况下会被拉低到很低的电位(例如-15v以下),在此情况下,如果第六晶体管m6的栅极直接连接到第一晶体管m1和第三晶体管m3,可能会引起第一晶体管m1和第三晶体管m3的损伤,通过设置第八晶体管m8,可以阻隔低电位传递到第一晶体管m1和第三晶体管m3,防止晶体管损伤。

第一阶段t1,第一时钟信号sck1为低电位,移位信号sin为低电位,第二时钟信号sck2为高电位。第一晶体管m1响应第一时钟信号sck1的低电位而导通,将移位信号sin的低电位传输至第一节点n1,第一节点n1的电位为低电位。第四晶体管m4响应第一节点n1的低电位而导通,将第一时钟信号sck1的低电位传输至第二节点n2,第二节点n2为低电位。且第五晶体管m5响应第一时钟信号sck1的低电位而导通,将第二电位信号vgl传输至第二节点n2。第一电容c1存储第一节点n1的低电位,且第六晶体管m6响应第一节点n1的低电位而导通,将第二时钟信号sck2的高电位传输至扫描信号输出端401。第二电容c2存储第二节点n2的低电位,且第七晶体管m7响应第二节点n2的低电位而导通,将第一电位信号vgh传输至扫描信号输出端401。扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,同时扫描信号scan还与第二时钟信号sck2一致,输出高电平。

第二阶段t2,第一时钟信号sck1和移位信号sin均为高电位。第一晶体管m1响应第一时钟信号sck1的高电位而关断。由于第一电容c1对电位的维持作用,第一节点n1维持第一阶段t1的低电位,第六晶体管m6响应第一节点n1的低电位而导通,将第二时钟信号sck2传输至扫描信号输出端401。第四晶体管m4响应第一节点n1的低电位而导通,将第一时钟信号sck1的高电位传输至第二节点n2,第二节点n2为高电位。第二电容c2存储高电位,且第七晶体管m7响应第二节点n2的高电位而关断。第二晶体管m2响应第二节点n2的高电位而关断,即使在第三晶体管m3响应第二时钟信号sck2的低电位而导通时,第一电位信号vgh也不会通过第二晶体管m2和第三晶体管m3传输至第一节点n1,使得第一节点n1稳定保持低电位。扫描信号输出端401输出的扫描信号scan与第二时钟信号sck2一致。第二时钟信号sck2输出低电平时,扫描信号scan也为低电平;第二时钟信号sck2输出高电平时,扫描信号scan也为高电平。

第三阶段t3,第一时钟信号sck1为低电位,第二时钟信号sck2和移位信号sin为高电位。第一晶体管m1响应第一时钟信号sck1的低电位而导通,将移位信号sin的高电位传输至第一节点n1,第一节点n1为高电位。第六晶体管m6响应第一节点n1的高电位而关断。第五晶体管m5响应第一时钟信号sck1的低电位而导通,将第二电位信号vgl传输至第二节点n2,第二节点n2的电位为低电位。第二电容c2存储第二节点n2的低电位,且第七晶体管m7响应第二节点n2的低电位而导通,将第一电位信号vgh传输至扫描信号输出端401。扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第四阶段t4,第一时钟信号sck1、第二时钟信号sck2和移位信号sin均为高电位。由于第一电容c1对电位的维持作用,第一节点n1维持上一阶段的高电位,第六晶体管m6持续关断。由于第二电容c2对电位的维持作用,第二节点n2维持上一阶段的低电位,第七晶体管m7持续导通,将第一电位信号vgh传输至扫描信号输出端401。扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第五阶段t5,第一时钟信号sck1和移位信号sin均为高电位,第二时钟信号sck2为低电位。由于第二电容c2对电位的维持作用,第二节点n2维持上一阶段的低电位,第二晶体管m2响应第二节点n2的低电位而导通,且第三晶体管m3响应第二时钟信号sck2的低电位而导通,第二晶体管m2和第三晶体管m3将第一电位信号vgh传输至第一节点n1。第六晶体管m6持续关断,第七晶体管m7持续导通,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第六阶段t6,各输入信号的状态与第四阶段t4相同,因此,各晶体管的状态与第四阶段t4相同,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第七阶段t7,各输入信号的状态与第三阶段t3相同,因此,各晶体管的状态与第三阶段t3相同,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第八阶段t8,各输入信号的状态与第四阶段t4相同,因此,各晶体管的状态与第四阶段t4相同,扫描信号输出端401输出的扫描信号scan与第一电位信号vgh一致,输出高电平。

第九阶段t9及其之后的阶段,循环重复第三阶段t3、第四阶段t4、第五阶段t5、第六阶段t6、第七阶段t7和第八阶段t8。

由此可见,本发明实施例提供的扫描电路实现了对移位信号输入端301输入的移位信号sin的移位功能,扫描信号输出端401输出稳定的扫描信号。以及,本发明实施例所采用的晶体管的数量较少,因此功耗较低。

需要说明的是,在上述各实施例中,各晶体管的类型可以是p型晶体管,也可以是n型晶体管,本发明不做限定,在实际应用中可以根据需要进行设定。

本发明实施例还提供了一种显示面板。图10为本发明实施例提供的一种显示面板的结构示意图。参见图10,该显示面板包括至少两个如本发明任意实施例所提供的扫描电路10、第一时钟信号线20、第二时钟信号线30、第一电位信号线40、第二电位信号线50和启动信号线60。扫描电路10的第一时钟信号输入端与第一时钟信号线20电连接,第二时钟信号输入端与第二时钟信号线30电连接,第一电位信号输入端与第一电位信号线40电连接,第二电位信号输入端与第二电位信号线50电连接。至少两个扫描电路10级联连接,第一级扫描电路10的移位信号输入端与启动信号线60电连接;前一级扫描电路10的扫描信号输出端与后一级扫描电路10的移位信号输入端电连接。

其中,该显示面板例如可以为有机发光二极管显示面板、液晶显示面板或电子纸显示面板等。每一级扫描电路10与显示面板上的扫描线70电连接,向各扫描线70传输扫描信号。第一级扫描电路10将启动信号线60上的启动信号移位,并通过其扫描信号输出端输出。后一级扫描电路10将前一级扫描电路10输出的扫描信号移位,并输出。因此,本发明实施例提供的显示面板实现了逐行输出扫描信号的功能,且各级扫描电路10输出的扫描信号稳定性良好。

继续参见图10,在上述各实施例的基础上,可选地,扫描电路10设置于显示面板的两侧。示例性地,位于显示面板左侧的扫描电路10级联连接,依次向奇数条扫描线发送扫描信号。位于显示面板右侧的扫描电路10级联连接,依次向偶数条扫描线发送扫描信号。本发明实施例这样设置有利于减小扫描电路10占用显示面板的一侧的边框,从而有利于减小显示面板的边框宽度。

本发明实施例还提供了一种显示装置。图11为本发明实施例提供的一种显示装置的结构示意图。参见图11,该显示装置包括如本发明任意实施例所提供的显示面板1。该显示装置例如可以是手机、平板电脑、智能穿戴设备、公共场所大厅的信息查询机等。该显示装置包括本发明任意实施例所提供的显示面板1,其技术原理和产生的技术效果类似,这里不再赘述。

注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1