液晶显示装置及其驱动方法与流程

文档序号:19478161发布日期:2019-12-21 03:02阅读:275来源:国知局
液晶显示装置及其驱动方法与流程

本揭示涉及显示技术领域,尤其涉及一种液晶显示装置及其驱动方法。



背景技术:

在现有的液晶显示装置驱动架构中,时序控制器(timingcontroller,tcon)为源极驱动器(sourcedriver)提供锁存信号tp和数据信号(lowvoltagedifferentialsignaling,mini-lvds),其中锁存信号tp对数据进行锁存和传输,在锁存信号tp上升沿的时候开始对数据进行锁存,在锁存信号tp下降沿的时候开始进行数据的传输。

为了确保数据锁存和传输的数据的正确性,mini-lvds接口的数据信号data会进行数据的复位(reset),锁存信号tp锁存数据需要一定的锁存时间,如果锁存时间太短(目前源极驱动器对于该锁存时间的要求基本上均大于200ns),锁存信号tp的上升沿和数据信号data的复位脉冲的上升沿之间的延迟时间不足导致锁存信号tp与数据信号之间出现时序混乱,则引起数据锁存异常,锁存的数据出现错误,且则当锁存信号tp的下降沿到达的时候,输出至源极驱动器的数据是错乱的,最终将会造成乱显的不良情况发生。

综上所述,需要提供一种新的液晶显示装置及其驱动方法,来解决上述技术问题。



技术实现要素:

本揭示提供一种液晶显示装置及其驱动方法,解决了锁存信号tp的上升沿和数据信号的复位脉冲的上升沿之间的延迟时间不足引起数据锁存异常,最终引起乱显的技术问题。

为解决上述问题,本揭示提供的技术方案如下:

本发明实施例提供一种液晶显示装置,包括:

时序控制器,基于接收的外部控制信号产生驱动控制信号,其中所述驱动控制信号包括锁存信号和数据信号,所述数据信号具有复位脉冲;

时序判断电路,与所述时序控制器连接,用于对所述锁存信号和所述数据信号的时序进行判断;

时序调整电路,与所述时序判断电路连接,包括信号同步电路和信号延迟电路,其中所述信号同步电路控制所述锁存信号的上升沿和所述数据信号的所述复位脉冲的上升沿保持同步,所述信号延迟电路控制所述数据信号的所述复位脉冲的上升沿相比所述锁存信号的上升沿固定延时时间大于锁存时间t;以及

源极驱动器,与所述时序判断电路和所述时序调整电路的其中一个连接,用于接收所述锁存信号与所述数据信号。

根据本发明实施例提供的液晶显示装置,所述液晶显示装置还包括相连接的栅极驱动器和液晶显示面板,所述驱动控制信号将扫描起始信号、时钟信号以及使能信号传递给所述栅极驱动器以产生栅极驱动信号,且所述栅极驱动器用于传递所述栅极驱动信号至所述液晶显示面板。

根据本发明实施例提供的液晶显示装置,所述时序判断电路具有开关电路,用于将所述锁存信号和所述数据信号直接传送至所述源极驱动器,或者将所述锁存信号和所述数据信号经过所述时序调整电路进行调整后传送至所述源极驱动器。

根据本发明实施例提供的液晶显示装置,所述锁存时间t由所述源极驱动器的规格需要决定。

根据本发明实施例提供的液晶显示装置,所述所述锁存时间t为200ns。

本发明实施例提供一种液晶显示装置的驱动方法,包括以下步骤:

步骤s10:时序控制器基于接收的外部控制信号产生驱动控制信号,其中所述驱动控制信号包括锁存信号和数据信号,所述数据信号具有复位脉冲;

步骤s20:对所述锁存信号和所述数据信号的时序进行判断,若所述锁存信号的上升沿至所述数据信号的所述复位脉冲的上升沿之间的时间小于或等于锁存时间t,则进行步骤s30;若所述锁存信号的上升沿至所述数据信号的所述复位脉冲的上升沿之间的时间大于所述锁存时间t,则进行步骤s40;

步骤s30:首先,通过信号同步电路控制所述锁存信号的上升沿和所述数据信号的所述复位脉冲的上升沿保持同步,之后通过信号延迟电路控制所述数据信号的所述复位脉冲的上升沿相比所述锁存信号的上升沿固定延时时间大于所述锁存时间t,然后进行步骤s40;以及

步骤s40:将所述锁存信号与所述数据信号传递给源极驱动器以产生源极驱动信号并传送至液晶显示面板,所述液晶显示面板根据接收到的所述源极驱动信号进行图像显示。

根据本发明实施例提供的液晶显示装置的驱动方法,所述驱动控制信号还包括扫描起始信号、时钟信号以及使能信号,所述扫描起始信号、时钟信号以及使能信号传递给栅极驱动器以产生栅极驱动信号,且所述栅极驱动器用于传递所述栅极驱动信号至所述液晶显示面板。

根据本发明实施例提供的液晶显示装置的驱动方法,所述时序判断电路通过开关电路将所述锁存信号和所述数据信号直接传送至所述源极驱动器,或者将所述锁存信号和所述数据信号经过所述时序调整电路进行调整后传送至所述源极驱动器。

根据本发明实施例提供的液晶显示装置的驱动方法,所述锁存时间t由所述源极驱动器的规格需要决定。

根据本发明实施例提供的液晶显示装置的驱动方法,所述锁存时间t为200ns。

本揭示的有益效果为:本揭示提供的液晶显示装置及其驱动方法,通过在时序控制器和源极驱动器之间增加时序判断电路、时序调整电路以及开关电路等电路单元设计,使得锁存信号tp的上升沿至数据信号的复位脉冲的上升沿之间的延迟时间满足源极驱动器的规格需要,确保了数据锁存和传输的数据的正确性,避免了因时序错乱造成乱显的不良情况发生。

附图说明

为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是揭示的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本揭示实施例提供的液晶显示装置的结构示意图;

图2为本揭示实施例提供的液晶显示装置的驱动方法的流程图;

图3a-图3c为本揭示实施例提供的液晶显示装置的驱动方法中步骤s30的流程示意图。

具体实施方式

以下各实施例的说明是参考附加的图示,用以例示本揭示可用以实施的特定实施例。本揭示所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本揭示,而非用以限制本揭示。在图中,结构相似的单元是用以相同标号表示。

本揭示针对现有技术的液晶显示装置及其驱动方法,锁存信号的上升沿和数据信号的复位脉冲的上升沿之间的延迟时间不足引起数据锁存异常,最终引起乱显的不良情况发生,本实施例能够解决该缺陷。

实施例一

如图1所示,本揭示实施例提供的液晶显示装置,包括时序控制器101、时序判断电路102、时序调整电路103以及源极驱动器104。

其中,所述时序控制器101基于接收的外部控制信号产生驱动控制信号,并相应地将所述驱动控制信号传送至所述源极驱动器104,其中所述驱动控制信号包括锁存信号tp和数据信号data,所述锁存信号tp用于锁存传输完毕的某一行数据,在所述锁存信号tp的上升沿锁存数据,下降沿输出数据;在本发明实施例中,所述数据信号data具有一个复位脉冲,所述复位脉冲具有上升沿和下降沿;另外所述驱动控制信号还可包括极性反转信号,用于控制每行显示单元的电压极性。

时序判断电路102,与所述时序控制器101连接,用于对所述锁存信号tp和数据信号data的时序进行判断,可选的,所述时序判断电路102的末端具有开关电路,其中所述锁存信号tp和数据信号data经过所述时序判断电路102之后,再通过所述开关电路进行逻辑控制。

所述开关电路包括设置在所述时序判断电路102末端的两个开关,以及所述锁存信号tp和数据信号data分别传送至所述时序调整电路103和所述源极驱动器104的开关触点,两个开关均可选择性地将所述时序判断电路102与所述时序调整电路103或所述源极驱动器104进行导通,具体地,若所述时序判断电路102检测到所述锁存信号tp的上升沿至所述数据信号data的所述复位脉冲的上升沿之间的延迟时间大于锁存时间t时,两个所述开关分别接通其中两个开关触点以将所述时序判断电路102与所述源极驱动器104直接导通,从而将所述锁存信号tp和数据信号data直接传递至所述源极驱动器104。

所述时序调整电路103包括信号同步电路1031和信号延迟电路1032,当所述时序判断电路102检测到所述锁存信号tp的上升沿至所述数据信号data的所述复位脉冲的上升沿之间的延迟时间小于或等于所述锁存时间t时,两个开关分别接通其中另外两个开关触点以将所述时序判断电路102与所述时序调整电路103导通,从而将所述锁存信号tp和数据信号data传递至所述时序调整电路103中,其中所述信号同步电路1031控制所述锁存信号tp的上升沿和所述数据信号data的所述复位脉冲的上升沿保持同步,所述信号延迟电路1032控制所述数据信号data的所述复位脉冲的上升沿相比所述锁存信号tp的上升沿固定延时时间大于锁存时间t,经过调整之后的所述锁存信号tp和数据信号data传递至所述源极驱动器104中以产生源极驱动信号并传递至液晶显示面板106。

具体地,所述锁存时间t由所述源极驱动器104的规格需要决定,在本揭示实施例中,所述锁存时间t为200ns。

可以理解地,所述液晶显示装置还包括栅极驱动器105,所述驱动控制信号还包括扫描起始信号stv、时钟信号cpv以及使能信号oe,所述扫描起始信号stv、所述时钟信号cpv以及所述使能信号oe传递至所述栅极驱动器105中以产生栅极驱动信号并传递至所述液晶显示面板106,其中所述扫描起始信号stv是一帧图像的起始信号;所述时钟信号cpv用来输出给每一行薄膜晶体管的扫描线,来控制所述薄膜晶体管的开启和关闭,从而对每一行薄膜晶体管对应的液晶进行图像的显示;所述使能信号oe用于对每行栅极进行使能控制。

实施例二

参考图2所示,本揭示实施例提供的液晶显示装置的驱动方法,包括以下步骤:

步骤s10:时序控制器101基于接收的外部控制信号产生驱动控制信号,其中所述驱动控制信号包括锁存信号tp和数据信号data,所述数据信号data具有复位脉冲;

具体地,所述时序控制器101将lvds差分信号转化为低幅值传输频率高的mini-lvds信号,在本揭示实施例中,mini-lvds接口采用6对用来传输8bit显示数据的数据线对的接口设计,包括data0以及data1-data5,本揭示实施例中,对data0的复位脉冲(即数据信号data)进行调整;同时,所述驱动控制信号还可包括极性反转信号,所述锁存信号tp、所述数据信号以及所述极性反转信号最终传递给源极驱动器104中以产生源极驱动信号并传递至液晶显示面板106;所述驱动控制信号还包括扫描起始信号stv、时钟信号cpv以及使能信号oe,所述扫描起始信号stv、所述时钟信号cpv以及所述使能信号oe传递给栅极驱动器105以产生栅极驱动信号,所述栅极驱动器105传递所述栅极驱动信号至所述液晶显示面板106。

步骤s20:对所述锁存信号tp和数据信号data的时序进行判断,若所述锁存信号tp的上升沿至所述数据信号data的所述复位脉冲的上升沿之间的时间小于或等于锁存时间t,则进行步骤s30;若所述锁存信号tp的上升沿至所述数据信号data的所述复位脉冲的上升沿之间的时间t大于所述锁存时间t,则进行步骤s40;

具体地,通过时序判断电路102对锁存信号tp和数据信号data的时序进行判断,若所述锁存信号tp的上升沿至所述数据信号data的所述复位脉冲的上升沿之间的延迟时间t大于锁存时间t时,则进行步骤s40,将所述锁存信号tp和所述数据信号data直接传递给源极驱动器;若所述锁存信号tp的上升沿至所述数据信号data的所述复位脉冲的上升沿之间的延迟时间t小于等于所述锁存时间t时,则进行步骤s30,首先通过时序调整电路103对所述数据信号data的时序进行调整。

步骤s30:首先,通过信号同步电路1031控制所述锁存信号tp的上升沿和所述数据信号data的所述复位脉冲的上升沿保持同步,之后通过信号延迟电路1032控制所述数据信号data的所述复位脉冲的上升沿相比所述锁存信号tp的上升沿固定延时时间t大于所述锁存时间t,然后进行步骤s40;

具体地,参考图3a所示,所述锁存信号tp的上升沿至所述数据信号data的所述复位脉冲的上升沿之间的延迟时间t小于等于所述锁存时间t;参考图3b所示,控制所述锁存信号tp的上升沿和所述数据信号data的所述复位脉冲的上升沿保持同步;参考图3c所示,控制所述数据信号data的所述复位脉冲的上升沿相比所述锁存信号tp的上升沿固定延时时间t大于所述锁存时间t;并最终将调整后的所述锁存信号tp和所述数据信号data传递给所述源极驱动器104中。

具体地,所述锁存时间t由所述源极驱动器104的规格需要决定,在本揭示实施例中,所述锁存时间t为200ns。以及

步骤s40:将所述锁存信号tp和数据信号data传递给源极驱动器104以产生源极驱动信号并传送至液晶显示面板106,所述液晶显示面板106根据接收到的所述源极驱动信号进行图像显示。

进一步地,所述时序判断电路102通过开关电路将所述锁存信号tp和数据信号data直接传送至所述源极驱动器104,或者将所述锁存信号tp和数据信号data经过所述时序调整电路103进行调整后传送至所述源极驱动器104,所述开关电路的具体结构可参照本揭示实施例一中的相关内容,在此不再赘述。

有益效果为:本揭示实施例提供的液晶显示装置及其驱动方法,通过在时序控制器和源极驱动器之间增加时序判断电路、时序调整电路以及开关电路等电路单元设计,使得锁存信号的上升沿至数据信号的复位脉冲的上升沿之间的延迟时间满足源极驱动器的规格需要,确保了数据锁存和传输的数据的正确性,避免了因时序错乱造成乱显的不良情况发生。

综上所述,虽然本揭示已以优选实施例揭露如上,但上述优选实施例并非用以限制本揭示,本领域的普通技术人员,在不脱离本揭示的精神和范围内,均可作各种更动与润饰,因此本揭示的保护范围以权利要求界定的范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1