一种显示面板和显示装置的制作方法

文档序号:19296465发布日期:2019-12-03 17:47阅读:215来源:国知局
一种显示面板和显示装置的制作方法

本实用新型实施例涉及显示技术,尤其涉及一种显示面板和显示装置。



背景技术:

显示面板在各种电子产品中具有重要的应用,然而随着显示面板尺寸的增加以及像素密度的增加,显示面板上显示器件的显示均匀性较差。

现有技术中为了改善显示面板的显示均匀性,一般会添加辅助的亮度补偿电路,改善像素单元的显示均匀性,然而,通过添加亮度补偿电路会占用显示面板大量的区域,并会增加布线难度。



技术实现要素:

本实用新型提供一种显示面板和显示装置,以实现简易高效的对显示面板的亮度进行补偿,提升显示均一性。

第一方面,本实用新型实施例一种显示面板,包括:

显示区和围绕所述显示区设置的非显示区;

多条沿第一方向延伸的扫描线以及位于所述非显示区沿所述第一方向延伸的第一驱动电源信号线,所述第一驱动电源信号线用于向有机发光结构的阳极提供第一电源信号,所述第一驱动电源信号线位于所述显示区沿第二方向一侧的非显示区;其中,所述第一方向与所述第二方向垂直;

位于所述非显示区的多个移位寄存器,所述移位寄存器设置于所述显示区沿所述第一方向至少一侧的非显示区,每个所述移位寄存器电连接一条扫描线和多条时钟信号线,所述移位寄存器根据所述时钟信号线上传输的时钟信号向对应的所述扫描线输出扫描信号;

每个所述移位寄存器电连接的所述时钟信号线与预设信号线在垂直于所述显示面板的方向上具有交叠区域,和/或每个所述移位寄存器电连接的所述时钟信号线上设置有电阻补偿单元。

可选的,每个所述移位寄存器电连接的所述时钟信号线与预设信号线在垂直于所述显示面板的方向上具有交叠区域,所述预设信号线包括第一驱动电源信号线、第二驱动电源信号线、第一移位电源信号线、第二移位电源信号线和参考电压信号线。

可选的,所述时钟信号线至少包括沿所述第二方向延伸的部分,所述时钟信号线中沿所述第二方向延伸的部分与所述预设信号线垂直。

可选的,每个所述移位寄存器电连接的所述时钟信号线上设置有电阻补偿单元;所述电阻补偿单元呈折线状或蛇形走线状。

可选的,每个所述移位寄存器电连接的所述时钟信号线上设置有电阻补偿单元;所述电阻补偿单元的线宽小于所述预设信号线的线宽。

可选的,每个所述移位寄存器电连接的所述时钟信号线上设置有电阻补偿单元;所述电阻补偿单元与所述扫描线同层设置。

可选的,所述移位寄存器包括一组级联的移位寄存器,所述一组级联的移位寄存器位于所述显示区沿所述第一方向一侧的所述非显示区,所述移位寄存器与所述扫描线一一对应电连接,所述移位寄存器用于向对应的所述扫描线输出所述扫描信号。

可选的,所述移位寄存器包括第一组级联的移位寄存器和第二组级联的移位寄存器,所述第一组级联的移位寄存器和所述第二组级联的移位寄存器分别位于所述显示区沿所述第一方向相对设置的非显示区;

所述第一组级联的移位寄存器和所述第二组级联的移位寄存器中相同级数的所述移位寄存器电连接同一所述扫描线,用于向该所述扫描线同步输出所述扫描信号。

可选的,一组级联的所述移位寄存器共用第一时钟信号线和第二时钟信号线两条时钟信号线,每个所述移位寄存器包括第一时钟信号端和第二时钟信号端;

一组级联的所述移位寄存器中,奇数级的所述移位寄存器的第一时钟信号端与所述第一时钟信号线电连接,奇数级的所述移位寄存器的第二时钟信号端与所述第二时钟信号线电连接;偶数级的所述移位寄存器的第一时钟信号端与第二时钟信号线电连接,偶数级的所述移位寄存器的第二时钟信号端与第一时钟信号线电连接。

第二方面,本实用新型实施例还提供了一种显示装置,包括第一方面所述的显示面板。

本实用新型通过设置显示面板中每个所述移位寄存器电连接的时钟信号线与预设信号线在垂直于显示面板的方向上有交叠区域,和/或每个移位寄存器电连接的时钟信号线上设置有电阻补偿单元,增加了相邻移位寄存器接收到的时钟信号的延迟差距,改善了第一驱动电源信号线沿第二方向的传输路径上的负载导致沿第二方向远离第一驱动电源信号线设置的像素单元接收到的第一电源信号的电平值小于沿第二方向临近第一驱动电源信号线设置的像素单元接收到的第一电源信号的电平值,从而导致显示面板存在的显示不均匀的问题。

附图说明

图1为本实用新型实施例提供的一种显示面板的结构示意图;

图2为本实用新型实施例提供的又一种显示面板的结构示意图;

图3为本实用新型实施例提供的又一种显示面板的结构示意图;

图4为本实用新型实施例提供的一种像素驱动电路的电路结构示意图;

图5为本实用新型实施例提供的又一种显示面板的结构示意图;

图6为本实用新型实施例提供的又一种显示面板的结构示意图;

图7为本实用新型实施例提供的又一种显示面板的结构示意图;

图8为本实用新型实施例提供的一种显示装置的结构示意图。

具体实施方式

下面结合附图和实施例对本实用新型作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部结构。

图1为本实用新型实施例提供的一种显示面板的结构示意图,图2为本实用新型实施例提供的又一种显示面板的结构示意图,图3为本实用新型实施例提供的又一种显示面板的结构示意图,参考图1至图3,显示面板包括显示区101和围绕显示区101设置的非显示区102;

多条沿第一方向x延伸的扫描线103以及位于非显示区102沿第一方向x延伸的第一驱动电源信号线104,第一驱动电源信号线104用于向像素单元108中有机发光结构的阳极提供第一电源信号,第一驱动电源信号线104位于显示区101沿第二方向y一侧的非显示区;其中,第一方向x与第二方向y垂直;

位于非显示区102的多个移位寄存器105,移位寄存器105设置于显示区101沿第一方向x至少一侧的非显示区102,图1至图3示例性地设置移位寄存器105设置于显示区101沿第一方向x左侧的非显示区102,每个移位寄存器105电连接一条扫描线103和多条时钟信号线106(图1至图3中只示例性地示出一条时钟信号线106,其余时钟信号线与预设信号线的交叠方式和/或时钟信号线上设置电阻补偿单元的形式与图1至图3中所示的形式相同),移位寄存器105根据时钟信号线106上传输的时钟信号向对应的扫描线103输出扫描信号;

每个移位寄存器105电连接的时钟信号线106与预设信号线107在垂直于显示面板的方向上具有交叠区域,和/或每个移位寄存器105电连接的时钟信号线106上设置有电阻补偿单元109。

具体的,扫描线103与一行像素单元108电连接,像素单元108包括像素驱动电路和有机发光结构,其中,有机发光结构可为有机发光二极管(organiclight-emittingdiode,oled);参考图4,图4为本实用新型实施例提供的一种像素驱动电路的电路结构示意图,设第二晶体管t2的栅极电位点为n2,第一极的电位点为n1,像素驱动电路工作时,sn-1低电平时第六晶体管t6打开,将电位点n2电压变为vint,其中,vint为负电压。sn低电平时第一晶体管t1打开,将data电压充到n2点,最终电位与vint电压及充电时间有关,vint固定的条件下,充电时间越短,最终电位越低,发光电流就越大。em低电平时t4、t5打开,有电流通过oled器件d,oled器件d开始发光。其中,oled发光电流的公式为:i=a*(vn2-velvdd-vth)^2,其中,a是跟第二晶体管t2有关的一个定值,vn2是data数据写入n2点的电压与vint电压的和,比velvdd小,velvdd代表第一驱动电源信号线充入oled器件d阳极的电压,vth是t2的阈值电压,为定值。

如图1中将第一驱动电源信号线104设置在显示面板的下方,第一驱动电源信号线104沿第二方向y向对应列的像素单元108提供第一电源信号,第一电源信号沿第二方向y的传输路径上的负载导致沿第二方向y远离第一驱动电源信号线104设置的像素单元108接收到的第一电源信号的电平值小于沿第二方向y临近第一驱动电源信号线104设置的像素单元108接收到的第一电源信号的电平值,由于驱动管的栅极上电信号的电平值与第一驱动电源信号线104为有机发光结构的阳极提供的第一电源信号的电平值的差值的平方与流经有机发光结构的驱动电流的大小正相关,且该差值为负值,使得沿第二方向远离第一驱动电源信号线设置的像素单元108的发光亮度小于沿第二方向临近第一驱动电源信号线设置的像素单元108的发光亮度。

图1示例性地设置每个移位寄存器105电连接的时钟信号线106与预设信号线107在垂直于显示面板的方向上具有交叠区域110,需要说明的是,预设信号线107与时钟信号线106位于显示面板不同的层中,由于存在交叠区域110,在交叠区域110处时钟信号线106与预设信号线107之间会形成寄生电容,时钟信号线106上的时钟信号由于交叠区域110处寄生电容的影响,到达每级移位寄存器105的时间存在延迟,而时钟信号的延迟导致移位寄存器105输出的扫描信号有延迟,使得对应行的像素单元108的开启时间越小,因此对于沿第二方向远离第一驱动电源信号线104设置的像素单元108,data数据的写入时间也越小,从而达到亮度补偿的效果。

图2示例性地设置每级移位寄存器105电连接的时钟信号线106上设置有电阻补偿单元109,时钟信号线106上的时钟信号经过电阻补偿单元109后,会存在延迟的现象,而时钟信号的延迟导致移位寄存器105输出的扫描信号有延迟,使得对应行的像素单元108的开启时间越小,因此对于沿第二方向远离第一驱动电源信号线104设置的像素单元108,data数据的写入时间也越小,从而达到亮度补偿的效果。

图3示例性地设置每级移位寄存器105电连接的时钟信号线106与预设信号线107在垂直于显示面板的方向上具有交叠区域110,且每级移位寄存器105电连接的时钟信号线106上设置有电阻补偿单元109,时钟信号线106上的时钟信号在每级移位寄存器105上受电阻补偿单元109及交叠区域110的影响,会存在延迟的现象,而时钟信号的延迟导致移位寄存器105输出的扫描信号有延迟,使得对应行的像素单元108的开启时间越小,因此对于沿第二方向远离第一驱动电源信号线104设置的像素单元108,data数据的写入时间也越小,从而达到亮度补偿的效果。

本实施例的技术方案,通过设置显示面板中时钟信号线与预设信号线在垂直于显示面板的方向上有交叠区域,和/或每个移位寄存器电连接的时钟信号线上设置有电阻补偿单元,增加了相邻移位寄存器接收到的时钟信号的延迟差距,改善了第一驱动电源信号线沿第二方向的传输路径上的负载导致沿第二方向远离第一驱动电源信号线设置的像素单元接收到的第一电源信号的电平值小于沿第二方向临近第一驱动电源信号线设置的像素单元接收到的第一电源信号的电平值,从而导致显示面板存在的不均匀的问题。

可选的,每个移位寄存器电连接的时钟信号线与预设信号线在垂直于显示面板的方向上具有交叠区域,预设信号线包括第一驱动电源信号线、第二驱动电源信号线、第一移位电源信号线、第二移位电源信号线和参考电压信号线中的至少一条。

具体的,第一驱动电源信号线用于为像素单元中有机发光结构的阳极提供第一电源信号,即如图4中所示,第一驱动电源信号线通过elvdd向oled器件d的阳极提供第一电源信号;第二驱动电源信号线用于为像素单元中有机发光结构的阴极提供第二电源信号,即如图4中所示,第二驱动电源线通过elvss向oled器件d的阴极提供第二电源信号;第一移位电源信号线用于为移位寄存器输出端输出高电平提供初始高电平信号,即移位寄存器的输出端需要输出高电平的扫描信号时,移位寄存器的输出端输出第一移位电源信号线上的高电平信号;第二移位电源信号线用于为移位寄存器的输出端输出低电平提供初始低电平信号,即移位寄存器的输出端需要输出低电平的扫描信号时,移位寄存器的输出端输出第二移位电源信号线上的低电平信号;参考电压信号线用于为像素驱动电路中驱动管的栅极提供初始电压,即如图4中所示,参考电压信号线通过vint向像素驱动电路中驱动管的栅极提供初始电压。

本实施例的技术方案,通过具体设置预设信号线的形式,可利用显示面板中已有的电源信号线实现对显示面板亮度均匀性的补偿,有利于节约显示面板的成本。

可选的,继续参考图1-图3,时钟信号线106至少包括沿第二方向y延伸的部分,时钟信号线106中沿第二方向y延伸的部分与预设信号线垂直。

当时钟信号线106上设置有电阻补偿单元时,电阻补偿单元109可设置于时钟信号线106沿第二方向y延伸的部分上,此时每个电阻补偿单元109可具有相同的阻值,即可实现对每一行像素单元的补偿,极大地减小了电阻补偿单元的布线难度,进一步节约了成本,同时时钟信号线106中沿第二方向y延伸的部分与预设信号线垂直,可进一步降低电路板中的布线难度,同时具有美观的效果。

示例性的,越远离第一驱动电源信号线104的一行像素单元108,其所需要的电阻补偿单元109的电阻值越大,将电阻补偿单元109设置于时钟信号线106沿第二方向y延伸的部分上,可使远离第一驱动电源信号线104的移位寄存器105复用临近第一驱动电源信号线104的电阻补偿单元109,可降低电路板中的布线难度。

可选的,每个移位寄存器电连接的时钟信号线上设置有电阻补偿单元;电阻补偿单元呈折线状或者蛇形走线状。

示例性的,参考图5,图5为本实用新型实施例提供的又一种显示面板的结构示意图,如图5中所示,电阻补偿单元109为呈蛇形走线状的信号线,通过蛇形走线的方式,可增加蛇形走线区时钟信号线的电阻值,即等同于在时钟信号线上增加了补偿电阻,可达到对显示面板中亮度补偿的效果。

需要说明的是,图5中仅示例性的示出显示面板中包含电阻补偿单元109和存在交叠区域110的情况,当显示面板中只存在电阻补偿单元109时,电阻补偿单元109仍可为呈蛇形走线或者折线形走线的信号线。

可选的,每个移位寄存器电连接的时钟信号线上设置有电阻补偿单元;电阻补偿单元的线宽小于预设信号线的线宽。

具体的,将电阻补偿单元的线宽变细,即可增加电阻补偿单元的电阻值,可同样等同于在时钟信号线上增加补偿电阻,达到对显示面板中亮度补偿的效果。

可选的,每个移位寄存器电连接的时钟信号线上设置有电阻补偿单元,电阻补偿单元与扫描线同层设置。

具体的,扫描线所在的层一般为片电阻较大层,通过将电阻补偿单元与扫描线同层设置,可利用印刷电路板中的现有资源实现增加电阻补偿单元电阻值的效果,从而达到显示面板亮度补偿的效果。

可选的,继续参考图1-图3,移位寄存器包括一组级联的移位寄存器105,一组级联的移位寄存器位于显示区101沿第一方向x一侧的非显示区102,移位寄存器105与扫描线103一一对应电连接,移位寄存器105用于向扫描线103输出扫描信号;需要说明的是,图5中位于显示面板左侧非显示区中级联的多个移位寄存器105即为一组级联的移位寄存器。

具体的,移位寄存器105可只设置于显示区101沿第一方向x两侧的非显示区102中的一侧,每个移位寄存器105向与之电连接的一行像素单元108提供扫描信号。

可选的,参考图6,图6为本实用新型实施例提供的又一种显示面板的结构示意图,移位寄存器包括第一组级联的移位寄存器和第二组级联的移位寄存器,第一组级联的移位寄存器和第二组级联的移位寄存器分别位于显示区101沿第一方向x相对设置的非显示区102;示例性的,如图6中所示,第一组级联的移位寄存器可理解为位于显示面板左侧非显示区内的一组级联的移位寄存器,第二组级联的移位寄存器可理解为位于显示面板右侧非显示区内的一组级联的移位寄存器。

第一组级联的移位寄存器和第二组级联的移位寄存器中相同级数的移位寄存器电连接同一的扫描线103,用于向扫描线103同步输出扫描信号。

具体的,当移位寄存器只设置于显示区101沿第一方向x两侧的非显示区102中的一侧时,移位寄存器105输出的扫描信号在扫描线103上沿第二方向y传输时,远离移位寄存器105的像素单元108接收到的扫描信号相对于临近移位寄存器105的像素单元108接收到的扫描信号会有延迟,从而导致显示面板在第二方向y上的亮度不均匀;将显示区101沿第一方向x两侧的非显示区102中均设置级联的移位寄存器105,且相同级数的移位寄存器105向同一行像素单元108提供扫描信号,可降低扫描信号在扫描线103上的延迟,提升显示面板沿第二方向y的显示均匀性。

可选的,参考图7,图7为本实用新型实施例提供的又一种显示面板的结构示意图,一组级联的移位寄存器105共用第一时钟信号线ck和第二时钟信号线xck,每个移位寄存器105包括第一时钟信号端d1和第二时钟信号端d2;

一组级联的移位寄存器中,奇数级的移位寄存器105的第一时钟信号端d1与第一时钟信号线ck电连接,奇数级的移位寄存器105的第二时钟信号端d2与第二时钟信号线xck电连接;偶数级的移位寄存器105的第一时钟信号端d1与第二时钟信号线xck电连接,偶数级的移位寄存器105的第二时钟信号端d2与第一时钟信号线ck电连接。

需要说明的是,预设信号线107与第一时钟信号线ck及第二时钟信号线xck均在垂直于显示面板的方向上具有交叠区域,和/或第一时钟信号线ck及第二时钟信号线xck上均设置有电阻补偿单元;可以通过调节不同时钟信号线对应的寄生电容或者电阻补偿单元使对应同一移位寄存器的两个时钟信号的延迟相同,使得移位寄存器105工作于正常状态下,向其对应的多个像素单元108提供扫描信号。图7中仅示例性的示出了显示面板中预设信号线与第一时钟信号线ck及第二时钟信号线xck均在垂直于显示面板的方向上具有交叠区域的情况,第一时钟信号线ck及第二时钟信号线xck上设置电阻补偿单元及即设置电阻补偿单元又与预设信号线存在交叠区域的情况可参照图1至图3以及上述对应图1至图3的文字部分。

可选的,参考图8,图8为本实用新型实施例提供的一种显示装置的结构示意图,如图8所示,显示装置20包括上述实施例中的显示面板19,因此本实用新型实施例提供的显示装置也具备上述实施例所描述的有益效果,此处不再赘述。示例性的,显示装置可以是手机、电脑或电视等电子显示设备。

注意,上述仅为本实用新型的较佳实施例及所运用技术原理。本领域技术人员会理解,本实用新型不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本实用新型的保护范围。因此,虽然通过以上实施例对本实用新型进行了较为详细的说明,但是本实用新型不仅仅限于以上实施例,在不脱离本实用新型构思的情况下,还可以包括更多其他等效实施例,而本实用新型的范围由所附的权利要求范围决定。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1