显示装置的制作方法

文档序号:30622572发布日期:2022-07-02 04:17阅读:158来源:国知局
显示装置的制作方法

1.本发明涉及一种包括电致发光装置的显示装置。


背景技术:

2.取决于发光层的材料,电致发光装置大体上分类为无机发光显示装置和 有机发光显示装置。在这些显示装置之中,有源矩阵型有机发光显示装置包 括自身发光并作为代表性电致发光二极管的有机发光二极管(oled)。有 源矩阵型有机发光显示装置具有快速响应速度、高发光效率、高亮度和宽视 角的优点。
3.在具有上述优点的有机发光显示装置中,由于工艺等对于每个像素会出 现诸如驱动tft的迁移率和阈值电压vth之类的特性差异,并且出现高电 位电压vdd的电压降。因此,用于驱动有机发光器件的电流量改变,从而 在像素之间出现亮度偏差。
4.一般而言,由于初始驱动tft的特性差异,会出现在屏幕上产生不期 望的斑点(spot)或图案的问题,并且会出现由于在驱动有机发光器件的同 时发生的驱动tft退化而导致的特性差异降低了有机发光显示面板的寿命 或产生余像的问题。因此,通过补偿驱动tft的特性偏差并且通过采用补 偿高电位电压vdd的电压降的补偿电路持续进行尝试,以通过减小像素之 间的亮度偏差来改进图像质量。
5.相应地,通过不同地改变有机发光显示装置的驱动方法,尝试降低有机 发光显示装置的功耗。这些驱动方法的其中之一相比基础驱动频率降低了用 于驱动有机发光显示装置的频率,并且将用于水平地保持发光状态的时段控 制为更长。
6.但是,当在这种驱动方法下呈现低灰度时,会出现由于驱动tft的阈 值电压vth导致正常亮度输出延迟了某一时间段的问题。这种输出亮度延迟 现象导致显示面板的闪烁。


技术实现要素:

7.本发明涉及一种具有内部补偿电路的显示装置。本发明的一个目的是提 供一种显示装置,其通过将提供数据电压和基准电压的数据线分离能够被高 速驱动并且能够降低功耗。此外,根据实施方式的显示装置的一个目的在于 用于控制发光元件的发光的多个晶体管被单独控制,从而驱动可缓解驱动晶 体管的滞后的导通偏置应力(on-bias tress)。
8.本发明具有以下实施方式。
9.一个实施方式是一种显示装置,包括:显示面板,在所述显示面板中设 置有多条扫描线、多条数据线和多个子像素;驱动所述多条扫描线的扫描驱 动器;和驱动所述多条数据线的数据驱动器,其中所述多个子像素的每一个 包括:发光元件;驱动晶体管,所述驱动晶体管用于驱动所述发光元件并且 包括连接至高电位电压的第一节点、作为栅极节点的第二节点、以及电连接 至所述发光元件的阳极的第三节点;电连接在所述第一节点和所述高电位电 压之间的第3-1晶体管;电连接在所述第二节点和第1-1数据线之间的第1
‑ꢀ
1晶体管;电连接在所述第二节点和第1-2数据线之间的第1-2晶体管;电 连接在所述第三节
点和初始化电压线之间的第二晶体管;第一电容器,所述 第一电容器的一端连接至所述第二节点,所述第一电容器的另一端连接至所 述阳极;以及第二电容器,所述第二电容器的一端连接至所述高电位电压, 所述第二电容器的另一端连接至所述阳极。
10.通过分离的刷新时段和水平保持时段来驱动所述显示装置,并且其中所 述刷新时段包括第一时段、第二时段、第三时段和第四时段。
11.在所述第一时段期间,所述第1-1晶体管截止,所述第1-2晶体管导 通,所述第二晶体管导通,并且所述第3-1晶体管截止。
12.在所述第二时段期间,所述第1-1晶体管截止,所述第1-2晶体管导 通,所述第二晶体管截止,并且所述第3-1晶体管导通。
13.在所述第三时段期间,所述第1-1晶体管导通,所述第1-2晶体管截 止,所述第二晶体管截止,并且所述第3-1晶体管截止。
14.在所述第四时段期间,所述第1-1晶体管、所述第1-2晶体管和所述第 二晶体管截止,所述第3-1晶体管导通。
15.所述多个子像素的每一个还包括电连接在所述第三节点和所述阳极之间 的第3-2晶体管。
16.所述刷新时段还包括在所述第二时段之前的偏置时段,并且其中在所述 偏置时段期间,所述第1-1晶体管截止,所述第1-2晶体管截止,所述第二 晶体管导通,所述第3-1晶体管截止,并且所述第3-2晶体管截止。
17.所述偏置时段位于所述第一时段和所述第二时段之间。
18.所述偏置时段位于所述第一时段之前。
附图说明
19.给本发明提供进一步理解并且并入本技术组成本技术一部分的附图图解 了本发明的实施方式,并与说明书一起用于解释本发明的原理。在附图中:
20.图1是用于描述根据实施方式的显示装置的示意框图;
21.图2是示出根据实施方式的显示装置的低速驱动模式下的扫描信号的波 形图;
22.图3是根据比较例的4t2c子像素的电路图;
23.图4示出了图3所示的像素电路在初始化时段中操作;
24.图5示出了图3所示的像素电路在采样时段中操作;
25.图6示出了图3所示的像素电路在数据写入时段中操作;
26.图7示出了图3所示的像素电路在发光时段中操作;
27.图8是根据实施方式的6t2c子像素的电路图;
28.图9示出了图8所示的像素电路在导通偏置应力时段中操作;
29.图10示出了图8所示的像素电路在初始化时段中操作;
30.图11示出了图8所示的像素电路在采样时段中操作;
31.图12示出了图8所示的像素电路在数据写入时段中操作;
32.图13示出了图8所示的像素电路在发光时段中操作。
具体实施方式
33.下文中,将参照附图描述本发明的示例性实施方式。在整个公开内容 中,相同的参考标记实质上表示相同的部件。在以下描述中,当对并入本发 明的与本发明相关的已知功能和构造的详细描述反而使本发明的主题不清楚 时,省略其详细描述。此外,可考虑到更易于撰写本技术而选取了以下描述 中使用的部件名称,它们可能与实际产品的部件名称不同。
34.在描述本发明的部件时,可使用诸如第一、第二、a、b、(a)、 (b)等之类的术语。这些术语仅用于将一个部件与其他部件区分开,这些 术语不限制部件的本质、顺序或数量等。当说到一部件“连接至”、“接合 至”或“接入至”另一部件时,应当理解为该部件不仅可直接连接或接入至 该另一部件,而且还可在相应部件之间“插入”其他部件,或者每个部件可 通过其他部件“连接”、“接合”或“接入”。
35.图1用于描述根据实施方式的显示装置的示意框图。
36.如图1所示,根据实施方式的显示装置100包括显示面板110、时序控 制器120、扫描驱动器130和数据驱动器140。根据各实施方式,时序控制 器120、扫描驱动器130和数据驱动器140可配置为单个驱动器ic。
37.显示面板110包括发射各种颜色光的子像素sp。子像素sp包括红色子 像素、绿色子像素和蓝色子像素,并且在一些情形下包括白色子像素。同 时,在包括白色子像素的显示面板110中,每个子像素sp的发光层可在不 发射红色、绿色和蓝色光的条件下发射白色光。在这种情形下,发射的白色 光通过颜色转换滤色器(例如rgb滤色器)转变为红色、绿色和蓝色光。 每个子像素sp包括一个发光元件el(见图3)、向发光元件提供驱动电流 的驱动元件dt(见图3)、保持驱动元件的驱动电压的电容器以及至少一 个开关元件。发光元件el可以是有机发光器件(oled)。
38.包括在显示面板110中的子像素sp不仅基于数据信号data和扫描信 号scan、而且还基于经由第一电源线提供的高电位电压vdd、经由第二 电源线提供的低电位电压vss以及经由初始化线提供的初始化电压vinit来 驱动。显示面板110基于响应于从数据驱动器140、扫描驱动器130等提供 的驱动信号发射光的子像素sp来显示具体图像。
39.时序控制器120通过使用从外部提供的诸如垂直同步信号vsync、水平 同步信号hsync、数据使能信号de和时钟信号clk等之类的时序信号, 控制数据驱动器140和扫描驱动器130的操作时序。由于时序控制器120可 通过对一个水平时段的数据使能信号de计数来确定帧周期,所以从外部提 供的垂直同步信号vsync和水平同步信号hsync可省略。通过时序控制器 120产生的控制信号包括用于控制扫描驱动器130的操作时序的栅极时序控 制信号gdc和用于控制数据驱动器140的操作时序的数据时序控制信号 ddc。
40.扫描驱动器130在响应于从时序控制器120提供的栅极时序控制信号 gdc将栅极驱动电压的电平移位的同时产生扫描信号。扫描驱动器130经 由连接至显示面板110包括的子像素sp的扫描线sl1至slm来提供扫描 信号。
41.数据驱动器140响应于从时序控制器120提供的数据时序控制信号 ddc采样并锁存从时序控制器120提供的数据信号data,并将其转换为 并行数据系统的数据。数据驱动器140响应于伽马基准电压将数据信号 data从数字信号转换为模拟信号。数据驱动器140经由连接至显示面板 110包括的子像素sp的数据线dl1至dln来提供数据信号data。
42.根据实施方式的显示装置100可在改变驱动频率的同时驱动。具体地, 在显示装置100中,时序控制器120可通过利用刷新率控制信号调节刷新 率,控制用于驱动显示装置100的方法。例如,显示装置100可以比基准刷 新率高或低的刷新率驱动。尤其是,当显示装置100以低于基准刷新率的刷 新率驱动时,称为“低速驱动”(也称为“低刷新率驱动”);当显示装置 100以高于基准刷新率的刷新率驱动时,称为“高速驱动”。
43.在此,低速驱动是指以低于基准刷新率60hz的刷新率驱动,这意味着 显示装置100以一秒输出少于60帧的帧数量的方式进行驱动。也就是说, 当刷新率是60hz时,一秒驱动60帧,以低于60hz的刷新率进行的驱动称 为低速驱动。例如,低速驱动的刷新率可以为1hz,以1hz进行的低速驱 动可在一秒仅输出一帧。根据实施方式的显示装置100可在低功耗模式下驱 动,低功耗驱动模式下的刷新率可降低为1hz。
44.下文,将参照图2详细描述显示装置中的低速驱动。
45.图2是示出根据实施方式的显示装置的低速驱动模式下的扫描信号的波 形图。
46.参照图2,为了降低显示装置的功耗,在低速驱动模式下,水平保持时 段(horizontal holding period)ph可在单位时间内被控制为更长,并且刷新 时段pr可被控制为更短。
47.在此,水平保持时段ph是指数据电压vdata不经由分别连接至发光元 件el的数据线dl提供并且发光元件el即使施加基准电压vref也发光的 时段。
48.刷新时段pr包括:初始化时段,其中初始化电压vinit被施加给发光元 件el,从而发光元件el能够在水平保持时段ph期间发光;采样时段,其 中向发光元件el提供驱动电流的驱动元件的阈值电压vth被采样或感测; 以及编程时段,其中数据电压vdata存储在与发光元件el连接的电容器 中。
49.例如,在低速驱动模式下,在一秒钟内,刷新时段pr可保持16.6微秒 (下文称为msec),水平保持时段ph可保持983.4msec。但是,本发明不 限于此,在低速驱动模式下,刷新时段pr可以是对应于多个帧的时段。
50.参照图2,提供给每条扫描线sl的扫描信号在刷新时段pr期间依次移 位,并提供给子像素sp。具体地,扫描信号在刷新时段pr期间从第一扫描 线sl1至第n扫描线sln被依次移位并提供。在此,n表示显示装置中扫描 线的总数。
51.因此,发光元件el通过在刷新时段pr内采样和编程的数据电压vdata 在水平保持时段ph期间发光。
52.为了降低静止图像时的功耗,根据实施方式的显示装置100能够如图2 的示例所示降低刷新率,以便以低速驱动像素。在这种情形下,由于数据更 新周期变长,所以在像素中出现漏电流时可发生闪烁。当周期性改变像素的 亮度时可看出并识别到闪烁。
53.图3是根据比较例的4t2c子像素的电路图。
54.在显示面板110中包括的子像素sp包括4t(晶体管)2c(电容 器),其包括第一至第三晶体管t1至t3、发光元件el、驱动晶体管dt、 以及第一和第二电容器c1和c2。
55.下文,将简要描述子像素sp中包括的部件之间的连接关系及其作用如 下。
56.驱动晶体管dt包括作为连接至第一晶体管t1的第二节点n2的栅极 节点、作为连接至第二晶体管t2的第三节点n3的源极节点以及作为连接 至第三晶体管t3的第一节点n1的漏极节点。
57.具体地,驱动晶体管dt的栅极节点电连接至提供数据电压vdata和基 准电压vref的数据线dl1。因此,驱动晶体管dt的栅极节点连接至第一 晶体管t1的源极节点并且接收数据电压vdata和基准电压vref。驱动晶体 管dt的漏极节点通过电源线vl电连接至高电位电压vdd。因此,驱动晶 体管dt的漏极节点连接至第三晶体管tf的源极节点并且接收高电位电压 vdd。驱动晶体管dt的源极节点电连接至发光元件el。具体地,驱动晶 体管dt的源极节点连接至发光元件el的阳极,并且连接至第二晶体管t2 的源极节点。
58.因此,当第三晶体管t3通过发光控制信号em导通并且驱动晶体管 dt也导通时,驱动晶体管dt基于施加给栅极节点和源极节点的电压控制 流经发光元件el的电流的幅度,然后控制发光元件el的亮度。
59.第一晶体管t1包括连接至第一扫描线sl1_1的栅极节点、连接至数据 线dl1的漏极节点以及作为连接至驱动晶体管dt的第二节点n2的源极节 点。具体地,第一晶体管t1的栅极节点连接至第一扫描线sl1_1并且通过 第一扫描信号scan1导通或截止。第一晶体管t1的漏极节点连接至数据 点dl1并将数据电压vdata和基准电压vref传输给驱动晶体管dt的栅极 节点。
60.因此,当第一扫描信号scan1处于高状态时,第一晶体管t1导通并 将数据电压vdata和基准电压vref提供给驱动晶体管dt的栅极节点。
61.第二晶体管t2包括连接至第二扫描线sl1_2的栅极节点、连接至初始 化电压线il的漏极节点以及连接至驱动晶体管dt的源极节点的源极节 点。具体地,在第二晶体管t2的栅极节点中,当第二扫描信号scan2处 于高状态时,第二晶体管t2导通。第二晶体管t2将初始化电压vinit提供 给第三节点n3。因此,当第二扫描信号scan2处于高状态时,第二晶体 管t2导通并且将初始化电压vinit提供给第三节点n3,从而将写入到发光 元件el中的数据电压vdata初始化。
62.第三晶体管t3包括连接至第三扫描线sl1_3的栅极节点、连接至高电 位电压vdd的漏极节点以及连接至驱动晶体管dt的漏极节点的源极节 点。具体地,第三晶体管t3的栅极节点连接至第三扫描线sl1_3,并且当 发光控制信号em处于高状态时,第三晶体管t3导通。第三晶体管t3的 漏极节点直接连接至高电位电压vdd。因此,当发光控制信号em处于高 状态时,第三晶体管t3导通并且将高电位电压vdd提供给驱动晶体管dt 的漏极节点,从而驱动晶体管dt通过数据电压vdata控制发光元件el的 电流量。
63.两个电容器可以是存储施加给驱动晶体管dt的栅极节点或源极节点的 电压的存储电容器。此外,两个电容器在驱动晶体管dt的源极节点处串联 连接。
64.具体地,第一电容器c1电连接至作为驱动晶体管dt的栅极节点的第 二节点n2以及作为驱动晶体管dt的源极节点的第三节点n3。因此,第一 电容器c1存储与施加给第二节点n2和第三节点n3的电压之间的差相等的 电压。
65.第二电容器c2电连接至高电位电压vdd以及作为驱动晶体管dt的 源极节点的第三节点n3。此外,第二电容器c2在第三节点n3处与第一电 容器c1串联连接。然后,第二电容器c2与第一电容器c1一起通过分压 (voltage-division)来存储电压。
66.例如,第一电容器c1通过第二节点n2和第三节点n3之间的电压差来 存储并采样驱动晶体管dt的阈值电压vth。此外,当施加数据电压vdata 时,第一电容器c1通过与第二电容器c2的分压而确定的电压进行存储并 编程。也就是说,第一电容器c1和第二电容器c2
以源极跟随器方式采样 驱动晶体管dt的阈值电压vth。当第二节点n2和第三节点n3的电位改变 时,第一电容器c1和第二电容器c2分别通过分压来存储第二节点n2和第 三节点n3的电位。
67.子像素sp在经历初始化步骤(初始化)、采样步骤(采样)和数据写 入步骤(数据写入)之后发光。将对此详细描述如下。
68.初始化时段ti
69.图4示出了图3所示的像素电路在初始化时段中操作。
70.首先,在初始化时段ti开始时的时刻,第一扫描信号scan1和第二扫 描信号scan2上升以变成高状态,同时,发光控制信号em下降以变成低 状态。因此,在初始化时段ti期间,第一晶体管t1和第二晶体管t2导 通,并且第三晶体管t3截止。因此,基准电压vref通过第一晶体管t1从 数据线dl1提供给第二节点n2。此外,初始化电压vinit通过第二晶体管 t2从初始化电压线il提供给第三节点n3。也就是说,随着初始化电压 vinit提供给作为驱动晶体管dt的源极节点的第三节点n3,写入到发光元 件el中的数据电压vdata被初始化。
71.采样时段ts
72.图5示出了图3所示的像素电路在采样时段中操作。
73.在采样时段ts期间,第一扫描信号scan1保持在高状态,第二扫描 信号scan2保持在低状态。在采样时段ts开始的蚀刻,发光控制信号em 上升并且在采样时段ts期间保持在高状态。因此,在采样时段ts期间,第 一晶体管t1和第三晶体管t3导通,并且第二晶体管t2截止。因此,基准 电压vref通过导通的第一晶体管t1提供给第二节点n2,高电位电压vdd 通过导通的第三晶体管t3提供给驱动晶体管dt的漏极节点。也就是说, 在采样时段ts期间,第二节点n2的电压保持为基准电压vref,并且第三 节点n3的电压通过驱动晶体管dt的漏极和源极之间的电流(下文称为 ids)上升。在此,以源极跟随器(source follower)方式将驱动晶体管dt 的栅极和源极之间的电压(下文称为vgs)采样作为驱动晶体管dt的阈值 电压vth。由此采样的驱动晶体管dt的阈值电压vth被存储在第一电容器 c1中。因此,在采样时段ts期间,第二节点n2的电压为基准电压vref, 第三节点n3的电压为vref-vth。
74.数据写入时段tw
75.图6示出了图3所示的像素电路在数据写入时段中操作。
76.在数据写入时段tw期间,第一扫描信号scan1保持在高状态,第二 扫描信号scan2保持在低状态。在数据写入时段tw开始的时刻,发光控 制信号em下降并且在数据写入时段tw期间保持在低状态。因此,在数据 写入时段tw期间,仅第一晶体管t1导通,第二晶体管t2和第三晶体管 t3截止。因此,数据电压vdata经由导通的第一晶体管t1提供给第二节点 n2,驱动晶体管dt的漏极节点和源极节点浮置。
77.随着数据电压vdata在数据写入时段tw期间提供给第二节点n2,第 二节点n2的电压改变量成为在第一电容器c1和第二电容器c2之间分割的 电压。第二节点n2的电压被确定为分压后的电压值。
78.具体地,第二节点n2的电压改变量是vdata-vref,并且由于串联连接 的第一电容器c1和第二电容器c2之间的分压,在数据写入时段tw期间 第二节点n2处的电压改变量是c1/(c1+c2)
×
(vdata-vref)。也就是说,通过 将作为在数据写入时段tw期间第二节点n2处的电压改变量的 c1/(c1+c2)
×
(vdata-vref)加上在采样时段ts中确定的vref-vth来获得
第二 节点n2的电压。换句话说,在数据写入时段tw中第二节点n2的电压是 (vref-vth)+c1/(c1+c2)
×
(vdata-vref),驱动晶体管dt的vgs被寻址 (addressed)为c1/(c1+c2)
×
(vdata-vref)+vth。
79.发光时段te
80.图7示出了图3所示的像素电路在发光时段中操作。
81.在发光时段te期间,第一扫描信号scan1保持在低状态,第二扫描 信号scan2也保持在低状态。在发光时段te开始的时刻,发光控制信号 em上升,并且在发光时段te期间保持在高状态。
82.因此,在发光时段te期间,第一晶体管t1和第二晶体管t2截止,第 三晶体管t3导通。因此,高电位电压vdd经由导通的第三晶体管t3提供 给驱动晶体管dt的漏极节点,并且获得关系式vds》vgs》vth,从而电流流 经发光元件el,其中vds为驱动晶体管dt的漏极和源极之间的电压。
83.具体地,在发光时段te期间,流经发光元件el的电流id通过驱动晶 体管dt的vgs来控制,发光元件el通过电流id发光,从而亮度增大。如 上所述,在发光时段te期间流经发光元件el的电流id通过下面的等式(1)表示:
[0084][0085]
在此,k是反映像素电路的各个因子的比例常数,并且c=c1 (c1+c2),其中c1为第一电容器c1的电容,c2为第二电容器c2的电 容。关于等式(1),vth在等式(1)中被消除。也就是说,流经发光元件 el的电流id不受驱动晶体管dt的阈值电压vth的影响。因此,通过为每 个子像素补偿驱动晶体管dt的偏差,可以减小子像素之间的亮度偏差,从 而改进图像质量。
[0086]
但是,根据图3的比较例的4t2c子像素的电路具有以下问题。
[0087]
由于提供给驱动晶体管dt的栅极节点n2的基准电压vref和数据电压 vdata经由一条数据线dl1提供,所以难以适应高速驱动并且功耗增大。这 是因为在数据电压vdata和基准电压vref之间具有较大的电压改变量,由 于每条数据线dl1之间的寄生电容器的效应可能出现延迟,从而难以适应 高速驱动。此外,还存在数据电压vdata和基准电压vref之间较大的电压 改变量导致电源损耗的问题。
[0088]
图8是根据实施方式的6t2c子像素的电路图。
[0089]
在显示面板110中包括的子像素sp包括6t(晶体管)2c(晶体 管),其包括第一至第三晶体管t1a至t3b、发光元件el、驱动晶体管 dt、以及第一和第二电容器c1和c2。
[0090]
与图3的比较例相比,根据图8的实施方式的6t2c子像素与图3的比 较例的一个不同之处在于:提供数据电压vdata和基准电压vref的数据线 被分离为第一数据线dl1a和第二数据线dl1b。由于数据线能在被分离为 第一数据线dl1a和第二数据线dl1b的同时被驱动,所以减少了数据线的 充电和放电时间,从而允许高速驱动并且能够降低功耗。
[0091]
此外,另一个不同之处在于:用于控制发光元件el的发光的第3-2晶 体管t3b添加在第三节点n3和发光元件el之间。也就是说,每个子像素 可具有与驱动晶体管dt和发光元件el串联连接的第3-1晶体管t3a和第 3-2晶体管t3b。当用于控制发光元件el的发光的第3-1晶体管t3a和第3
‑ꢀ
2晶体管t3b被单独控制时,可将导通偏置应力obs有效地施加给子像
素 的驱动晶体管dt。
[0092]
下文,将要描述根据图8的实施方式的子像素sp中包括的部件之间的 连接关系及其作用。
[0093]
驱动晶体管dt包括作为第二节点n2的栅极节点、作为第三节点n3 的源极节点以及作为第一节点n1的漏极节点。
[0094]
第一节点n1连接至第3-1晶体管t3a。然后,驱动晶体管dt的漏极 节点经由电源线vl电连接至高电位电压vdd。
[0095]
第二节点n2连接至第1-1晶体管t1a、第1-2晶体管t1b和第一电容 器c1。第二节点n2电连接至与第1-1晶体管t1a的源极节点连接的第一数 据线dl1a,并提供数据电压vdata。此外,第二节点n2电连接至与第1-2 晶体管t1b的源极节点连接的第二数据线dl1b,并提供基准电压vref。
[0096]
第三节点n3连接至第二晶体管t2和第3-2晶体管t3b。第三节点n3 电连接至与第二晶体管t2的源极节点连接的初始化电压线il,并提供初始 化电压vinit。此外,第三节点n3连接至第3-2晶体管t3b的漏极节点。
[0097]
第1-1晶体管t1a包括连接至第1-1扫描线sl1_1a的栅极节点、连接 至第一数据线dl1a的漏极节点以及作为连接至驱动晶体管dt的第二节点 n2的源极节点。具体地,第1-1晶体管t1a通过第1-1扫描信号scan1a 导通或截止。第1-1晶体管t1a的漏极节点连接至第一数据线dl1a,以将 数据电压vdata提供给与第二节点n2连接的驱动晶体管dt的栅极节点。
[0098]
第1-2晶体管t1b包括连接至第1-2扫描信号线sl1_1b的栅极节点、 连接至第二数据线dl1b的漏极节点以及作为连接至驱动晶体管dt的第二 节点n2的源极节点。具体地,第1-2晶体管t1b通过第1-2扫描信号 scan1b导通或截止。第1-2晶体管t1b的漏极节点连接至第二数据线 dl1b,以将基准电压vref提供给与第二节点n2连接的驱动晶体管dt的 栅极节点。
[0099]
第二晶体管t2包括连接至第二扫描线sl1_2的栅极节点、连接至初始 化电压线il的漏极节点以及作为连接至驱动晶体管dt的源极节点的第三 节点n3的源极节点。具体地,第二晶体管t2通过第二扫描信号scan2导 通或截止。第二晶体管t2的漏极节点连接至初始化电压线il以将初始化电 压vinit提供给与第三节点n3连接的驱动晶体管dt的源极节点。
[0100]
第3-1晶体管t3a包括连接至第3-1扫描线sl1_3a的栅极节点、连接至 高电位电压vdd的漏极节点以及作为连接至驱动晶体管dt的漏极节点的第 一节点n1的源极节点。具体地,第3-1晶体管t3a通过第一发光控制信号 em1导通或截止。第3-1晶体管t3a的漏极节点连接至电源线vl,以将高 电位电压vdd提供给与第一节点n1连接的驱动晶体管dt的漏极节点。
[0101]
第3-2晶体管t3b包括连接至第3-2扫描线sl1_3b的栅极节点、作为 连接至驱动晶体管dt的源极节点的第三节点n3的漏极节点、以及作为连 接至发光元件的第四节点n4的源极节点。连接至第四节点n4的发光元件 的电极可以是阳极。具体地,第3-2晶体管t3b通过第二发光控制信号 em2导通或截止。
[0102]
两个电容器可以是存储施加给驱动晶体管dt的栅极节点或源极节点的 电压的存储电容器。此外,两个电容器在第四节点n4处串联连接。
[0103]
第一电容器c1电连接至作为驱动晶体管dt的栅极节点的第二节点n2 以及第四节点n4。第三节点n3和第四节点n4可在第3-2晶体管t3b导通 时电连接。因此,第一电容器c1可存储与施加给第二节点n2和第三节点 n3的电压之间的差相等的电压。
[0104]
第二电容器c2电连接至第四节点n4以及高电位电压vdd。第三节点 n3和第四节点n4可在第3-2晶体管t3b导通时电连接。此外,第二电容器 c2在第四节点n4处与第一电容器c1串联连接。因此,第二电容器c2与 第一电容器c1一起通过分压来存储电压。
[0105]
根据图8的实施方式的子像素sp在经历导通偏置应力(obs)步骤、 初始化步骤(初始化)、采样步骤(采样)和数据写入步骤(数据写入)之 后发光。将对此详细描述如下。
[0106]
导通偏置应力(obs)时段
[0107]
图9示出了图8所示的像素电路在导通偏置应力时段中操作。
[0108]
与图3的比较例相比,根据图8的实施方式的6t2c子像素与图3的比 较例的一个不同之处在于:用于控制发光元件el的发光的第3-2晶体管添 加在第三节点n3和发光元件el之间。当控制发光元件el的发光的第3-1 晶体管t3a和第3-2晶体管t3b被单独控制时,可将导通偏置应力obs有 效地施加给子像素的驱动晶体管dt。
[0109]
驱动晶体管dt的阈值电压可根据与驱动晶体管dt的栅极-源极电压 vgs对应的电流值而改变。例如,驱动晶体管dt的阈值电压可在vgs从低 升到高时显示第一平均电平,并且可在vgs从高降到低时显示不同于第一 平均电平的第二平均电平。阈值电压对于vgs值的这种依赖性有时候被称 为晶体管“滞后(hysteresis)”。
[0110]
导通偏置应力步骤是用来通过向驱动晶体管dt周期性地施加导通偏置 力(turn-on bias)来防止由于滞后导致的闪烁,以便抑制由于这种“滞后
”ꢀ
特性导致驱动晶体管dt的阈值电压vth的波动。
[0111]
因此,通过在采样驱动晶体管dt的阈值电压vth之前执行导通偏置应 力步骤以将驱动晶体管dt的vgs偏置为具体电压或比电压(specificvoltage),可减小滞后并且帮助改进第一帧响应。因此,导通偏置应力步骤 可被定义为在非发光阶段期间将适当的偏置电压直接施加给驱动晶体管dt 的操作。
[0112]
导通偏置应力步骤应当在采样步骤之前执行。根据各实施方式,导通偏 置应力步骤可在初始化时段之前或者在初始化时段和采样时段之间执行。而 在本发明中,提供了在初始化时段之前执行导通偏置应力步骤的示例,但本 发明的精神不限于此。
[0113]
在导通偏置应力时段(或偏置时段)开始的时刻,第1-1扫描信号 scan1a和第1-2扫描信号scan1b处于低状态。第二扫描信号scan2上 升以变为高状态,同时,第一和第二发光控制信号下降以变为低状态。
[0114]
因此,在导通偏置应力时段期间,第二晶体管t2导通,并且第1-1晶 体管t1a、第1-2晶体管t1b、第3-1晶体管t3a和第3-2晶体管t3b截 止。因此,初始化电压vinit经由第二晶体管t2从初始化线提供给第三节 点n3。
[0115]
初始化时段ti
[0116]
图10示出了图8所示的像素电路在初始化时段中操作。
[0117]
在初始化时段ti开始时的时刻,第1-2扫描信号scan1b和第二发光 控制信号em2上升以变为高状态。第二扫描信号scan2保持在高状态。 同时,第1-1扫描信号scan1a和第一发光控制信号em1保持在低状态。
[0118]
因此,在初始化时段ti期间,第1-2晶体管t1b、第二晶体管t2和第 3-2晶体管t3b导通,并且第1-1晶体管t1a和第3-1晶体管t3a截止。因 此,基准电压vref从第二数据线dl1b提供给第二节点n2。此外,初始化 电压vinit通过第二晶体管t2从初始化电压线il提供给第三节点n3。此 外,初始化电压vinit经由第3-2晶体管t3b提供给第四节点n4。
[0119]
也就是说,随着初始化电压vinit提供给作为驱动晶体管dt的源极节 点的第三节点n3和第四节点n4,写入到发光元件el中的数据电压vdata 被初始化。
[0120]
此外,由于施加给第二节点n2的电压是基准电压vref,施加给第三节 点n3的电压是初始化电压vinit,所以驱动晶体管dt的电压vgs被偏置为 具体电压值或比电压值“vref-vinit”。因此,可减小驱动晶体管dt的滞 后。
[0121]
采样时段ts
[0122]
图11示出了图8所示的像素电路在采样时段中操作。
[0123]
在采样时段ts期间,第一发光控制信号em1上升以变为高状态,第1
‑ꢀ
2扫描信号scan1b和第二发光控制信号em2保持在高状态。同时,第1-1 扫描信号scan1a和第二扫描信号scan2保持在低状态。
[0124]
因此,在采样时段期间,第1-2晶体管t1b、第3-1晶体管t3a和第3
‑ꢀ
2晶体管t3b导通,并且第1-1晶体管t1a和第二晶体管t2截止。
[0125]
因此,基准电压vref提供给第二节点n2,高电位电压vdd提供给第 一节点n1。由于第3-2晶体管t3b处于导通状态,所以第三节点n3和第四 节点n4具有相同的电压值。在采样时段ts期间,第三节点n3和第四节点 n4的电压通过驱动晶体管dt的漏极和源极之间的电流(下文称为ids)增 大。在此,以源极跟随器方式将驱动晶体管dt的栅极和源极之间的电压 (下文称为vgs)采样作为驱动晶体管dt的阈值电压vth。由此采样的驱 动晶体管dt的阈值电压vth被存储在第一电容器c1中。因此,在采样时 段ts期间,第二节点n2的电压为基准电压vref,第三节点n3和第四节点 n4的电压为vref-vth。
[0126]
数据写入时段tw
[0127]
图12示出了图8所示的像素电路在数据写入时段中操作。
[0128]
在数据写入时段期间,第-1扫描信号scan1a上升以变为高状态。同 时,第二发光控制信号em2保持在高状态,并且第1-2扫描信号 scan1b、第二扫描信号scan2和第一发光控制信号em1处于低状态。
[0129]
因此,在数据写入时段期间,第1-1晶体管t1a和第3-2晶体管t3b导 通,并且第1-2晶体管t1b、第3-1晶体管t3a和第二晶体管t2处于截止状 态。因此,导通的数据电压vdata提供给第二节点n2,并且第一节点n1和 第三节点n3浮置。由于第3-2晶体管t3b处于导通状态,所以第三节点n3 和第四节点n4具有相同的电压值。
[0130]
随着数据电压vdata在数据写入时段tw期间提供给第二节点n2,第 二节点n2的电压改变量成为在第一电容器c1和第二电容器c2之间分割的 电压。第二节点n2的电压被确定为分压后的电压值。
[0131]
具体地,第二节点n2的电压改变量是vdata-vref,并且由于串联连接 的第一电容器c1和第二电容器c2之间的分压,在数据写入时段tw期间 第二节点n2处的电压改变量是c1/(c1+c2)
×
(vdata-vref)。也就是说,通过 将作为在数据写入时段tw期间第二节点n2处的电压改变量的 c1/(c1+c2)
×
(vdata-vref)加上在采样时段ts中确定的vref-vth来获得
第二 节点n2的电压。换句话说,在数据写入时段tw中第二节点n2的电压是 (vref-vth)+c1/(c1+c2)
×
(vdata-vref),驱动晶体管dt的vgs被寻址为 c1/(c1+c2)
×
(vdata-vref)+vth。
[0132]
发光时段te
[0133]
图13示出了图8所示的像素电路在发光时段中操作。
[0134]
在发光时段期间,第1-1扫描信号scan1a和第1-2扫描信号scan1b 保持在低状态,第二扫描信号scan2也保持在低状态。在发光时段开始的 时刻,第一发光控制信号上升并且在发光时段期间保持在高状态,并且第二 发光控制信号在发光时段期间也保持在高状态。
[0135]
因此,在发光时段te期间,第1-1晶体管t1a、第1-2晶体管t1b和第 二晶体管t2截止,并且第3-1晶体管t3a和第3-2晶体管t3b导通。因 此,高电位电压vdd提供给驱动晶体管dt的漏极节点n1,并且获得关系 式vds》vgs》vth,从而电流流经发光元件el。
[0136]
具体地,在发光时段te期间,流经发光元件el的电流id通过驱动晶 体管的vgs来控制,发光元件el通过电流id发光,从而亮度增大。如上 所述,在发光时段te期间流经发光元件el的电流id通过参照图7描述的 下面的等式(1)表示:
[0137][0138]
如上所述,根据本发明实施方式的显示装置通过分离用于提供数据电压 和基准电压的数据线能够以高速驱动并且能够降低功耗。此外,在根据实施 方式的显示装置中,用于控制发光元件的发光的多个晶体管被单独控制,从 而能够驱动可缓解驱动晶体管的滞后的导通偏置应力。
[0139]
尽管参照附图描述了本发明的实施方式,但所属领域技术人员能够理 解,在不脱离本发明的精神或必要特征的条件下,本发明可实施为其他具体 形式。因此,前述实施方式和优点仅是示例性的,不应解释为限制本发明。 本发明的教导可容易地应用于其他类型的设备。前述实施方式的描述旨在例 示说明,而并非限制权利要求书的范围。很多替换、修改和变化对于所属领 域技术人员来说将是显然的。在权利要求书中,部件加功能的表述旨在涵盖 执行所述功能的本文中描述的结构,其不仅涵盖结构的等同物,而且还涵盖 等同的结构。
[0140]
尽管参考多个示例性的实施方式描述了实施方式,但应当理解,所属领 域技术人员能够设计出多个其他修改例和实施方式,这落在本发明的原理的 范围内。更具体地说,在说明书、附图和所附权利要求书的范围内,在组成 部件和/或主题组合构造的配置中可进行各种变化和修改。除了组成部件和/ 或配置中的变化和修改之外,替代使用对于所属领域技术人员来说也将是显 而易见的。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1