矩阵显示面板的驱动的制作方法

文档序号:2602812阅读:166来源:国知局
专利名称:矩阵显示面板的驱动的制作方法
技术领域
本发明涉及一种用于矩阵显示面板的驱动器电路。本发明还涉及包括矩阵显示面板的显示装置。
US-A-4,896,149公开了一种显示表面包括由相互间隔开的、标称相同显示元件的矩形平面阵列形成的晶体点阵的矩阵显示面板。阵列中的每一显示元件表示沿垂直列排列的列电极或数据电极与沿水平行排列的窄通道二者之间的重叠部分。数据电极淀积在第一不导电的、光学透明衬底的主平面上,通道刻在第二不导电的、光学透明衬底的主平面上。每一通道都充满可电离气体。在两个衬底之间夹有电光材料(例如向列液晶)及一薄介电材料层。介电层用作为可电离气体和液晶材料层之间的阻挡层。每一显示元件都可构成一个电容器,其上板代表一数据电极,下板代表介电材料层的自由面。每一通道包括平行设置的参考电极和行电极。参考电极连接到公共参考电压上。
数据驱动器通过输出放大器提供用作与数据电极相并联数据电压的数据信号。当数据读取脉冲或选择驱动器向行或选择电极提供一具有足够幅值的选择脉冲时,通道内的气体呈电离状态,变为导电气体(等离子体)。由此,便选择了一行与此通道相连的显示元件。这意味着电容器由数据电压进行了充电。数据信号存储操作一结束,选择驱动器便停止施加脉冲电压,等离子体开始衰减。当等离子体衰减完后,电容器断开,介电材料层的自由面再次浮置。电容器上的电荷将一直保存直到通道中的等离子体再次导电时为止。对选择电极逐一进行选择直到整个显示表面被全部选址以保存和显示图象数据字段时止。
下文对将一行数据存储在一行显示元件中所涉及的定时信号进行说明。首先,在选择电极接收到选择脉冲后,必须形成等离子体。通过在前一行中提前启动选择脉冲可以部分略去作为定时信号影响因素的等离子体形成时间。在等离子体开始大量衰减之前,数据电压必须存在。数据准备时间表示数据驱动器在相邻数据行的数据值之间转换的时间。接下来,显示元件需要一些时间来获得所给数据电压。此数据获取时间取决于等离子体离子的可移动性。等离子体衰减时间表示通道中的等离子体在去掉选择脉冲返回去电离状态的时间。等离子体的导电率必须降至当随后的数据信号提供给下一行显示元件时、使串扰足够低的数值。显示元件行寻址所需时间等于至少是数据准备时间、数据读取时间以及等离子体衰减时间之和。
如果在这种等离子体寻址液晶(PALC)显示器上必须显示出具有高行频率的高分辨率显示信息,则数据准备时间、数据读取时间和等离子体衰减时间必须达到最小。在必须在12μs内保存一行数据这一实际情况当中,需要1到2μs的数据准备时间。已有的数据驱动器为了获得这种短数据准备时间而需要高功耗。
本发明的一个目的就在于降低数据驱动器中的功耗。
为此,本发明的第一方面提供了一种如权利要求1所述的、用于矩阵显示面板的驱动器电路。本发明的第二方面提供了一种如权利要求6中所述的、包括矩阵显示面板的显示装置。在从属权利要求中对各有益在根据本发明主要方面的、用于矩阵显示器的驱动器电路中,只有在出现或预期出现至少一个数据信号脉冲前沿时,偏压电路才使数据驱动器的偏压电流增大。由此,如果无数据信号脉冲前沿出现或者预期不会出现数据信号脉冲前沿,则可以将偏压电流值选得较小,从而数据驱动器中的功耗将下降。如果无数据信号脉冲前沿出现或者预期不会出现数据信号脉冲前沿,则在整个行选择时间(也称为寻址时间)期间,偏压电流都具有一个很低的数值。如果有脉冲前沿出现,则有几种获得所需较短数据准备时间的可能性在整个行选择时间或者优选地只在数据准备时间内偏压电流具有较高数值。如果偏压电流在数据准备时间以外的至少部分时间内具有较低数值时,则功耗可大大降低。如果偏压电流仅在数据准备时间的部分时间内具有较高数值,则也可以得到较短的数据准备时间。
在权利要求2所述的本发明实施例中,偏压电路包括用于检测在与一数据信号相对应的信号中是否出现数据脉冲前沿的检测电路。例如,该检测电路接收来自串/并行转换器的数据,其中串/并行转换器接收串行视频数据,再通过输出级将并行数据信号提供给相应的数据电极。检测电路也可以接收提供给数据电极的数据信号。偏压控制电路根据在数据信号中检测到的脉冲前沿、将一偏压控制信号提供给数据驱动器以增大偏压电流。可以使偏压电流增大固定时间,或者可以使偏压电流一直增大直到检测到数据信号脉冲前沿的末端时止。上述固定时间可以是整个选择时间或部分选择时间。
在权利要求3所述的本发明实施例中,偏压控制信号控制驱动器电路所有输出级的偏压电流。由此,如果在与某一数据电极相连的单一数据信号中检测到一数据脉冲前沿,则所有输出级的偏压电流都增大。只需要一个检测器。其缺陷在于会发生在被监测的数据信号当中无数据脉冲前沿出现、而在未被监测的数据电极上有数据脉冲前沿出现的情况。在一更为实用的结构当中,检测电路包括多个检测器,每一检测器用以监测数据信号子集中的一个数据信号。如果一个检测器检测到一个数据脉冲前沿,则所有输出放大器的偏压电流都增大。由此,检测器的个数小于数据信号数或数据电极数,对于普通视频信号来说在被监测的数据电极上不出现数据脉冲前沿的机会很少,不过在未被监测的数据电极上也会出现数据脉冲前沿。结果,在某一行中,只有在检测到至少一个数据脉冲前沿时,才会使偏压电流增大。
在权利要求4所述的本发明实施例中,检测电路与每一数据信号或数据电极相连。当与此数据信号或与此数据电极相连的检测电路在此数据信号当中检测出一数据脉冲前沿时,将一数据信号提供给一相关数据电极的某一输出级的偏压电流增大。此结构具有一优点,即只有检测到数据脉冲前沿时,那些输出级的偏压电流才会增大,从而能够更进一步地降低功耗。
在权利要求5所述的本发明实施例中,定时控制电路控制偏压电流增大的时间间隔。当选择了与选择电极相连的显示元件之后,定时控制电路对数据信号必须送入数据电极的时刻进行控制。在数据信号并行供给数据电极的优选情形下,定时控制电路识别出数据脉冲前沿的开始时刻,因此能够增大与此时刻相关的所有输出级的偏压电流。此方法的好处在于完全不需要检测电路。缺陷是不管是否出现数据脉冲前沿,在数据脉冲前沿预期出现的固定时间间隔期间,偏压电流值也将增大。在数据信号串行供给数据电极的情形下,当数据脉冲前沿出现在数据电极上时,定时控制电路再次将其识别出来。此时,定时控制电路接连增大预期提供一数据脉冲前沿的输出级的偏压电流。在这两种情形下,有利于在数据脉冲前沿出现的时刻之前开始增大偏压电流,使得输出放大器一接收到数据脉冲前沿便立即全速响应该数据脉冲前沿。
参考下文所述的实施例、借助非限制性实例,本发明的这些及其他方面将变得很清楚,并将得到进一步地说明。
在附图中

图1所示的是矩阵显示面板及用于驱动矩阵显示面板的驱动器电路的基本方框图;图2所示的是根据本发明的PALC显示器、其驱动电路及偏压电路图1所示的是矩阵显示面板2及用于驱动矩阵显示面板2的驱动器电路1的基本方框图。矩阵显示面板2包括一个有n*m个显示元件Pij(P11到P nm)的矩阵。每一显示元件或象素Pij连接在水平延伸的选择电极SEi和垂直延伸的数据电极DEj之间。选择驱动器11连接到n个选择电极SEi(SE1到SEn)上,提供选择脉冲,以逐一连续地选择象素Pij的行Ri。数据驱动器12接收显示信号V并通过m个数据电极DEj(DE1到DEm)将数据信号DSj(DS1到DSm)供给象素Pij的所选行Ri。象素Pij相当于容性负载。数据驱动器12包括m个输出级122,一个输出级用于一个数据电极DEj,以便在有数据脉冲前沿期间、将大的充电电流或放电电流供给象素Pij。大写字母表示信号或结构,而小写字母i、j、n和m则是行Ri、列(数据电极DEj)、或矩阵显示面板2中象素Pij的标注索引。
定时控制电路14用以控制选择脉冲和数据信号DSj的时序。如果显示信号V是具有行场的逐行扫描的视频信号,则逐一地选择象素Pij的行Ri,以在矩阵显示面板2的相应行上对显示信号V的各行进行显示。在选择了特定行Ri的选择周期内,在视频信号V的每一字段周期内、与视频信号V特定行相对应的数据信号DSj都要保存在象素Pij的相关行Ri中。但如果视频信号V字段中的行数不等于矩阵显示面板的行数,则可同时或依次地将同一行写入多行中,或者放弃多余行不写。
偏压电路13向数据驱动器12提供一偏压控制信号BCS,控制数据驱动器12输出级122中所流的偏压电流IB的大小。偏压控制信号BCS可以是偏压电流IB。偏压电流IB应足够大,以使输出级122具有高转换速率,使数据准备时间足够短。例如,如果象素Pij的列电容为100pF,50V的数据脉冲前沿必须出现在2μS处,则必须提供2.5mA的充电或放电电流。假设典型的集成MOS输出级122大约需要160μA的偏压电流IB,且矩阵显示面板2包括由4000个输出级122驱动的大约4000个数据电极DSj(对于1280种3色三元组的分辨率来说)。在电源电压为60V时,由此偏压电流引起的总耗电量为4000*60*160*10-6≈40瓦。例如,特定行的选择周期是12μS,在2μS的数据准备时间内所选择的偏压电流IB为160μA,且在选择周期复位期间所选择的偏压电流IB为30μA。则平均偏压电流降至2/12*160+10/12*30≈52μA。由此较低有平均偏压电流引起的总耗电量降至4000*60*52*10-6≈12.5瓦。
驱动器电路1包括选择驱动器11,数据驱动器12,定时控制电路14和偏压电路13。
图2所示的是根据本发明的PALC显示器、其驱动电路及偏压电路实施例的方框图。功能与图1中部件功能相同的元件意义相同。矩阵显示面板2包括n条水平排列的等离子体通道PCi(PC1到PCn)。为了清楚起见,等离子体通道被部分屏敝。两个电极都分别与每一等离子体通道PCi相连选择电极SEAi(SEA1到SEAn)和参考电极SEKi(SEK1到SEKn),也分别称作是阳极和阴极。数据电极DEj(DE1到DEm)垂直延伸。由水平延伸的等离子体通道PCi和垂直延伸的数据电极DEj的叠加区域形成包括n*m个显示元件Pij的矩阵。这种矩阵显示面板2可以从US-A-4,896,149中得到,本说明书在此引作参考。
选择驱动器11连接到n个选择电极SEAi上,以提供逐一、连续地选择象素Pij行的选择脉冲。数据驱动器12接收显示信号V,并通过m个数据电极DEj(DE1到DEm)将数据信号DSj(DS1到DSm)提供给所选的象素Pij行。数据驱动器12包括以串形数据形式接收显示信号V再将并行数据信号并行地传送到输出级122中的转换电路121。
偏压电路13包括检测电路131和偏压控制电路132。检测电路131连接到转换电路121的一个输出上用以接收一个并行数据信号。当检测电路131在此信号中检测到脉冲前沿时,则向偏压控制电路132发出指令,使所有输出级122的偏压电流IB增大。如前文所述,当检测电路131接收到并行数据信号的子集时,能够获得进一步改进的检测数据脉冲前沿的可靠性。当在至少一个被监测的并行数据信号中检测到脉冲前沿时,偏压控制电路132使所有输出级122的偏压电流IB都增大。
定时控制电路14接收同步信息S,并分别向数据驱动器12和选择驱动器11提供定时信号TSD、TSS,使显示元件Pij的行和所提供的相应数据信号DSj相协调。同步信息S给出了视频信号V的行和字段的位置。
图3A到3F所示的时间图给出了在PALC显示器的一个行选周期内所出现的不同相位。图3A所示的是供给选择驱动器11的定时信号TSS。图3B所示的是加在与等离子体通道PCi相连的选择电极SEAi(阳极)和参考电极SEKi(阴极)之间的选择脉冲VACi。图3C所示是等离子体通道PCi中等离子体阻抗Ri。图3D所示的是数据信号DSj。图3E所示的是加在下一等离子体通道PCi+1的阳极SEAi+1和阴极SEKi+1之间的选择脉冲VACi+1。图3F所示的是等离子体通道PCi+1中的等离子体阻抗Ri+1。
在时刻t0,定时信号TSS指令选择驱动器11将选择脉冲VACi供给与等离子体通道PCi相连的选择电极SEAi和SEKi。如图3C中所示,可电离气体的电阻开始下降直到在时刻t1形成等离子体时止。从t0到t1的时间间隔为等离子体形成时间。图3D所示的是一个并行传送数据信号DSj,数据准备时间自时刻t1开始一直延续到时刻t2为止。接着,选择脉冲VACi结束,使与行Ri相连的等离子体获得高阻抗。等离子体衰减时间自时刻t2到时刻t1’,在时刻t1’,等离子体通道PCi的阻抗足够高,从而当施加下一行Ri+1的数据信号DSj时,与等离子体通道PCi相连象素Pij的象素电荷能够避免发生超过最低位半数的变化。为了在象素Pij的下一行Ri+1中保存视频信号V的下一行数据信号DSj,自时刻t0’开始,定时信号TSS控制选择驱动器11将选择脉冲VACi+1供给选择电极SEAi+1和SEKi+1。如果运用数据转换,则不同相位的定时限制变得更为精确。在这种情形下,数据信号DSj一般是在时刻t2和时刻t2’的中间时刻进行转换。因此,两个等离子体激发和两个等离子体衰减的时间必须在时刻t1和t1’之间的时间间隔内。因此使所有的时间间隔都尽量短非常重要。本发明设想能在数据驱动器2不过量耗电的情况下获得较短的数据准备时间(t1到t2)。
图4所示的是根据本发明的数据驱动器和偏压电路的一个实施例。转换电路121将视频信号V的串行数据转换成供给输出级122的并行数据信号DPj(DP1到DPm)。偏压电路13包括多个检测电路131和偏压控制电路132。当在相应的并行数据信号DPj中检测到脉冲前沿时,检测电路131指令相关的偏压控制电路132使相关输出级122的偏压电流增大。由此,只有当供给的数据信号DSj中包括一脉冲前沿时,输出级122的偏压电流才增大。或者,数据驱动器12可包括对并行数据信号DPj进行延迟的延迟级123,以便在到达并行数据信号DPj的脉冲前沿之前,偏压电路13使输出级122的偏压电流增大。
图5所示的是图4中检测电路131的详细实施例。检测电路131包括存储元件1310,该存储元件的输入用以接收在行Ri+1的选择周期期间供给列电极DEj的一个并行数据信号DPj,i+1,其输出连接到逻辑XOR(异或)1311第一输入上、向逻辑XOR(异或)1311提供在行Ri的选择周期内供给列电极DEj的并行数据信号DPj,i。逻辑XOR1311的第二输入接收并行数据信号DPj,i+1,当并行数据信号DPj,i+1的电平不同于并行数据信号DPj,i的电平时,逻辑XOR1311发出一个具有高电平的、有脉冲前沿的信号ED,结果便出现了一个数据脉冲前沿。例如,存储元件1310可以是一个D型双稳态触发器。
并行数据信号DPj可以是n位字,该信号可以在输出放大器122之前的A/D转换器(未示出)中被转换成相应的模拟数据信号DSj。图5中所示的检测电路133可接收n位、n位的或运算子集(优选的是最高位)或者是进行或运算的n位。也可以向检测电路133提供要进行计算的每一位,再对结果进行或运算。也可以首先将n位字转换成模拟信号,并用电平检测器来判断该模拟信号的电平是否已随着所存储的、前一行Ri期间出现的模拟信号电平发生了改变。
图6所示的是图4中偏压控制电路132的详细实施例。npn晶体管TR1的基极连接到参考电压VREF上,集电极连接到电源电压VBL上,发射极连接到npn晶体管TR2的发射极上。晶体管TR2的基极接收有脉冲前沿的信号ED,集电极连接到npn晶体管TR5的集电极上。晶体管TR5的发射极接地,基极连接到npn晶体管TR4和npn晶体管TR3的基极上。晶体管TR3的发射极接地,集电极参考输入电流IREF。晶体管TR3的基极和集电极相连。晶体管TR4的发射极接地,集电极连接到晶体管TR1的发射极上。晶体管TR2的集电极同时连接到发射极与电源电压VB相连的pnp晶体管TR6的集电极和基极上。pnp晶体管TR7的基极连接到晶体管TR6的基极上,发射极连接到电源电压VB上,集电极向相关输出极122提供偏压电流IB。选择电源电压VB,以允许在输出级122的输出口处输出电压变动较大。
晶体管TR3以晶体管TR4和TR5作为电流镜进行操作。按1∶4∶1的比例来选择晶体管TR3、TR4和TR5的发射极面积。所以,晶体管TR4集电极中的电流值为4*IREF,晶体管TR5集电极中的电流为参考电流IREF。当有脉冲前沿的信号ED为低电平时(未检测到脉冲前沿),晶体管TR2截止,由晶体管TR6和TR7构成的电流镜中的电流为参考电流IREF。偏压电流IB基本上等于参考电流IREF。当有脉冲前沿的信号ED为高电平时(已检测到脉冲前沿),则晶体管TR2导通,由晶体管TR6和TR7构成的电流镜中的电流值为5*IREF。此时,偏压电流IB的值几乎为参考电流IREF的5倍。由此,只有在行Ri+1的相关数据信号DSj,i+1的电平相对于行Ri的数据信号DSj,i的电平发生变化时,数据驱动器12输出级122的偏压电流IB才会增大。如果检测到了具有脉冲前沿的数据,则在行Ri的整个选择时间内偏压电流IB都很高。由于偏压电流IB对于不需改变数据电平的输出级122而言比较低,所以数据驱动器中的功耗降低。在视频信号V只有一种极限高频成分的一实际应用中,功耗下降相当重要。在检测到一数据脉冲前沿的情况下,当仅在行Ri的部分选择周期内增大偏压电流IB时,功耗下降量将更大。优选地,只是在并行数据信号DPj的脉冲前沿期间增大偏压电流IB。例如,有脉冲前沿的信号ED在逻辑XOR后再加上一个一次有效元件、便可在有限时间内具有高电平。也可以将有脉冲前沿的信号ED容性耦接到偏压控制电路132的输入上。
当有脉冲前沿的信号ED表明未检测到脉冲前沿时,晶体管TR4的集电极电流4*IREF流过晶体管TR1。为了使功耗最小,必须使所选的电源电压VBL大大低于电源电压VB。例如,将电源电压VBL选为5伏。
输出级122可包括几个具有不同偏压电流的级联放大器。这些不同的偏压电流可由图6中所示实施例提供的单偏压电流IB产生。也可以采用图6中所示实施例将不同的偏压电流提供给输出级122。例如,可以再加一个pnp晶体管,其基极连接到晶体管TR7的基极上,发射极连接到电源电压VB上,集电极可进一步地提供偏压电流。偏压电流IB和另加偏压电流之间的比值取决于晶体管TR7和另加晶体管的发射极面积大小。
图7所示的是图4中检测电路131另一实施例的剖面图。例如在PALC显示器中,如果相邻数据电极DEj之间的电容很大,则数据电极DEj上数据信号DSj电平发生变化时可在相邻的数据电极DEj-1和DEj+1中产生容性电流。为了保持这些相邻数据电极DEj-1和DEj+1上数据信号DSj-1和DSj+1的电平,相应输出级122必须提供一个补偿电流。因此,在本发明一个改进实施例中,如果在与数据电极DEj相关的并行数据信号DPj中检测到数据脉冲前沿,则连接到数据电极DEj-1、DEj和DEj+1上的输出级122的偏压电流IB增大。
图7中检测电路131的实施例部分包括三个相同的细部MSj-1,MSj,MSj+1。每一细部分别包括存储元件1312j-1,1312j,1312j+1,逻辑XOR1313j-1,1313j,1313j+1,以分别处理与之后的数据电极DEj-1、DEj和DEj+1相关联的并行数据信号DPj-1、DPj和DPj+1。每一细部MSj-1,MSj,MSj+1的构成及操作都相同,相同的功能元件和相应的信号用相同的符号来表示,只是标注索引不同。因此,只需对中间细部MSj进行详细说明。中间细部MSj包括存储元件1312j,该存储元件的输入用于接收在第i+1行Ri+1的选择周期期间提供给第j列电极DEj的并行数据信号DPj,i+1;其输出连接到逻辑XOR1313j的第一输入上,向逻辑XOR1313j提供在第i行Ri的选择周期期间供给列电极DEj的并行数据信号DPj,i。逻辑XOR1313j的第二输入接收并行数据信号DPj,i+1,当并行数据信号DPj,i+1的电平与并行数据信号DPj,的电平不同时,逻辑XOR(异或)1313j给出一个具有高电平的输出信号Ej,结果可产生一个数据脉冲前沿。逻辑OR(或)1314j的第一输入接收前一细部MSj-1逻辑XOR1313j-1的输出信号Ej-1;第二输入接收输出信号Ej;第三输入接收后一细部MSj+1的逻辑XOR1313j+1的输出信号;其输出将一有数据脉冲前沿的信号Edj提供给连接到输出级122上的偏压控制电路132,其中输出级122与第j列数据电极DEj相连。
当第j列数据电极DEj上的并行数据信号DPj的电平从第i行变到第i+1时,不仅第j列数据电极DEj上输出放大器122的偏压电流IB增大,而且相邻数据电极DEj-1和DEj+1上输出放大器122的偏压电流IB也增大。当相邻数据电极DEj-1和DEj+1上输出放大器122偏压电流IB的增大值小于第j列数据电极DEj上输出放大器122偏压电流IB的增大值时,功耗降低。
与图5中所示的方式相同,并行数据信号DPj可以是n位字,该信号可以在输出放大器122之前的A/D转换器(未示出)中转换成相应的模拟数据信号DSj。图5中所示的检测电路133可接收n位、n位的或运算子集或进行或运算的n位。也可以为将要进行运算的每一位都提供一检测电路133,并对结果进行OR(或)运算。也可以首先将n位字转换成模拟信号,再用电平检测器来判断该模拟信号的当前电平是否随着所保存的、前一行Ri期间出现的模拟信号电平而改变。
图8所示的是根据本发明的数据驱动器、偏压电路的另一实施例及定时电路。定时控制电路14接收同步信息S,并给出定时信号TSS,TSD及TS。定时信号TSS以公知的方式来控制选择驱动器11。定时信号TSD以公知方式控制数据驱动器12的转换电路121、以串行地读取视频信号V的视频数据并将并行视频数据DPj供给输出级122。偏压电路13接收定时信号TS,并将偏压控制信号BCS提供给所有的输出级122。再者,偏压控制信号BCS可以是偏压电流IB。定时信号TS可以由定时信号TSS生成(见图3A)。优选地,定时信号TS在图3A到3F所示的从t1到t2的数据准备时间期间应是有效信号。对跟踪与视频信号V同时进行的同步信号S的时钟信号计数器的计数量进行编译,生成定时信号TS和TSS。
图9所示的是图8中偏压控制电路的详细实施例。在此情形下,偏压电路13不包括检测电路131,只有偏压控制电路132。此实施例中偏压电路13的偏压控制电路132与图6中所示的偏压控制电路132相同。用相同的参考标号来表示以相同方式操作的相同部件。唯一的差别在于代替有脉冲前沿的信号ED的定时信号TS输入到晶体管TR2的基极中,且偏压电流IB给入到每一输出级122。根据最后一个实施例,再加上多个pnp晶体管TR8,……,TRn。每一晶体管TR8,……,TRn的基极连接到晶体管TR7的基极上。晶体管TR8,……,TRn的发射极连接电源电压VB上,且晶体管TR8,……,TRn的集电极连接到相应的输出级122上。因此,当定时信号TS为低电平时,所有输出级122都流过低偏压电流IB=IREF。当定时信号TS为高电平时,所有输出级122都是流过高偏压电流IB=5*IREF。
高低偏压电流IB之间的比值取决于几个因素,如输出级122的结构,以及数据准备时间。要使数据驱动器12的性能最佳,最好将此比值选择成不同于5的数值。
应当注意上述实施例所述的并不对本发明构成限制,本领域的普通技术人员在不背离附加权利要求书的情况下能够设计出很多可变实施例。
尽管已参考图2中所示PALC显示器的特殊结构对本发明进行了详细说明,但本发明也适用于其他的PALC显示器。本说明书中作为参考资料引用了US-A-5,661,501,其中描述了两个相邻的等离子体通道具有一个公共选择电极的可选PALC显示器实例。相邻的等离子体通道不必相互封闭。本发明在LCD面板的数据驱动器中也很有用,不过由于所用的电源电压较低,所以功耗将降至更低程度。
可以将矩阵显示器旋转90°,使数据电极DEj水平延伸。
可用场效应晶体管来代替图6和9中所示的本发明实施例中所用的双极性晶体管。也可以通过检测供给数据电极DEj的数据信号DSj中是否出现数据脉冲前沿,来代替检测在并行数据信号DPj中是否出现数据脉冲前沿。
在权利要求书中,任何置于括号之间的参考符号都不对权利要求构成限制。术语“包括”不排除权利要求书中所列元件或步骤以外的元件或步骤。
本发明可利用由几个不同元件构成的硬件来实现,且只要合适的话,也可以用进行了适当编程的计算机来实现。在包括几种装置的显示器中,可用一个硬件项或相同硬件项来实施这几种装置。
权利要求
1.一种用于具有选择电极(SEi)和数据电极(DEj)的矩阵显示面板(2)的驱动器电路(1),该驱动器电路(1)包括用于选择选择电极(SEi)的选择驱动器(11),用于通过数据电极(DEj)将数据信号(DSj)供给与选择电极(SEi)一所选行相连的显示元件(Pij)的数据驱动器(12),其特征在于驱动器电路(1)进一步包括偏压装置(13),如果至少有一个数据信号(DSj)出现脉冲前沿或预期出现脉冲前沿时,偏压装置(13)能够增大数据驱动器(12)的偏压电流(IB)。
2.如权利要求1所述的用于矩阵显示面板(2)的驱动器电路(1),其特征在于偏压装置(13)包括用于检测与数据信号(DSj)相对应信号中是否出现数据脉冲前沿的检测电路,和用于控制数据驱动器(12)中偏压电流(IB)的偏压控制装置(132),所述的偏压电流(IB)根据检测到的脉冲前沿而增大。
3.如权利要求2所述的用于矩阵显示面板(2)的驱动器电路(1),其特征在于数据驱动器(12)包括多个输出级(122),每一输出级(122)连接到一相应的数据电极(DEj)上,且偏压控制装置(132)连接到所有的输出级(122)上,用以控制每一输出级(122)的偏压电流(IB)。
4.如权利要求1所述的用于矩阵显示面板(2)的驱动器电路(1),其特征在于数据驱动器(12)包括多个输出级(122),每一输出级(122)连接到一相应的数据电极(DEj)上,偏压装置(13)包括多个检测电路(131),每一检测电路(131)与一相应的数据电极(DEj)相连,用来检测在相应的数据信号(DSj)中是否出现数据脉冲前沿,以增大相应输出级(122)的偏压电流(IB)。
5.如权利要求1所述的用于矩阵显示面板(2)的驱动器电路(1),其特征在于该驱动器电路(1)进一步包括定时控制装置(14),定时控制装置(14)用来控制数据驱动器(12)必须将数据信号(DSj)供给与选择电极(SEi)一所选行相连显示元件(Pij)的时刻,定时控制装置连接到偏压装置(13)上,用来表示预期出现数据信号(DSj)的脉冲前沿时的时刻及时间间隔,偏压装置(13)包括偏压控制装置(132),用于控制偏压电流值,使至少部分所述时间间隔以外的偏压电流(IB)值低于至少部分所述时间间隔以内的偏压电流值。
6.一种包括具有选择电极(SEi)和数据电极(DEj)的矩阵显示面板(2)的显示装置,驱动器电路(1)包括用于选择选择电极(SEi)的选择驱动器(11),用于通过数据电极(DEj)将数据信号(DSj)提供给与选择电极(SEi)一所选行相连的显示元件(Pij)的数据驱动器(12),其特征在于驱动器电路(1)进一步包括偏压装置(13),该偏压装置在如果至少有一个数据信号(DSj)出现脉冲前沿或预期出现脉冲前沿时能够增大数据驱动器(12)的偏压电流(IB)。
全文摘要
在用于一矩阵显示面板的驱动器电路(1)中,其中矩阵显示面板具有与数据电极(DEj)和选择电极(SEi)的交点相连的象素(Pij),数据信号(DSj)由数据驱动器(12)提供给数据电极(DEj),将数据电压存储在与所选选择电极(SEi)相连的象素(Pij)中。偏压电路(13)只有在出现或预期出现至少一个数据信号(DSj)脉冲前沿时、才增大数据驱动器(12)的偏压电流(IB)。如果无数据信号(DSj)脉冲前沿出现或预期无数据信号(DSj)脉冲前沿出现,则将偏压电流(IB)选择成较小数值,从而使数据驱动器(12)中的功耗下降。如果无脉冲前沿出现或预期无脉冲前沿出现,则在象素(Pij)行(Ri)的整个选择时间(也称作是寻址时间)内、偏压电流(IB)都很低。如果出现脉冲前沿,则有几种获得所需较短数据准备时间的可能性:在整个行(Ri)的选择时间内或者仅仅在数据准备时间内偏压电流(IB)具有较高数值。
文档编号G09G3/20GK1292134SQ99803358
公开日2001年4月18日 申请日期1999年10月5日 优先权日1998年10月27日
发明者R·范蒂克 申请人:皇家菲利浦电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1