一种图片信息的处理方法及装置的制造方法

文档序号:9328245阅读:284来源:国知局
一种图片信息的处理方法及装置的制造方法
【技术领域】
[0001]本发明涉及液晶显示器测试领域,尤其涉及一种图片信息的处理方法及装置。
【背景技术】
[0002]液晶显示器(Liquid Crystal Display,LCD)在出厂前,均会利用信号源(又叫信号发生器)对其性能进行测试。同步动态随机存储器(Synchronous Dynamic RandomAccess Memory, SDRAM)作为一款廉价且高速的存取器件,常用作于IXD测试所用信号源的核心存储器件,用来缓存图片信息以达到显示图片的效果。
[0003]—个图片信息解码后包括多个像素(pixel)信息,一个像素信息包括红色(red,R ;R7 ?R0,8bit)、绿色(green,G ;G7 ?G0,8bit)和蓝色(blue,B ;B7 ?B0,8bit)共 24bit像素数据。SDRAM的位宽有4比特(bit)、8bit、16bit和32bit可选。由于一个图片信息解码后为24bit的像素数据,所以,SDRAM —般选取位宽为32bit的SDRAM。图1是现有技术中一个图片信息解码后的像素数据在32位位宽同步动态随机存储器中的一种排列方式的简化模型。如图1所示,一个像素信息占据SDRAM —位地址的32位位宽中的24位位宽。
[0004]上述方法采取SDRAM地址和像素信息一一对应的存储方式,通用性强且易于操作。但是,当测试的IXD需求的物理分辨率为1920X 1200、刷新频率为60Hz (全高清(FullHigh Definit1n, FHD))时,信号源的输出频率需要为175MHz左右,因为系统工作效率不可能是百分之百,折合系统工作效率后,需选取速度等级-5 (工作频率为200MHz)及以上的SDRAM才能达到对信号源的输出频率的要求,这在一定程度上增加了硬件成本。

【发明内容】

[0005]本发明的目的在于提出一种图片信息的处理方法及装置,能够解决现有技术中用于LCD测试的具有较高输出频率的信号源成本较高的问题。
[0006]为达此目的,本发明采用以下技术方案:
[0007]第一方面,本发明实施例提供了一种图片信息的处理方法,包括:
[0008]读取图片,获取图片信息;
[0009]对所述图片信息进行解码,得到M个像素数据,每个所述像素数据包括N位数据,其中,M为所述图片的像素个数;
[0010]对所述M个像素数据进行编码,其中,每X个像素数据分为一组像素数据,所述一组像素数据包括XXN位数据;
[0011]将编码后的各组像素数据存入存储器的各组存储地址中,其中,编码后的每一组像素数据存储到一组存储地址中,每一组存储地址包括Y个存储地址,每个存储地址所利用的位宽为Z,且XXN = YXZ, Z > N;
[0012]读取所述存储器的各组存储地址中存储的编码后的各组像素数据;
[0013]对所述编码后的各组像素数据进行解码,得到所述M个像素数据;
[0014]显示所述M个像素数据对应的图片。
[0015]进一步地,N的值为24,X的值为4,Y的值为3,Z的值为32,M的值为1920 X 1200。
[0016]进一步地,对所述编码后的各组像素数据进行解码,得到所述M个像素数据是通过对所述存储器的各组存储地址中存储的编码后的各组像素数据依次进行编码得到的。
[0017]进一步地,将所述存储器的各组存储地址中存储的编码后的各组像素数据进行解码包括:
[0018]将各组存储地址的第一存储地址、第二存储地址和第三存储地址存储的位宽为32位的编码后的像素数据分别存入三个暂存器:第一暂存器、第二暂存器和第三暂存器;
[0019]将所述第一暂存器的前24位编码后的像素数据输入缓存器中;
[0020]将所述第一暂存器的后8位编码后的像素数据和所述第二暂存器的前16位编码后的像素数据输入缓存器中;
[0021]将所述第二暂存器的后16位编码后的像素数据和所述第三暂存器的前8位编码后的像素数据输入缓存器中;
[0022]将所述第三暂存器的后24位编码后的像素数据输入缓存器中。
[0023]进一步地,对所述编码后的各组像素数据进行编码,得到所述M个像素数据之后,显示所述M个像素数据对应的图片之前,还包括:
[0024]将所述M个像素数据对应的图片存入缓存器中。
[0025]第二方面,本发明实施例提供了一种图片信息的处理装置,包括:
[0026]图片信息获取模块,用于读取图片,获取图片信息;
[0027]图片信息解码模块,用于对所述图片信息进行解码,得到M个像素数据,每个所述像素数据包括N位数据,其中,M为所述图片的像素个数;
[0028]像素数据编码模块,用于对所述M个像素数据进行编码,其中,每X个像素数据分为一组像素数据,所述一组像素数据包括XXN位数据;
[0029]像素数据存储模块,用于将编码后的各组像素数据存入存储器的各组存储地址中,其中,编码后的每一组像素数据存储到一组存储地址中,每一组存储地址包括Y个存储地址,每个存储地址所利用的位宽为Z,且XXN = YXZ, Z > N;
[0030]像素数据读取模块,用于读取所述存储器的各组存储地址中存储的编码后的各组像素数据;
[0031]像素数据解码模块,用于对所述编码后的各组像素数据进行解码,得到所述M个像素数据;
[0032]图片显示模块,用于显示所述M个像素数据对应的图片。
[0033]进一步地,N的值为24,X的值为4,Y的值为3,Z的值为32,M的值为1920 X 1200。
[0034]进一步地,所述像素数据解码模块包括像素数据解码单元,所述像素数据解码单元用于对所述存储器的各组存储地址中存储的编码后的各组像素数据依次进行解码。
[0035]进一步地,所述像素数据解码单元包括:
[0036]像素数据存入子单元,用于将各组存储地址的第一个存储地址、第二个存储地址和第三个存储地址存储的位宽为32位的编码后的像素数据分别存入三个暂存器:第一暂存器、第二暂存器和第三暂存器;
[0037]像素数据第一输入子单元,用于将所述第一暂存器的前24位编码后的像素数据输入缓存器中;
[0038]像素数据第二输入子单元,用于将所述第一暂存器的后8位编码后的像素数据和所述第二暂存器的前16位编码后的像素数据输入缓存器中;
[0039]像素数据第三输入子单元,用于将所述第二暂存器的后16位编码后的像素数据和所述第三暂存器的前8位编码后的像素数据输入缓存器中;
[0040]像素数据第四输入子单元,用于将所述第三暂存器的后24位编码后的像素数据输入缓存器中。
[0041]进一步地,还包括:
[0042]图片存入模块,用于将所述M个像素数据对应的图片存入缓存器中。
[0043]本发明实施例提供的图片信息的处理方法及装置,对图片信息对应的像素数据进行重新编码,并将编码后的每一组像素数据存储到一组存储地址中,通过每个存储地址所利用的位宽大于每个像素数据包括的数据的位数,提高了每个存储地址所利用的位宽,使得利用具有较低工作频率的SDRAM即可得到具有较大输出频率的信号源,进而在不增加硬件成本的前提下,提高了信号源的输出频率。
【附图说明】
[0044]为了更加清楚地说明本发明示例性实施例的技术方案,下面对描述实施例中所需要用到的附图做一简单介绍。显然,所介绍的附图只是本发明所要描述的一部分实施例的附图,而不是全部的附图,对于本领域普通技术人员,在不付出创造性劳动的前提下,还可以根据这些附图得到其他的附图。
[0045]图1是现有技术中一个图
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1