像素电路及具备其的显示装置的制造方法_3

文档序号:9493764阅读:来源:国知局
Com - Vth(NMOS 120的阈值)。其后,使工作电源170升压至高电位(Act_h)。由于NM0S120处于断开状态,所以点A的电位追随工作电源170的电位而收敛为Act_h — Vth。因此,于写入Vdata_L作为数据电压的情况下,第一快门构件291的电位收敛为Act_h —Vtho
[0063]图7是表示使本发明的一实施方式的像素电路200驱动的时序图的图。图7为写入高电位(Vdata_h)作为数据电压的情况。Vdata_H是将NM0S223设为接通状态的电位,例如为5V。于期间1中,利用栅极线273将NM0S223接通,将数据电压存储于电容器213。此时,NM0S120处于接通状态,因此,图5的点A的电位与期间1以前的点A的电位无关而收敛为Com。其后,即使在期间2中改变工作电源170的电压的情况下,NM0S223仍为接通状态,图5的点A仍为Com电位。因此,在写入Vdata_h作为数据电压的情况下,第一快门构件291的电位收敛为Com。
[0064]如以上的说明所述,本实施方式的像素电路发挥如下的优异效果,S卩,可利用使用有比现有更少的两个晶体管与两个电容器的电路而控制快门,并且可利用一次的快门移动(One Mot1n)而实现快门的定位。因此,本实施方式的像素电路可使显示装置实现高精细化。
[0065](实施方式2)
[0066]作为实施方式2,图8表示像素电路300。像素电路300除了将像素电路200的NM0S替换为PM0S以外,其构成与像素电路200相同。像素电路300包括第一电容器310、第一晶体管(PM0S)320、及快门部,电容器310的一端连接于工作电源(Actuate) 370,电容器310的另一端连接于PM0S320的一端与快门部,PM0S320的另一端连接于共用电极(Common) 380。而且,像素电路300还包括第二电容器313与第二晶体管(PM0S) 323,PM0S323的一端连接于数据线(Data) 360,PM0S323的另一端连接于电容器313的一端与PM0S320的栅极,PM0S323的栅极连接于栅极线(Gate line) 373,电容器313的另一端连接于共用电极380。
[0067]而且,像素电路300中,快门部包括具有开口部的第一快门构件391、产生与第一快门构件391的电位差的第二快门构件393及第三快门构件395,第一快门构件391连接于电容器310的另一端与PM0S320的一端,第二快门构件393连接于第一快门电源(Shutter_l)381,第三快门构件395连接于第二快门电源(Shutter_2) 383。本发明的实施方式的像素电路300可使用两个晶体管与两个电容器而控制快门。
[0068]其次,使用图9及图10,对使用有像素电路300的快门的控制方法进行说明。图9是表示使本发明的一实施方式的像素电路300驱动的时序图的图。图9为写入低电位(Vdata_L)作为数据电压的情况。Vdata_L是将PM0S320设为接通状态的电位,例如与共用电位(Com)均为0V。于期间1中,利用栅极线373将PM0S323接通,将数据电压存储于电容器313。此时,数据电压为Vdata_L,因此,NM0S320处于接通状态。其后,于期间2中,使工作电源370上升至Com电位。此时,图8的点A的电位与期间1以前的点A的电位无关而收敛为Com(NM0S320的阈值)。因此,在写入Vdata_L作为数据电压的情况下,第一快门构件391的电位收敛为Com。
[0069]图10是表示使本发明的一实施方式的像素电路300驱动的时序图的图。图10为写入高电位(Vdata_h)作为数据电压的情况。Vdata_h是将PM0S323设为断开状态的电位,例如为5V。于期间1中,利用栅极线373将PM0S320接通,将数据电压存储于电容器313。此时,PM0S323处于断开状态,因此,图8的点A的电位与期间1以前的点A的电位无关而收敛为Act_L+ I Vth I ο其后,如果于期间2中改变工作电源370的电压,PM0S323仍为断开状态,图8的点A变为Com电位。其后,使工作电源370降压至高电位(Act_L)。由于PM0S320处于断开状态,所以点A的电位追随工作电源370的电位而收敛为Act_L+ | VthI。因此,在写入Vdata_h作为数据电压的情况下,第一快门构件391的电位收敛为Com。
[0070]如以上的说明所述,本实施方式的像素电路产生如下的优异效果,S卩,可通过使用有比现有少的两个晶体管与两个电容器的电路而控制快门,并且可利用一次的快门移动(One Mot1n)而确定快门的位置。因此,本实施方式的像素电路可使显示装置实现高精细化。
[0071](实施方式3)
[0072]实施方式1及实施方式2中表示了如下例子,即,通过使用有两个晶体管与两个电容器的电路而控制第一快门构件的电位。本实施方式中,说明对第二快门构件及第三快门构件的电位进行控制的例子。图11是表示本发明的实施方式的像素电路400的电路图。像素电路400包括第一电容器110、第一晶体管(NM0S) 120、及快门部,电容器110的一端连接于工作电源(Actuate) 170,电容器110的另一端连接于NM0S120的一端与快门部,NM0S120的另一端连接于共用电极(Common) 180。而且,像素电路400还包括第二电容器213与第二晶体管(NM0S)223,NM0S223的一端连接于数据线(Data) 160,NM0S223的另一端连接于电容器213的一端与NM0S120的栅极,NM0S223的栅极连接于栅极线(Gate line) 273,电容器213的另一端连接于共用电极180。
[0073]像素电路400还包括第三电容器415、第三晶体管(NM0S)425、及反相电路430。而且,快门部包括具有开口部的第一快门构件491、产生与第一快门构件491的电位差的第二快门构件493及第三快门构件495。第一快门构件491连接于第一快门电源(Shutter_l)485,第二快门构件493连接于电容器110的另一端与NM0S120的一端,电容器415的一端连接于工作电源170,电容器415的另一端连接于NM0S425的一端与第三快门构件495,NM0S425的另一端连接于共用电极180,反相电路430的输入端子连接于NM0S120的栅极,反相电路430的输出端子连接于NM0S425的栅极。
[0074]图12是将CMOS用作反相电路430的像素电路400的电路图。反相电路430为串联配置有PM0S431与NM0S433的构成,如上所述,PM0S431与NM0S433的共用栅极连接于NM0S120的栅极。而且,PM0S431的一端连接于第二快门电源(Shutter_2) 487,NM0S433的一端连接于共用电极180。本发明的实施方式的像素电路400可使用5个晶体管与3个电容器而控制快门。与现有的像素电路800相比较,晶体管的数量减少了一个,但由于整个显示装置大幅度削减,所以可实现提高了可靠性的显示装置。
[0075]其次,使用图13及图14,对使用有像素电路400的快门的控制方法进行说明。图13是表示使本发明的一实施方式的像素电路400驱动的时序图的图。图13为写入低电位(Vdata_L)作为数据电压的情况。Vdata_L是将NM0S120设为断开状态的电位,例如与共用电位(Com)均为0V。于期间1中,利用栅极线273将NM0S223接通,将数据电压存储于电容器213。此时,数据电压为Vdata_L,因此,NM0S120处于断开状态,所以图12的点A的电位仍为Act_h - Vtho另一方面,PM0S431接通,且NM0S433处于断开状态,因此,NM0S425的栅极升压至高电位而接通,图12的点B的电位从工作电源170下降至Com电位。
[0076]其后,于期间2中,使工作电源170下降至Com电位。此时,图12的点A的电位与期间1以前的点A的电位无关而收敛为Com - Vth(NM0S120的阈值)。其后,使工作电源170升压至高电位(Act_h)。由于NM0S120处于断开状态,所以点A的电位追随工作电源170的电位而收敛为Act_h — Vth。另一方面,点B的电位仍为Com电位。因此,在写入Vdata_L作为数据电压的情况下,第二快门构件493的电位收敛为Act_h — Vth,第三快门构件495的电位收敛为Com电位。
[0077]图14是表示使本发明的一实施方式的像素电路400驱动的时序图的图。图14为写入高电位(Vdata_h)作为数据电压的情况。Vdata_H是将NM0S223设为接通状态的电位,例如为5V。于期间1中,利用栅极线273而将NM0S223接通,将数据电压存储于电容器213。此时,NM0S120处于接通状态,因此,图12的点A的电位与期间1以前的点A的电位无关而收敛为Com。另一方面,PM0S431处于断开状态,NM0S433接通,因此,NM0S425的栅极降压至低电位而仍处于断开状态,图12的点B的电位仍为工作电源170的Act_h - Vtho
[0078]其后,使工作电源170下降至Com电位。NM0S223仍为接通状态,且图12的点A仍为Com电位。另一方面,图12的点B的电位追随工作电源170的电位而收敛为Com — Vth。其后,使工作电源170升压至高电位(Act_h)。由于NM0S120处于接通状态,所以点A的电位仍为Com电位。另一方面,点B的电位追随工作电源170的电位而收敛为Act_h — Vth。因此,在写入Vdata —h作为数据电压的情况下,第二快门构件493的电位收敛为Com,第三快门构件495的电位收敛为Act_h - Vth电位。
[0079]如以上的说明所述,使用5个晶体管与3个电容器而控制快门的本实施方式的像素电路与现有的像素电路相比较,晶体管的数量减少了一个,但由于整个显示装置大幅度削减,所以可实现提高了可靠性的显示装置。而且,产生如下的优异效果,即,可利用一次的快门移动(One Mot1n)而确定快门的位置。因此,本实施方式的像素电路可使显示装置实现尚精细化。
[0080](实施方式4)
[0081 ] 作为实施方式4,于图15及图16表示像素电路500。像素电路500除了将像素电路400的NM0S替换为PM0S以外,构成与像素电路400相同。图15是表示本发明的实施方式的像素电路500的电路图。像素电路500包括第一电容器310、第一晶体管(PM0S)320、及快门部,电容器310的一端连接于工作电源(Actuate) 370,电容器310的另一端连接于PM0S320的一端与快门部,PM0S320的另一端连接于共用电极(Common)380。而且,像素电路500还包括第二电容器313与第二晶体管(
当前第3页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1