一种像素电路、显示面板及显示装置的制造方法

文档序号:9668651阅读:216来源:国知局
一种像素电路、显示面板及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种该像素电路、显示面板及显示装置。
【背景技术】
[0002]随着显示技术的进步,有机发光显示器(Organic Light Emitting D1de,OLED)是当今平板显示器研究领域的热点之一,越来越多的有机发光二极管(Organic LightEmitting D1de,OLED)显示面板进入市场,相对于传统的薄膜晶体管液晶显示面板(ThinFilm Transistor Liquid Crystal Display, TFT LCD),OLED 显不面板具有更快的反应速度,更高的对比度以及更广大的视角。
[0003]现有技术中0LED外部补偿时,需要额外设置一根感测信号线,用来检测0LED的工作电流,从而检测0LED的工作状态,进而根据检测结果通过源驱动芯片对0LED进行补偿。然而在像素结构中增加与源驱动芯片连接的感测信号线,会导致像素的开口率下降,同时若每个子像素或每个像素都设置一根感测信号线,这样会占用源驱动芯片的通道,增加了源驱动芯片的制造成本。
[0004]因此,如何简化像素的结构,提高像素的开口率,是本领域技术人员亟待解决的技术问题。

【发明内容】

[0005]本发明实施例提供了一种像素电路、显示面板及显示装置,用以简化像素的结构,提尚像素的开口率。
[0006]本发明实施例提供了一种像素电路,包括:复用模块、多个驱动模块以及多个发光器件;其中,
[0007]每个所述驱动模块对应一个子像素,每个子像素对应一个所述发光器件;
[0008]所述复用模块的第一输入端与感测信号线相连,第二输入端与数据信号线相连,第一控制端与数据控制信号端相连,第二控制端与感测控制信号端相连;所述复用模块还包括多个与子像素对应的控制信号端,以及多个与子像素对应的信号输出端;其中,各所述控制信号端分别与对应的子像素的时钟信号端相连,各所述信号输出端分别与对应的所述驱动模块的第一输入端相连;
[0009]所述驱动模块的第二输入端与第一参考信号端相连,第一控制端与第一控制信号端相连,第二控制端与第二控制信号端相连,输出端与所述发光光器件的输入端相连;
[0010]所述发光器件的输出端与第二参考信号端相连;
[0011]在探测阶段,所述复用模块用于在所述数据控制信号端与所述感测控制信号端的控制下,将所述感测信号线与所述数据信号线输入的信号分时输入到对应子像素的所述驱动模块的第一输入端;所述驱动模块用于在所述第一控制信号端和所述第二控制信号端的控制下,通过所述复用模块输入的信号改变所述发光器件的输入端的电位,且将电位变化输出到所述复用模块;所述复用模块通过所述感测信号线将所述电位变化输出;
[0012]在发光阶段,所述复用模块用于在所述数据控制信号端与所述感测控制信号端的控制下,将所述感测信号线与所述数据信号线输入的信号分时输入到对应子像素的所述驱动模块的第一输入端;所述驱动模块用于在所述第一控制信号端和所述第二控制信号端的控制下,通过所述复用模块输入的信号驱动对应子像素的所述发光器件发光。
[0013]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述复用模块,具体包括:输入单元和多个输出单元;其中,每个所述输出单元对应一个子像素;
[0014]所述输入单元的第一输入端与所述感测信号线相连,第二输入端与所述数据信号线相连,第一控制端与所述数据控制信号端相连,第二控制端与所述感测控制信号端相连,输出端分别与多个所述输出单元的输入端相连;所述输入单元用于在所述数据控制信号端与所述感测控制信号端的控制下,将所述感测信号线与所述数据信号线输入的信号分时输入到各所述输出单元的输入端;
[0015]所述输出单元的控制端与对应子像素的时钟信号端相连,输出端与对应子像素的所述驱动模块的第一输入端相连;所述输出单元用于在对应子像素的时钟信号端的控制下,将所述输入单元输出的信号输出到对应子像素的所述驱动模块的第一输入端。
[0016]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述复用模块包括:红色输出单元、绿色输出单元和蓝色输出单元;其中
[0017]所述红色输出单元的输入端与所述输入单元的输出端相连,控制端与对应红色子像素的时钟信号端相连,输出端与对应红色子像素的所述驱动模块的第一输入端相连;所述红色输出单元用于在对应红色子像素的时钟信号端的控制下,将所述输入单元输出的信号输出到对应红色子像素的所述驱动模块的第一输入端;
[0018]所述绿色输出单元的输入端与所述输入单元的输出端相连,控制端与对应绿色子像素的时钟信号端相连,输出端与对应绿色子像素的所述驱动模块的第一输入端相连;所述绿色输出单元用于在对应绿色子像素的时钟信号端的控制下,将所述输入单元输出的信号输出到对应绿色子像素的所述驱动模块的第一输入端;
[0019]所述蓝色输出单元的输入端与所述输入单元的输出端相连,控制端与对应蓝色子像素的时钟信号端相连,输出端与对应蓝色子像素的所述驱动模块的第一输入端相连;所述蓝色输出单元用于在对应蓝色子像素的时钟信号端的控制下,将所述输入单元输出的信号输出到对应蓝色子像素的所述驱动模块的第一输入端。
[0020]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述红色输出单元,具体包括:第一开关晶体管;
[0021]所述第一开关晶体管的栅极与对应红色子像素的时钟信号端相连,源极与所述输入单元的输出端相连,漏极与对应红色子像素的所述驱动模块的第一输入端相连。
[0022]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述绿色输出单元,具体包括:第二开关晶体管;
[0023]所述第二开关晶体管的栅极与对应绿色子像素的时钟信号端相连,源极与所述输入单元的输出端相连,漏极与对应绿色子像素的所述驱动模块的第一输入端相连。
[0024]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述蓝色输出单元,具体包括:第三开关晶体管;
[0025]所述第三开关晶体管的栅极与对应蓝色子像素的时钟信号端相连,源极与所述输入单元的输出端相连,漏极与对应蓝色子像素的所述驱动模块的第一输入端相连。
[0026]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述输入单元,具体包括:第四开关晶体管和第五开关晶体管;其中,
[0027]所述第四开关晶体管的栅极与所述数据控制信号端相连,源极与所述数据信号线相连,漏极分别与各所述输出单元的输入端相连;
[0028]所述第五开关晶体管的栅极与所述感测控制信号端相连,源极与所述感测信号线相连,输出端分别与各所述输出单元的输入端相连。
[0029]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述驱动模块,具体包括:重置单元、驱动单元和写入单元;其中,
[0030]所述写入单元的输入端与所述复用模块的对应子像素的信号输出端相连,控制端与所述第一控制信号端相连,输出端与所述驱动单元的控制端相连;所述写入单元用于在所述第一控制信号端的控制下,将所述复用模块的对应子像素的信号输出端输出的信号写入到所述驱动单元的控制端;
[0031]所述驱动单元的输入端与所述第一参考信号端相连,输出端与所述发光器件的输入端相连;所述驱动单元用于在所述写入单元输出的信号的控制下,改变所述发光器件的输入端的电位,以及驱动所述发光器件发光;
[0032]所述重置单元的输入端与所述复用模块的对应子像素的信号输出端相连,控制端与所述第二控制信号端相连,输出端与所述发光器件的输入端相连;所述重置单元用于在所述第二控制信号端的控制下,重置所述发光器件的输入端的电位,以及将所述发光器件的输入端的电位变化输出到所述复用模块。
[0033]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述写入单元,具体包括:第六开关晶体管;
[0034]所述第六开关晶体管的栅极与所述第一控制信号端相连,源极与所述复用模块的对应子像素的信号输出端相连,漏极与所述驱动单元的控制端相连。
[0035]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述驱动单元,具体包括:第七开关晶体管和电容;
[0036]所述第七开关晶体管的栅极与所述写入单元的输出端相连,源极与所述第一参考信号端相连,漏极与所述发光器件的输入端相连;
[0037]所述电容连接于所述第七开关晶体管的栅极与所述发光器件的输入端之间。
[0038]在一种可能的实施方式中,本发明实施例提供的上述像素电路中,所述重置单元,具体包括:第八开关晶体管;
[0039]所述第八开关晶体管的栅极与所述第二控制信号端相连,源极与所述复用模块的对应子像素的信号输出端相连,漏极与所述发光器件的输
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1