具有改善的可视性的液晶显示设备的制作方法

文档序号:2810364阅读:218来源:国知局

专利名称::具有改善的可视性的液晶显示设备的制作方法
技术领域
:本发明一般涉及液晶显示设备。
背景技术
:一4殳来说,液晶显示设备包括液晶面板(liquidcrystalpanel),所述液晶面板具有其上提供像素电极的下玻璃板(lowerglassplate)、其上提供公共电极的上玻璃板、以及具有介电各向异性并介于下玻璃板和上玻璃板之间的液晶层。在像素电极和公共电极之间产生了电场,并且通过调整电场强度来控制光通过液晶面板的透射,从而显示期望的图像。液晶面板包括多个像素,每个像素是最小的图像显示单元,并且像素分别被耦合到对应的栅极线(gateline)和数据线。液晶显示设备包括栅极驱动单元和数据驱动单元以驱动所述多个像素。栅极驱动单元通过栅极线将栅极电压提供给各像素,而数据驱动单元通过数据线将图像数据电压提供给各像素。数据驱动单元可以包括多个数据驱动芯片,每个数据驱动芯片接收多个控制信号,并被供给电源电压,并产生数据电压。但是,所述多个数据驱动芯片可以级联耦合到用于提供电源电压的电源电压产生器。在这种情况下,虽然电源电压被提供给多个数据驱动芯片,但是电源电压的电平因电压线的电阻成份而降低。因此,由于每个数据驱动芯片使用处于不同电平的电源电压产生数据电压,所以降低了液晶显示设备的可视性(visibility)。
发明内容根据一个或更多实施例,公开了提供具有改善的可视性的液晶显示设备的系统和方法。根据本发明实施例的一个方面,提供了一种液晶显示器,包含液晶面板,包括多个显示块,每个显示块包括多条栅极线、多条数据线、以及耦合到对应栅极线和数据线的多个像素;定时控制器,提供包括数据和电荷共享控制信号的整合信号;以及对应于多个显示块的多个数据驱动芯片,每个数据驱动芯片以点对点关系耦合到所述定时控制器,接收整合信号,并在电荷共享时段期间将对应显示块中的多条数据线彼此短路,其中,所述多个数据驱动芯片中的至少两个数据驱动芯片将电荷共享时段调整为彼此不同。根据本发明实施例的另一个方面,提供了一种液晶显示器,包含液晶面板,包括第一和第二显示块,每个显示块包括多条栅极线、多条数据线、以及耦合到对应栅极线和数据线的多个像素;以及对应于第一和第二显示块的第一和第二数据驱动芯片,第一数据驱动芯片在第一时段期间将包括在第一显示块中的多条数据线短路,并将图像数据电压施加到包括在第一显示块中的多条数据线,第二数据驱动芯片在与第一时段不同的第二时段期间将包括在第二显示块中的多条数据线短路,并将图像数据电压施加到包括在第二显示块中的多条数据线。其他实施例的细节被包括在具体实施方式和附图中。通过参考附图详细描述,本发明实施例的上述以及其他特征和优点将变得清晰,在附图中图1是示出根据本发明实施例的液晶显示设备的框图;图2是一个像素的等效电路图3是示出从图1中所示的多个数据驱动芯片输出的图像数据电压之间的比较结果的示图4和图5是示出图1中所示多个数据驱动芯片、信号总线和电压线的排列的示图6是示出图1中所示数据驱动芯片的内部结构的框图7是示出图6中所示输出緩冲器的电路图;和图8是示出图1中所示数据驱动芯片的操作的定时图。具体实施方式通过参考以下详细描述和附图,可以更容易理解本发明实施例的优点和特征以及实现它们的方法。但是,本发明可以被用很多不同的形式具体实施,并且不应该被理解为局限于这里给出的实施例。相反,提供这些实施例以使本公开更加透彻和完整,并将全面地向本领域技术人员传达本发明实施例的概念,并且本发明将只由所附权利要求限定。贯穿说明书,相同的参考数字指示相同的元件。将会理解,当元件或层被称为"在另一个元件或层上","连接到"或者"耦合到"另一个元件或层时,它可能直接在另一个元件或层上,直接连接到或者耦合到另一个元件或层,或者,也可能存在居间的元件或层。相反,当元件被称为"直接在另一个元件或层上"、"直接连接到"或"直接耦合到"另一个元件或层时,则不存在居间的元件或层。如这里所使用的,术语"和/或"包括一个或多个相关联的被列出项目的任意和全部的组合。将会理解,尽管这里可能使用术语第一、第二等来描述各种元件、部件、和/或部分,但是这些元件、部件、和/或部分不应该受这些术语限制。这些术语只被用来将一个元件、部件或部分与另一个元件、部件或部分相区别。因此,以下讨论的第一元件、部件或部分可以被叫做第二元件、部件或部分而不会偏离本公开的教导。这里使用的术语只是出于描述示范性实施例的目的,并非旨在限制本发明。如这里所使用的,除非上下文明确地另有指示,否则预期单数形式"一"、"一个"和"所述"也包括复数形式。还将理解,当在本说明书中使用时,术语"包含"规定存在所陈述的特征、整数、步骤、操作、元件,和/或部件,但是不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、部件和/或它们的组合。除非另外明确阐明,否则这里使用的所有的术语(包括技术和科学术语)可被用作本领域技术人员通常能够理解的含义。此外,在普通字典中定义的那些术语,不应该被理想化或过度地解释,除非另外明确阐明。图1是示出根据本发明实施例的液晶显示设备的框图。图2是一个像素的等效电路图。图3是示出从图1中所示的多个数据驱动芯片输出的图像数据电压之间的比较结果的示图。参考图1,液晶显示设备10包括液晶面板300、栅极驱动单元400、数据驱动单元500和定时控制器600。首先,在等效电路中,液晶面板300包括多条显示信号线Gl到Gn和Dl到Dm,以及连接到所述多条显示信号线Gl到Gn和Dl到Dm的多个像素(未示出)。所述多条显示信号线Gl到Gn和Dl到Dm包括多条4册极线Gl到Gn和多条数据线Dl到Dm。如上所述,液晶面板300包括多个像素。图2是一个像素的等效电路图。例如,连接到第f条栅极线Gf(^ln)和第g条数据线Dg(g^m)的像素PX包括连接到栅极线Gf和数据线Dg的开关元件Qp,以及连接到开关元件Qp的液晶电容器Clc和存储电容器Cst。液晶电容器Clc包括在下玻璃板100上提供的像素电极PE和在上玻璃板200上提供的公共电极CE。在公共电极CE的一部分上形式了滤色器CF。栅极驱动单元400从定时控制器600接收栅极控制信号,并将栅极信号施加到栅极线Gl到Gn。在这种情况下,栅极信号由从栅极开启/关闭电压产生器(未示出)提供的栅极开启(gate-on)电压Von和栅极关闭(gate-off)电压Voff的组合构成。栅极控制信号控制栅极驱动单元400的操作,并且可以包括开始栅极驱动单元400的操作的垂直启动信号、确定栅极开启电压输出时刻(pointoftime)的栅极时钟信号,以及确定栅极开启电压的脉冲宽度的输出使能信号。4册极驱动单元400可以包括多个4册极驱动芯片。多个4册极驱动芯片可以直接安装在液晶面板300上,或者安装在柔性印刷电路薄膜(未示出)上,并且可以以带载封装的形式附着于液晶面板300。或者,栅极驱动单元400可以与显示信号线Gl到Gn和Dl到Dm以及开关元件Qp—起集成在液晶面板300中。数据驱动单元500从定时控制器600接收数据控制信号,并将图像数据电压施加到数据线Dl到Dm。同时,凝:据驱动单元500可以包括多个凄t据驱动芯片500—1到500—8。在图1中示出了8个数据驱动芯片,但是本发明不限于此。也就是说,如果有必要,所使用的数据驱动芯片的数量可以小于或者大于8。在本实施例中,多个数据驱动芯片500_1到500—8可以直接安装在液晶面板300上(例如COG(玻璃上芯片)),或者安装在柔性印刷电路薄膜(未示出)上,并且可以以带载封装的形式附着于液晶面板300。在根据本实施例的液晶显示设备10中,液晶面板300包括多个显示块BLK1到BLK8,多个显示块BLK1到BLK8对应多个数据驱动芯片500—1到500—8。例如,如图1中所示,数据驱动芯片500—1对应于显示块BLK1,并且数据驱动芯片500—2对应于显示块BLK2。具体来说,数据驱动芯片500—1到500_8通过信号总线502以点对点关系(inapoint-to-pointrelation)耦合到定时控制器600。多个数据驱动芯片500_1到500_8级联耦合(cascade-coupled)到通过电压线504提供电源电压的电源电压产生器(未示出)。在图4和图5中举例说明了数据驱动芯片500—1到500—8、定时控制器600和电源电压产生器之间的连接关系。以下将仔细描述连接关系。数据驱动芯片500—1到500—8通过信号总线502以点对点关系耦合到定时控制器600。因此,数据驱动芯片500—1到500—8通过信号总线502直接从定时控制器600接收数据控制信号。即,每个数据驱动芯片(例如,数据驱动芯片500_1)不是从另一个数据驱动芯片(例如数据驱动芯片500—2)接收数据控制信号,而是直接从定时控制器600接收数据控制信号。具体来说,在本实施例中,数据控制信号可以包括整合信号、驱动时钟,以及数据输入/输出信号。在这种情况下,整合信号包括数据和至少一个控制信号(例如,电荷共享控制信号和反转信号)。因此,定时控制器600能够通过一个信号总线502提供数据和至少一个控制信号。数据控制信号是单端信号(single-endedsignal),并且定时控制器600和多个数据驱动芯片500—1到500—8能够通过电流驱动方法彼此进行通信。因此,数据驱动芯片500—1到500—8中的每一个将从定时控制器600提供的数据的电流电平(currentlevel)与参考电流电平进行比较,并确定数据的电流电平是高电平还是低电平。同时,多个数据驱动芯片500—1到500—8通过电压线504级联耦合到电源电压产生器(未示出)。因此,在电源电压被提供给多个数据芯片500_1到500—8时,电源电压的电平可能因电压线504的电阻成份而降低。例如,当电源电压被提供给数据驱动芯片500—2,然后被提供给数据驱动芯片500_1时,由数据驱动芯片500—1使用的电源电压的电平可能低于数据驱动芯片500_24吏用的电源电压的电平。凄t据驱动芯片500—1和500_2中的每一个4吏用处于不同电平的电源电压产生图像数据电压。因此,即使数据驱动芯片500—1和500—2中的每一个从定时控制器接收相同的数据,并产生对应于接收数据的图像数据电压,但是由数据驱动芯片500_1和500—2输出的图像数据电压彼此不同。因此,对应数据驱动芯片500_1的显示块BLK1中的像素中的电荷量变得与对应数据驱动芯片500—2的显示块BLK2中的像素中的电荷量不同。结果,在显示块BLK1和BLK2之间可视性可能不同。在本实施例中,多个数据驱动芯片设置不同的电荷共享时段,并补偿(例如改善)显示块BLK1到BLK8之间可视性上的差别,这将在以下详细地描述。在将图像数据电压施加到多条数据线Dl到Dm之前,多个数据驱动芯片500—1到500—8在预定的电荷共享时段期间将对应的数据线Dl到Dm短路。在数据线D1到Dm被短路时,数据线D1到Dm被具有不同极性的图像数据电压充电,并共享电荷。因此,数据线Dl到Dm的电压电平被充电到近似公共电压Vcom的电平。数据驱动芯片500—1到500—8在电荷共享时段之后将图像数据电压施加到数据线D1到Dm。在这种情况下,缩短了利用图像数据电压对数据线Dl到Dm充电所需的时间。参考图3,Sl和S2表示分别从不同的数据驱动芯片输出的图像数据电压。例如,在从另一个数据驱动芯片500—2给数据驱动芯片500—l提供电源电压的情况下,如果图像数据电压Sl是从数据驱动芯片500—1输出的图像数据电压,则图像数据电压S2可以是从数据驱动芯片500—2输出的图像数据电压。在从另一个数据驱动芯片500—7给数据驱动芯片500—8提供电源电压的情况下,如果图像数据电压Sl是从数据驱动芯片500—8输出的图像数据电压,则图像数据电压S2可以是从数据驱动芯片500—7输出的图像数据电压。为了说明方便,将只描述从另一个数据驱动芯片500—2给数据驱动芯片500—1提供电源电压的情况。即,Sl表示从数据驱动芯片500—1输出的图像数据电压,并且Wl表示从数据驱动芯片500—1输出的图像数据电压的电荷共享时段。S2表示从数据驱动芯片500_2输出的图像数据电压,并且W2表示从数据驱动芯片500—2输出的图像数据电压的电荷共享时段。在数据驱动芯片500_1中使用的电源电压低于在数据驱动芯片500_2中使用的电源电压,因此可以看到图像数据电压S1的电压电平低于图像数据电压S2的电压电平。但是,图像数据电压Sl的电荷共享时段Wl短于图像数据电压S2的电荷共享时段W2。在这种情况下,如果调整电荷共享时段Wl和W2,使面积A和B大致相同,则有可能使对应数据驱动芯片500—1的显示块BLK1中的像素中的电荷量与对应数据驱动芯片500_2的显示块BLK2中的像素中的电荷量相同。因此,有可能补偿显示块BLK1和BLK2之间在可视性上的差别。此后将参考图4到图8详细描述多个数据驱动芯片500_1到500—8调整电荷共享时段的方法。图4和图5是示出图1中所示多个数据驱动芯片、信号总线和电压线的排列的示图。图4示意性地示出了信号总线和电压线,图5具体示出了信号总线和电压线。参考图4和图5,多个数据驱动芯片500—1到500—8使用COG技术被直接安装在液晶面板300的下玻璃板100上。定时控制器(未示出)、电源电压产生器(未示出)和伽马电压(gammavoltage)产生器(未示出)被安装在电路板610上。利用柔性印刷电路薄膜620—1和620—2将液晶面板300和电路板610相互绑定。参考多个数据驱动芯片500—1到500—8的排列,两个数据驱动芯片500—1和500—2被置于柔性印刷电路薄膜620—1的左侧,并且两个数据驱动芯片500_3和500—4被置于柔性印刷电路薄膜620—1的右侧。此外,两个数据驱动芯片500—5和500—6被置于柔性印刷电路薄膜620—2的左侧,并且两个数据驱动芯片500—7和500—8被置于柔性印刷电路薄膜620—2的右侧。但是,所述排列仅仅是示范性的,并且本发明不限于此。如上所述,由于多个数据驱动芯片500—1到500—8和定时控制器600以点对点关系彼此耦合,多个数据驱动芯片500—1到500_8通过对应的信号总线502接收数据控制信号。数据控制信号可以包括第一和第二整合信号DO和D1、It据输入/输出信号DIO、驱动时钟CLK,等等。在这种情况下,第一整合信号DO可以包括数据和电荷共享信号CSP,并且第二整合信号Dl可以包括数据和反转信号POL。数据驱动芯片500—1到500—8解码电荷共享控制信号CSP并调整电荷共享时段。此外,多个数据驱动芯片500—1到500—8级联耦合到电源电压产生器和伽马电压产生器。具体来说,通过电压线504_1给多个数据驱动芯片500—1到500—8提供电源电压,通过电压线504—2给多个数据驱动芯片500—1到500—8提供伽马电压。在这种情况下,电源电压包括逻辑电源电压VDD1和VSS1,以及模拟电源电压VDD2和VSS2。在这个结构中,由于数据驱动芯片500—1到500—8被级联耦合到电源电压产生器,数据驱动芯片500—1到500—8中的每一个可以使用处于不同电平的电源电压。但是,数据驱动芯片500—1到500_8以点对点关系耦合到定时控制器。因此,数据驱动芯片500—1到500_8中的每一个从定时控制器接收电荷共享控制信号CSP,这允许电荷共享时段得以被调整。结果,数据驱动芯片500—1到500—8能够适当地调整电荷共享时段。此后,将参考图6和图7描述数据驱动芯片的内部结构。图6是示出图1中所示数据驱动芯片的内部结构的框图。图7是示出图6中所示输出緩冲器的电路图。参考图6,数据驱动芯片500—1到500—8中的每一个包括解码器510、解串行器520、移位寄存器530、数据锁存器540、数模转换器550(DAC)、伽马緩冲器560和输出緩冲器570。解码器510从定时控制器600接收数据输入/输出信号DIO、驱动时钟CLK、以及第一和第二整合信号D0和D1,将它们解码,并提供电荷共享信号SHR、反转信号POL、锁存指令信号DL和水平启动信号STH。具体来说,电荷共享信号SHR用来短路多条数据线,以便多条数据线共享电荷。反转信号POL用来选择图像数据电压的极性。锁存指令信号DL用来确定数据锁存器540何时开始操作。水平启动信号(horizontalstartsignal)STH用来确定数据驱动芯片何时开始操作。解串行器520将串行输入的第一和第二整合信号DO和Dl中的数据重新排列为并行一各式。移位寄存器530接收水平启动信号STH,并开始操作,并将通过解串行器520接收的数据顺序地提供给数据锁存器540。数据锁存器540接收锁存指令信号DL并开始操作。数据锁存器540从移位寄存器530接收数据,锁存接收的数据,并将数据提供给数模转换器550。从伽马緩冲器560给数模转换器550提供伽马电压VGMA1到VGMA8,并且数模转换器550将数字数据转换为模拟图像数据电压Yl到Y480。在这种情况下,数模转换器550输出的每个图像数据电压指示灰阶电压(gray-scalelevelvoltage)。■输出緩冲器570接收反转信号POL,并选择图像数据电压Yl到Y480中每一个的极性。此外,输出緩冲器570接收电荷共享信号SHR并短路数据线,以使电荷通过数据线共享。如图7中所示,输出緩冲器570包括緩冲电路572、第一开关单元574和第二开关单元576。緩沖电路572输出正图像数据电压和负图像数据电压。第一开关单元574接收反转信号POL,并选择正图像数据电压和负图像数据电压中的任何一个,并输出所选择的电压。第二开关单元576接收电荷共享信号SHR,并在电荷共享时段期间短路多条数据线。例如,第二开关单元576可以是当接收到电荷共享信号SHR时导通的MOS晶体管。此后,将参考图6到图8描述数据驱动芯片的操作。图8是示出图1中所示数据驱动芯片的操作的定时图。参考图8,当在驱动时钟CLK的三个时钟周期中,数据输入/输出信号DIO处于低电平并且第一和第二整合信号DO和D1处于高电平(见间隔tl)时,在每个数据驱动芯片500—1到500—8中提供的解码器510输出水平启动信号STH。移位寄存器530接收水平启动信号STH,并开始操作。在间隔t2期间,移位寄存器530接收第一和第二整合信号DO和Dl中的数据。然后,解码器510接收第一整合信号DO中的6位电荷共享控制信号CSP,解码该6位电荷共享控制信号CSP,并产生电荷共享信号SHR。该6位电荷共享信号能够确定电荷共享时段。例如,由所述6位电荷共享信号确定的电荷共享时段在表l中示出。当电荷共享信号CSP是001000时,电荷在驱动时钟CLK的17个时钟周期中共享。即,电荷被多条数据线共享的间隔t5变成17个时钟周期。因此,数据驱动芯片根据电荷共享控制信号CSP的值来调整电荷共享时段。即,定时控制器不同地设置施加到多个数据驱动芯片的电荷共享控制信号CSP的值,并调整电荷共享时段。电荷共享信号和电荷共享时段之间关系的例子<table>tableseeoriginaldocumentpage12</column></row><table><table>tableseeoriginaldocumentpage13</column></row><table>当数据输入/输出信号DIO在两个驱动时钟的时钟周期期间(见间隔t4)处于低电平时,解码器510提供锁存指令信号DL。数据锁存器540接收锁存指令信号DL,并开始操作。从伽马緩沖器560给数模转换器550提供伽马电压VGMA1到VGMA8,并且数模转换器550将数字数据转换为模拟图像数据电压。在这种情况下,由数模转换器550输出的每个图像数据电压指示灰阶电压。输出緩沖器570接收反转信号POL,并选择图像数据电压Yl到Y480的极性。此外,输出緩沖器570接收电荷共享信号SHR并短路数据线,以使电荷通过数据线共享。在以上描述的液晶显示设备中,每个数据驱动芯片调整电荷共享时段,乂人而改善可一见性。尽管为了说明的目的已经公开了本发明的各种实施例,但是本领域技术人员将理解,不偏离本发明如所附权利要求中公开的范围和精神的情况下的各种修改权利要求1.一种液晶显示设备,包含液晶面板,包括多个显示块,每个显示块包括多条栅极线、多条数据线、以及耦合到对应栅极线和数据线的多个像素;定时控制器,提供包括数据和电荷共享控制信号的整合信号;和对应于多个显示块的多个数据驱动芯片,每个数据驱动芯片以点对点关系耦合到所述定时控制器,接收所述整合信号,并在电荷共享时段期间将对应显示块中的多条数据线彼此短路,其中,所述多个数据驱动芯片中的至少两个数据驱动芯片将所述电荷共享时段调整为彼此不同。2.如权利要求1所述的液晶显示设备,还包含产生电源电压的电源电压产生器,其中,所述多个数据驱动芯片被级联耦合到所述电源电压产生器。3.如权利要求2所述的液晶显示设备,其中所述多个数据驱动芯片包含第一和第二数据驱动芯片,并且通过第一数据驱动芯片给第二数据驱动芯片提供电源电压,并且,第二数据驱动芯片将电荷共享时段调整为短于第一数据驱动芯片的电荷共享时段。4.如权利要求2所述的液晶显示设备,其中,每个数据驱动芯片被从所述电源电压产生器提供电源电压,并产生图像数据电压来驱动对应的数据线。5.如权利要求1所述的液晶显示设备,其中,每个数据驱动芯片包含解码器,接收整合信号并提供电荷共享信号;和形成在多条数据线之间的多个开关元件,响应于所述电荷共享信号将所述多条数据线彼此短路。6.如权利要求1所述的液晶显示设备,其中,所述整合信号是单端信号。7.如权利要求1所述的液晶显示设备,其中,所述定时控制器和多个数据驱动芯片通过电流驱动方法彼此进行通信。8.如权利要求1所述的液晶显示设备,其中,使用COG(ChipOnGlass,玻璃上芯片)技术将所述多个数据驱动芯片安装在液晶面板上。9.一种液晶显示设备,包含液晶面板,包括第一和第二显示块,每个显示块包括多条栅极线、多条数据线、以及耦合到对应4册极线和数据线的多个^f象素;和对应于第一和第二显示块的第一和第二数据驱动芯片,第一数据驱动芯片在第一时段期间将包括在第一显示块中的多条数据线短路,并将图像数据电压施加到包括在第一显示块中的多条数据线,第二数据驱动芯片在与第一时段不同的第二时段期间将包括在第二显示块中的多条数据线短路,并将图像数据电压施加到包括在第二显示块中的多条数据线。10.如权利要求9所述的液晶显示设备,还包含定时控制器,所述定时控制器将第一电荷共享信号提供给第一数据驱动芯片,并将与第一电荷共享信号不同的第二电荷共享信号提供给第二数据驱动芯片。11.如权利要求IO所述的液晶显示设备,其中,所述定时控制器将包括数据和第一电荷共享信号的第一整合信号提供给第一数据驱动芯片,并将包括数据和第二电荷共享信号的第二整合信号提供给第二数据驱动芯片。12.如权利要求11所述的液晶显示设备,其中,第一和第二整合信号是单端信号。13.如权利要求IO所述的液晶显示设备,其中,第一和第二数据驱动芯片以点对点关系耦合到所述定时控制器。14.如权利要求IO所述的液晶显示设备,其中,所述定时控制器和第一及第二数据驱动芯片使用电流驱动方法彼此进行通信。15.如权利要求9所述的液晶显示设备,还包含电源电压产生器,产生第一和第二数据驱动芯片中的电源电压。16.如权利要求15所述的液晶显示设备,其中,第一和第二数据驱动芯片和电源电压产生器彼此级联耦合。17.如权利要求16所述的液晶显示设备,其中,通过第一数据驱动芯片给第二数据驱动芯片提供电源电压,并且第二时段短于第一时段。18.如权利要求9所述的液晶显示设备,其中,使用COG(玻璃上芯片)技术将第一和第二数据驱动芯片安装在液晶面板上。全文摘要公开了一种具有改善的可视性的液晶显示设备。根据一个实施例,所述液晶显示器包括液晶面板,包括多个显示块,每个显示块包括多条栅极线、多条数据线、以及耦合到对应栅极线和数据线的多个像素;定时控制器,提供包括数据和电荷共享控制信号的整合信号;以及对应于多个显示块的多个数据驱动芯片,每个数据驱动芯片以点对点关系耦合到所述定时控制器,接收所述整合信号,并在电荷共享时段期间将对应显示块中的多条数据线彼此短路,其中,所述多个数据驱动芯片中的至少两个将电荷共享时段调整为彼此不同。文档编号G02F1/133GK101425281SQ20081017476公开日2009年5月6日申请日期2008年10月30日优先权日2007年10月30日发明者孙宣圭,金宝拉申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1