一种硒鼓芯片的制作方法

文档序号:2749390阅读:2076来源:国知局
专利名称:一种硒鼓芯片的制作方法
技术领域
本实用新型涉及一种硒鼓芯片,特别是用于硒鼓芯片上的电路结构。
背景技术
硒鼓是一种常用的打印机、复印机耗材,现在的激光打印机一般使用的是可拆卸 的硒鼓来装载碳粉,因而存在对硒鼓私拆造假的现象。造假的硒鼓不但造成打印质量下降、 损坏打印机,而且更会因重装不合适而造成溢粉、漏粉、漂粉等情况,损害用户身体健康。对 于这一问题,目前美国专利US6912364、中国专利CN2009075Y中公开了这样一种硒鼓芯片, 硒鼓安装到打印机上后,打印机通过芯片来判断该硒鼓是否被使用过,但是无法记录该硒 鼓被拆卸的次数。

实用新型内容为解决现有技术缺陷,本实用新型提供一种硒鼓芯片可以对用户拆卸硒鼓的行为 做出记录。该硒鼓芯片在电路结构上具体包括微处理单元(U1),其特征包括第一信号输入引脚(102)第二信号输入引脚(106)、 数据输出引脚(103)、数据读入引脚(105)、信号输出引脚(107)、第三信号输入引脚(104)、 电源输入引脚(VCC)以及接地端(GND)。存储单元U2,其特征包括电源输入引脚(VCC)以及接地端(GND)、数据输入引脚 (SCL)数据输出引脚(SDA)。整流滤波电路,其输入端接第一外部触点(A)及第二外部触点(B),其输出端接电 源输入引脚(VCC)及接地端(GND)。单边调制电路,连接在信号输出引脚107与第一外部触点(A)之间。拆卸感应电路,位于第三信号输入引脚(104)与接地端之间。拆卸感应电路由电 阻R5、电阻R6、光敏电阻及三极管Q1构成;其中电阻R5的一端连接电源端,另一端连接 三极管Q1的基极端及光敏电阻Rgm的一端,电阻R6的一端连接电源端,另一端连接三极管 Q1的集电极端,三极管Q1的发射极端连接光敏电阻Rgm的另一端并连接接地端。本实用新型采用以下技术方案设计一种硒鼓芯片,包括用于数据处理的微处理 单元U1,用于存储数据的存储单元U2,用于提供稳定直流电压给微控制单元及存储单元的 整流滤波电路和用于信号调制的单边调制电路和记录拆卸次数的拆卸感应电路。其中,拆 卸感应电路输出接微处理单元U1第三信号输入引脚(104),每2分钟对此口查询1次。如果 硒鼓在被拆装的条件下,拆卸感应电路输出端为高电平时,此时微控制单元U1内则计数, 在原基础上加一,如果硒鼓在正常工作条件下,拆卸感应电路输出端为为低电平,则不做任 何变化,1天查询720次。这样可以对拆卸硒鼓的行为进行有效的检测与记录。本实用新型的有益效果是首先,本实用新型设计的这种硒鼓芯片就可以对用户 拆卸硒鼓的行为做出记录。其次,由于采用了独立的存储单元来存储数据,避免了在电压过低的情况下造成数据丢失。再次,在第一外部触点(A)端连接电阻,使得波动的电压由电路 上的电阻来承担,因此在电压被干扰时不会使传输到A端口的数据被错误识别。

图1为本实用新型的一种实施方式的芯片及其芯片检测装置的电路原理图图2为拆卸感应电路图中,1、微处理单元;2、存储单元;3单边调制电路;4、整流滤波电路;5、拆卸感应 电路。
具体实施方式
微处理单元(U1)可以是Micro Controller Unit等具有数据处理能力的集成电 路芯片,其包括第一信号输入引脚(102)第二信号输入引脚(106)、数据输出引脚(103)、数 据读入引脚(105)、信号输出引脚(107)、第三信号输入引脚(104)、电源输入引脚(VCC)以 及接地端(GND)。第一外部触点(A)及第二外部触点B是芯片和外部打印机接触的机械触点。通过 这两个触点实现打印机与硒鼓芯片的信息传输,通过第一外部触点A和第二外部触点B,打 印机通过交流的信号与硒鼓芯片进行信号交流的同时为芯片提供工作电能,芯片通过整流 滤波电路将交流信号整流,为硒鼓芯片中的微处理单元、存储单元及拆卸感应电路提供工 作电能;同时打印机通过第一外部触点A和第二外部触点B向硒鼓芯片发出请求信号,该信 号是被打印机调制的交流信号,芯片必须首先通过解调才能恢复该信号,同时打印机通过 第二外部触点B接收硒鼓芯片的返回信号,返回信号由硒鼓芯片调制,打印机必须解调才 能恢复,以下将介绍本实用新型硒鼓芯片调制信号的电路及其工作原理。第一外部触点和第二外部触点分别与第一信号输入引脚和第二信号输入引脚之 间建立信号连接。这样,硒鼓芯片能够从第一外部触点和第二外部触点接收打印机信号,在 图一所示的实施例中,第一外部触点A是通过电容C2及电阻R3与第一信号输入引脚(102) 相连接的,电容与第一信号输入引脚相连接的一端同时还通过电阻R4接地,电容C2起耦合 作用,而电阻R4则是下拉电阻,R3起到稳流的作用。同样的,第二外部触点B是通过电容 与第二信号输入引脚106相连接的,电容C1与第二信号输入引脚106相连接的一端同时还 通过电阻R2接地,电容C1是耦合电容,电阻R2是下拉电阻。二极管D1、二极管D3和电容C3组成的整流滤波电路,其功能是对第一外部触点A 和第二外部触点B的方波交流信号(由打印机提供),进行整流滤波,然后提供稳定的直流 电压给微控制单元的U1的电源输入引脚VCC,二极管D3正极、二极管D1的负极为整流滤波 电路的输入端,二极管D3负极、二极管D1正极为整流滤波电路的输出端,整流滤波电路的 输入端连接第一外部触点A及第二外部触点B,其输出端连接电源输入引脚VCC及接地端 GND。其中具体的连接方式是二极管D3的正极连接第一外部触点A,负极连接电容C3的一 端并同时连接微处理单元U1的电源输入引脚VCC,二极管D1的负极连接第二外部触点B, 正极连接电容C3的另一端并同时接地。电容C3具有储能、滤波的作用,而第一外部触点A 和第二外部触点B之间的方波交流电压经过整流滤波电路后,就能够产生较为稳定的直流 电源供给电源输入引脚VCC。具体整流如下由于第一外部触点A和第二外部触点B方波交流电压,因此第一外部触点A和第二外部触点B之间的电压处于高低电平交错状态,即其 中一个为高电平,则另一个为低电平。如果第一外部触点A位于高电平,则二极管D1、D3正 向导通,通过第一部触点A向电源输入引脚VCC提供稳定的工作电压;如果第二外部触点B 为高电平(此时第一外部触点A为低电平),则二极管D1、D3反向截止此时储能电容C2放 电并持续提供电源输入引脚VCC所需要的工作电压,从而使电源输入引脚VCC —直可以保 持较为稳定的工作电压。同时,106引脚接收到的由第二外部触点B输送的信号也可以作为微处理单元U1 的同步时钟信号,该同步时钟可作为微处理单元U1接收和发送数据时的同步时钟。电阻礼、二极管D2以及上述整流滤波电路中的二极管D3共同组成单边调制电路, 此单边调制电路连接在信号输出引脚107与第一外部触点A之间,其中,二极管D2的负极 连接在第一外部触点A以及二极管D3的正极,电阻R1连接在二极管D2的正极和信号输出 107之间。微处理单元U1从信号输出引脚107输出待调制信号,此待调制信号经过单边调制 电路的调制后通过第一外部触点A传输给打印机。单边调制电路的调制原理如下当信号输出引脚107产生低电平时,无论此时第一外部触点A是高电平还是低电 平,二极管D2都是反向截止,因此单边调制电路的调制不起作用。当信号输出引脚107产生高电平时,如果第一外部触点A此时是低电平,则信号输 出引脚107的高电平经过电阻R1和二极管D2导通,电流损耗加大,调制信号产生,如果第 一外部触点A此时是高电平,那么,第一外部触点A的电压经过二极管D3后比VCC高出一 个二极管结电压,而此时信号输出引脚107的高电平电压正好等于VCC电压值,此时二极管 D1反向截止,不产生调制信号,而另一方面,打印机在检测调制信号时,采用锁存器的时钟 边沿(上升沿或者下降沿)锁存数据,并不需要双边调制信号。因此,由于本实用新型中的 单边调制电路采用单边信号调制,仅在作为信号输出端的第一外部触点A处于低电平时才 对信号进行调制,在满足打印机的数据调制要求的同时,大大节约电路的功耗,使电路的电 源稳定度提高。第二外部触点B,其与第二信号输入引脚106之间建立信号连接。整流滤波电路,其输入端接第一外部触点A及第二外部触点B,其输出端接电源输 入引脚VCC及接地端GND拆卸感应电路,位于第三信号输入引脚104与接地端之间。所述拆卸感应电路,电 阻R5、电阻R6及光敏电阻Rgm及三极管Q1构成信号触发电路,在硒鼓未被拆卸前,光敏电阻 I未被光照,此时光敏电阻值RJ暗电阻)很大,拆卸感应电路中电流(暗电流)很小。当 硒鼓遭到拆卸,光敏电阻遇到光照,当光敏电阻受到一定波长范围的光照时,它的阻值(亮 电阻)急剧减少,拆卸感应电路中电流迅速增大。拆卸感应电路输出接微处理单元U1的1/ 0 口,每2分钟对此口查询1次,如果硒鼓被拆装,拆卸感应电路输出端为高电平时,此时微 控制单元U1内则计数,在原基础上加一;如果硒鼓正常工作,拆卸感应电路输出端为为低 电平,则不做任何变化,1天查询720次。这样可以对拆卸硒鼓的行为进行有效的检测与记 录。
权利要求该硒鼓芯片,其拆卸感应电路是一种信号触发电路,由电阻R5、电阻R6、光敏电阻Rgm及三极管Q1构成;其中电阻R5的一端连接电源端,另一端连接三极管Q1的基极端及光敏电阻Rgm的一端,电阻R6的一端连接电源端,另一端连接三极管Q1的集电极端,三极管Q1的发射极端连接光敏电阻Rgm的另一端并连接接地端。
2.根据权利要求1所述的硒鼓芯片,其特征在于所述拆卸感应电路信号输出端接微 处理单元U1的第三信号输入引脚104。
专利摘要本实用新型提供了一种硒鼓芯片,可以记录出硒鼓被拆卸的次数。该硒鼓芯片包括微处理单元,存储单元,用于提供电源的整流滤波电路、信号调制的单边调制电路及记录出硒鼓被拆卸的次数的拆卸感应电路。拆卸感应电路采用由电阻R5、电阻R6、光敏电阻Rgm及三极管Q1构成的技术方案;其中电阻R5的一端连接电源端,另一端连接三极管Q1的基极端及光敏电阻Rgm的一端,电阻R6的一端连接电源端,另一端连接三极管Q1的集电极端,三极管Q1的发射极端连接光敏电阻Rgm的另一端并连接接地端。该硒鼓芯片通过拆卸感应电路实现对用户拆卸硒鼓次数的记录。
文档编号G03G21/18GK201607620SQ20092022612
公开日2010年10月13日 申请日期2009年9月3日 优先权日2009年9月3日
发明者田杰, 高广 申请人:富美科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1