显示面板的制作方法

文档序号:2688953阅读:117来源:国知局
专利名称:显示面板的制作方法
技术领域
本发明关于一种显示面板,尤指一种可减少源极驱动晶片的数目及解决色偏问题的显示面板。
背景技术
随着平面电视、智能手机与平板电脑的普及,各种不同类型的显示面板例如液晶显示面板、有机电激发光显示面板等也不断的在规格与尺寸上精进,以满足市场的需求。然而,显示面板在发展过程中也面临了许多待克服的缺点。举例而言,随着显示面板的分辨率的提升,源极驱动晶片的数目亦需随之增加,而源极驱动晶片的数目增加连带地使显示面板的成本增加,并且使得显示面板无法实现出窄边框设计。此外,以液晶显示面板为例,其先天上具有色偏问题,亦仍待进一步的解决。

发明内容
本发明的目的之一在于提供一种显示面板,以节省成本并解决色偏问题。本发明的一实施例提供一种显示面板,包括第一像素单元与第二像素单元,依序排列于第一行上。第一像素单元至少包括分别显示不同颜色的第一次像素、第二次像素与第三次像素,第一次像素电性连接于第三栅极线与第一数据线、第二次像素电性连接于第二栅极线与第一数据线,以及第三次像素电性连接于第一栅极线。第二像素单元至少包括分别显示不同颜色的第四次像素、第五次像素与第六次像素,第四次像素电性连接于第四栅极线、第五次像素电性连接于第五栅极线与第二数据线,以及第六次像素电性连接于第六栅极线与第二数据线。依序排列的第一数据线及第二数据线与依序排列的第一栅极线、第二栅极线、第三栅极线、第四栅极线、第五栅极线以及第六栅极线交错,以定义出第一像素单元及第二像素单元。该第三数据线最紧临该第二数据线,而该第一数据线与该第四数据线远离该第三数据及该第二数据线。另包括第三像素单元及第四像素单元,依序排列于第二列上,其中,该第一列与该第二列不同列。该第三次像素电性连接于该第一数据线,且该第四次像素电性连接于该第二数据线。该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第一栅极线与第四数据线、该第二次像素电性连接于该第二栅极线与该第四数据线以及该第三次像素电性连接于该第三栅极线与该第四数据线;以及该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第六栅极线与第三数据线、该第五次像素电性连接于该第五栅极线与该第三数据线以及该第六次像素电性连接于该第四栅极线与该第三数据线;其中依序排列的该第三数据线及该第四数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第三栅极线与第三数据线、该第二次像素电性连接于该第二栅极线与该第三数据线以及该第三次像素电性连接于该第一栅极线与该第三数据线;以及该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与第六次像素,该第四次像素电性连接于该第四栅极线与第四数据线、该第五次像素电性连接于该第五栅极线与该第四数据线以及该第六次像素电性连接于该第六栅极线与该第四数据线; 其中依序排列的该第三数据线及该第四数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。该第三次像素电性连接于该第二数据线,且该第四次像素电性连接于该第一数据线。该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第一栅极线与第三数据线、该第二次像素电性连接于该第二栅极线与第四数据线以及该第三次像素电性连接于该第三栅极线与该第四数据线;以及该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第六栅极线与该第三数据线、该第五次像素电性连接于该第五栅极线与该第三数据线以及该第六次像素电性连接于该第四栅极线与该第四数据线;其中依序排列的该第三数据线及该第四数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。该第一次像素、该第二次像素、该第三次像素、该第四次像素、该第五次像素与该第六次像素分别包括第一像素电极与第二像素电极。另包括第一共通线与第二共通线,其中该第一次像素、该第二次像素与该第三次像素的该第一像素电极分别与该第一共通线形成储存电容,且该第四次像素、该第五次像素与该第六次像素的该第一像素电极分别与该第二共通线形成储存电容。另包括第一电荷分享线与第二电荷分享线,其中该第一电荷分享线分别用以对该第一次像素、该第二次像素与该第三次像素的该第二像素电极进行电荷分享,且该第二电荷分享线分别用以对该第四次像素、该第五次像素与该第六次像素的该第二像素电极进行电荷分享。该第一次像素与该第四次像素显示相同的颜色、该第二次像素与该第五次像素显示相同的颜色,以及该第三次像素与该第六次像素显示相同的颜色。
本发明的另一实施例提供一种显示面板,包括第一像素单元与第二像素单元,依序排列于第一行上。第一像素单元至少包括分别显示不同颜色的第一次像素、第二次像素与第三次像素,第一次像素电性连接于第一栅极线与第二数据线、第二次像素电性连接于第三栅极线与第二数据线,以及第三次像素电性连接于第二栅极线与第二数据线。第二像素单元至少包括分别显示不同颜色的第四次像素、第五次像素与第六次像素,第四次像素电性连接于第四栅极线与第一数据线、第五次像素电性连接于第五栅极线与第三数据线,以及第六次像素电性连接于第六栅极线与第三数据线。依序排列的第一数据线、第二数据线、第三数据线与依序排列的第一栅极线、第二栅极线、第三栅极线、第四栅极线、第五栅极线以及第六栅极线交错,以定义出第一像素单元及第二像素单元。该第二数据线经过该第一像素单元的该第一次像素与该第二次像素之间以及该第二像素单元的该第四次像素与该第五次像素之间。另包括第三像素单元及第四像素单元,依序排列于第二列上,其中,该第一列与该第二列不同列。 该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第一栅极线与第四数据线、该第二次像素电性连接于该第三栅极线与该第四数据线以及该第三次像素电性连接于该第二栅极线与该第四数据线;以及该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第四栅极线与该第三数据线、该第五次像素电性连接于该第五栅极线与第五数据线以及该第六次像素电性连接于该第六栅极线与该第五数据线;其中依序排列的该第三数据线、该第四数据线、该第五数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。该第四数据线经过该第三像素单元的该第一次像素与该第二次像素之间以及该第四像素单元的该第四次像素与该第五次像素之间。该第一次像素、该第二次像素、该第三次像素、该第四次像素、该第五次像素与该第六次像素分别包括第一像素电极与第二像素电极。另包括第一共通线与第二共通线,其中该第一次像素、该第二次像素与该第三次像素的该第一像素电极分别与该第一共通线形成储存电容,且该第四次像素、该第五次像素与该第六次像素的该第一像素电极分别与该第二共通线形成储存电容。另包括第一电荷分享线与第二电荷分享线,其中该第一电荷分享线分别用以对该第一次像素、该第二次像素与该第三次像素的该第二像素电极进行电荷分享,且该第二电荷分享线分别用以对该第四次像素、该第五次像素与该第六次像素的该第二像素电极进行电荷分享。该第一次像素与该第四次像素显示相同的颜色、该第二次像素与该第五次像素显示相同的颜色以及该第三次像素与该第六次像素显示相同的颜色。本发明的又一实施例提供一种显示面板,包括第一像素单元与第二像素单元,依序排列于第一行上。第一像素单元至少包括分别显示不同颜色的第一次像素、第二次像素与第三次像素,第一次像素电性连接于第二栅极线与第二数据线、第二次像素电性连接于第三栅极线与第二数据线,以及第三次像素电性连接于第一栅极线与第二数据线。第二像素单元至少包括分别显示不同颜色的第四次像素、第五次像素与第六次像素,第四次像素电性连接于第五栅极线与第一数据线、第五次像素电性连接于第四栅极线与第三数据线,以及第六次像素电性连接于第六栅极线与第三数据线。依序排列的第一数据线、第二数据线、第三数据线与依序排列的第一栅极线、第二栅极线、第三栅极线、第四栅极线、第五栅极线以及第六栅极线交错,以定义出第一像素单元及第二像素单元。该第二数据线经过该第一像素单元的该第一次像素与该第二次像素之间以及该第二像素单元的该第四次像素与该第五次像素之间。另包括第三像素单元及第四像素单元,依序排列于第二列上,其中,该第一列与该第二列不同列。该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该 第三次像素,该第一次像素电性连接于该第二栅极线与第四数据线、该第二次像素电性连接于该第三栅极线与该第四数据线以及该第三次像素电性连接于该第一栅极线与该第四数据线;以及该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第五栅极线与该第三数据线、该第五次像素电性连接于该第四栅极线与第五数据线以及该第六次像素电性连接于该第六栅极线与该第五数据线;其中依序排列的该第三数据线、该第四数据线、该第五数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。该第四数据线经过该第三像素单元的该第一次像素与该第二次像素之间以及该第四像素单元的该第四次像素与该第五次像素之间。该第一次像素、该第二次像素、该第三次像素、该第四次像素、该第五次像素与该第六次像素分别包括第一像素电极与第二像素电极。另包括第一共通线与第二共通线,其中该第一次像素、该第二次像素与该第三次像素的该第一像素电极分别与该第一共通线形成储存电容,且该第四次像素、该第五次像素与该第六次像素的该第一像素电极分别与该第二共通线形成储存电容。另包括第一电荷分享线与第二电荷分享线,其中该第一电荷分享线分别用以对该第一次像素、该第二次像素与该第三次像素的该第二像素电极进行电荷分享,且该第二电荷分享线分别用以对该第四次像素、该第五次像素与该第六次像素的该第二像素电极进行电荷分享。该第一次像素与该第四次像素显示相同的颜色、该第二次像素与该第五次像素显示相同的颜色以及该第三次像素与该第六次像素显示相同的颜色。


图I绘示了本发明的第一实施例的显示面板的示意图。图2绘示了图I的显示面板的信号时序图。
图3绘示了本发明的第一实施例的变化实施例的显示面板的示意图。图4绘示了图3的显示面板在未预充电驱动方式下驱动的信号时序图。图5绘示了图3的显示面板在预充电驱动方式下驱动的信号时序图。图6绘示了本发明的第二实施例的显示面板的示意图。图7绘示了本发明的第三实施例的显示面板的示意图。图8绘示了本发明的第四实施例的显示面板的示意图。图9绘示了本发明的第五实施例的显示面板的示意图。
其中,附图标记
I显示面板GLl第一栅极线
GL2第二栅极线GL3第二栅极线
GL4第四栅极线GL5第五栅极线
GL6第六栅极线DLl第一数据线
DL2第二数据线DL3第二数据线
DL4第四数据线PUl第一像素单元
PU2第二像素单元PU 3第二像素单元
PU4第四像素单元Pl第一次像素
P2第二次像素P3第三次像素
P4第四次像素P5第五次像素
P6第六次像素T薄膜晶体管
PE像素电极3显示衡板
PEl第一像素电极PE2第二像素电极
CLl第一共通线CL2第二共通线
Cst储存电容CSLl第一电荷分享线
CSL2 第二电荷分享线Π第一薄膜晶体管
T2第二薄膜晶体管VGl第一栅极信号
VG2第二栅极信号VG3第三栅极信号
VG4第四栅极信号VG5第五栅极信号
VG6第六栅极信号Vl第一信号
V2第二信号6显示面板
7显示面板8显示面板
9显示面板
具体实施例方式为使熟悉本发明所属技术领域的一般技术人员能更进一步了解本发明,下文特列举本发明的较佳实施例,并配合所附附图,详细说明本发明的构成内容及所欲达成的功效。请参考图I。图I绘示了本发明的第一实施例的显示面板的示意图。如图I所示,本实施例的显示面板I以非自发光显示介质的面板为例加以说明,但显示面板I并不限定为非自发光显示介质的面板而可为其它类型的显示面板,例如自发光显示介质的面板、或自发光显不介质与非自发光显不介质混合的面板。非自发光显不介质的面板中的非自发光显示介质包含正型液晶材料、负型液晶材料、蓝相液晶材料、电润湿材料、电泳材料、或其它合适的材料、或上述至少二种的组合。自发光显示介质的面板中的自发光显示介质包含小分子有机发光材料、高分子有机发光材料、无机发光材料、或其它合适的材料、或上述至少二种的组合。其中,本实施例是以非自发光显示介质中的液晶材料所制作的液晶显示面板为例来加以说明,但不以此为限。显示面板I包括多条栅极线(或称为扫描线)与多条数据线。栅极线包括例如第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6,大体上沿行(row)方向(例如图I的横向)延伸, 且第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6大体上沿列(column)方向(例如图I的纵向)依序排列,但不以此为限。在本发明中,图I的纵向定义为列(column)方向,而横向定义为行(row)方向。数据线包括例如第一数据线DL1、第二数据线DL2、第三数据线DL3与第四数据线DL4大体上沿列方向延伸,且第一数据线DLl、第二数据线DL2、第三数据线DL3与第四数据线DL4大体上沿行方向依序排列,但不以此为限。此外,第三数据线DL3最紧临第二数据线DL2,而第一数据线DLl与第四数据线DL4远离第三数据DL3及第二数据线DL2。也就是说,第二数据线DL2与第三数据线DL3的间距小于第一数据线DLl与第二数据线DL2的间距以及第三数据线DL3与第四数据线DL4的间距。显示面板I包括由多列*多行的次像素组成的像素阵列。像素阵列包括第一像素单元PU1、第二像素单元TO2、第三像素单元PU3与第四像素单元TO4,其中第一像素单元PU1、第二像素单元PU2依序排列于像素阵列的奇数列上例如第一列(firstcolumn),第三像素单元PU3与第四像素单元PU4依序排列于像素阵列的偶数列上例如第二列(second column),第一像素单元PUl与第三像素单元PU3依序排列于像素阵列的奇数行上例如第一行(first row),第二像素单元PU2与第四像素单元PU4依序排列于像素阵列的偶数行上例如第二行(second row),第一列与第二列为不同列,且第一行与第二行为不同行。也就是说,依序排列的第一数据线DLl及第二数据线DL2与依序排列的第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6交错(不限定为以垂直方式交错或以非垂直方式交错),以定义出第一像素单元PUl及第二像素单元PU2。依序排列的第三数据线DL3及第四数据线DL4与依序排列的第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6交错,以定义出第三像素单元PU3及第四像素单元TO4。各第一像素单元PUl至少包括分别显示不同颜色的第一次像素P1、第二次像素P2与第三次像素P3。第一次像素Pl电性连接于第三栅极线GL3与第一数据线DL1、第二次像素P2电性连接于第二栅极线GL2与第一数据线DL1,以及第三次像素P3电性连接于第一栅极线GLl与第一数据线DL1。各第二像素单元PU2至少包括分别显示不同颜色的第四次像素P4、第五次像素P5与第六次像素P6。第四次像素P4电性连接于第四栅极线GL4与第二数据线DL2、第五次像素P5电性连接于第五栅极线GL5与第二数据线DL2,以及第六次像素P6电性连接于第六栅极线GL6与第二数据线DL2。各第三像素单元PU3至少包括分别显示不同颜色的第一次像素P1、第二次像素P2与第三次像素P3。第一次像素Pl电性连接于第一栅极线GLl与第四数据线DL4、第二次像素P2电性连接于第二栅极线GL2与第四数据线DL4,以及第三次像素P3电性连接于第三栅极线GL3与第四数据线DL4。各第四像素单元PU4至少包括分别显示不同颜色的第四次像素P4、第五次像素P5与第六次像素P6。第四次像素P4电性连接于第六栅极线GL6与第三数据线DL3、第五次像素P5电性连接于第五栅极线GL5与第三数据线DL3,以及第六次像素P6电性连接于第四栅极线GL4与第三数据线 DL3。在本实施例中,第一次像素P1、第二次像素P2与第三次像素P3并不限定排列方向。然依据图I所示,本实施例是以第一次像素PU第二次像素P2与第三次像素P3沿行方向排列为范例,较佳地,上述三个次像素由左至右沿行方向排列,但不限于此。于其它实施例中,第一次像素P1、第二次像素P2与第三次像素P3的排列方式可包含1.第一次像 素Pl与第二次像素P2由左至右沿行方向排列于一行上,而第三次像素P3排列于另一行上;2.第一次像素Pl与第二次像素P2由左至右沿行方向排列,而第三次像素P3位于第一次像素Pl与第二次像素P2之间;3.第二次像素P2与第三次像素P3由左至右沿行方向排列,而第一次像素Pl位于第二次像素P2与第三次像素P3之间;4.第一次像素Pl与第二次像素P2由左至右沿行方向排列,而第三次像素P3位于第一次像素Pl与第二次像素P2之内;5.第二次像素P2与第三次像素P3由左至右沿行方向排列,而第一次像素Pl位于第二次像素P2与第三次像素P3之内;6.第一次像素Pl与第三次像素P3由左至右沿行方向排列,而第二次像素P2位于第一次像素Pl与第三次像素P3之内;7.第一次像素P1、第二次像素P2与第三次像素P3可由上至下沿列方向排列,且其它的排列方式亦可选用上述I 6的排列方向,但从行方向转为列方向、或其它合适的排列方式。在本实施例中,第四次像素P4、第五次像素P5与第六次像素P6并不限定排列方向。然依据图I所示,本实施例是以第四次像素P4、第五次像素P5与第六次像素P6沿行方向排列为范例,较佳地,上述三个像素由左至右沿行方向排列,但不限于此。于其它实施例中,第四次像素P4、第五次像素P5与第六次像素P6的排列方式可选用如上述第一次像素P1、第二次像素P2与第三次像素P3所述的排列方式。此外,在列方向上,第一次像素P1、第二次像素P2与第三次像素P3,较佳地,分别对应第四次像素P4、第五次像素P5与第六次像素P6。再者,位于同一列的次像素显示实质上相同的颜色。举例而言,第一次像素Pl与第四次像素P4显示相同的颜色例如红色,第二次像素P2与第五次像素P5显示相同的颜色例如绿色,且第三次像素P3与第六次像素P6显示相同的颜色例如蓝色,但不以此为限。于其它实施例中,上述次像素会依预先设定的颜色来显示,而并不一定位于同一行,且所预先设定的颜色也不限定于红色、绿色与蓝色,可依设计选用色坐标(CIE)上的颜色。此外,上述像素单元,以三个次像素为范例,但不限于此。于其它实施例中,上述像素单元可选用四个次像素、五个次像素、六个次像素或其它个数的次像素,而比三个次像素还多出来的次像素排列就引用三个次像素的设计与排列方式。再者,比三个次像素还多出来的次像素的颜色可选用色坐标上的颜色,例如白色、黄色、红色、绿色、蓝色、色坐标上二种颜色的混色、或其它合适的颜色。各次像素可包括至少一开关元件例如薄膜晶体管T与至少一像素电极PE,其中各薄膜晶体管T的栅极、源极与漏极分别与对应的栅极线、数据线与像素电极PE电性连接。其中,薄膜晶体管T包含顶闸型晶体管与底闸型晶体管,且晶体管中的半导体层材料包含非晶半导体、多晶半导体、微晶半导体、单晶半导体、纳米晶半导体、有机半导体、金属氧化物半导体、或其它合适的材料、或上述的组合。此外,显示面板I是由两基板及位于两基板之间的显示介质层所构成,且根据位于两基板间的显示介质材料可分类为非自发光显示面板、自发光显示面板与混合式显示面板。非自发光显示面板,即两基板间的显示介质材料包含液晶材料(例如正型、负型、或其它合适的材料)、电湿润材料、电泳材料、其它合适的材料、或上述的组合。自发光显示面板,即两基板间的显示介质材料包含有机发光材料(例如小分子、大分子、或其它合适的材料)、无机发光材料、其它合适的材料、或上述的组合。混合式显示面板,即两基板间的显不介质材料同时包含自发光材料与非自发光材料。本发明的实施例,以非自发光显示面板,即两基板间的显示介质材料包含液晶材料为范例,但不以此为限。 显示面板I另可包括至少一储存电容,且再依显示面板I的显示介质材料可再选用至少一个其它元件(例如共通线(或称为储存电容线)、共通电极、液晶电容、电源线(power line)、选择线、或其它合适的元件),其功能与配置可为该领域具一般技术人员所知悉,在此不再赘述。本实施例的显示面板I为三闸型(tri-gate)显示面板,也就是说,若显示面板I的分辨率为n*m,则数据线的数目为m,而栅极线的数目为3n。相较于单闸型(single-gate)显示面板,其数据线的数目为3m,而栅极线的数目为n,本实施例的显示面板I使用较多的栅极线与较少的数据线,此一作法可减少高成本与高耗电的源极驱动晶片的数量。此外,在数据线的数目减少的情况下,亦可缩减周边区用以布设数据线的连接导线的布局面积,而实现出窄边框设计。请再参考图2,并一并参考图I。图2绘示了图I的显示面板的信号时序图。如图2所示,于进行驱动时,第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6分别具有第一栅极信号VG1、第二栅极信号VG2、第三栅极信号VG3、第四栅极信号VG4、第五栅极信号VG5与第六栅极信号VG6。第二栅极信号VG2的时序落后于第一栅极信号VGl的时序,较佳地,第二栅极信号VG2的时序未重叠于第一栅极信号VGl的时序,而第三栅极信号VG3落后于第二栅极信号VG2的时序,较佳地,第三栅极信号VG3未重叠于第二栅极信号VG2的时序。此外,第一栅极信号VGl与第四栅极信号VG4的时序实质上相同,第二栅极信号VG2与第五栅极信号VG5的时序实质上相同,且第三栅极信号VG3与第六栅极信号VG6的时序实质上相同,因此本实施例的显示面板I可具有较长的充电时间,而在不影响显示效果的情况下可支援约120Hz的画面更新频率(framerate)。本发明的显示面板并不以上述实施例为限。下文将依序介绍本发明的其它实施例与变化实施例的显示面板,且为了便于比较各实施例的相异处并简化说明,在下文的各实施例中使用相同的符号标注相同的元件,且主要针对各实施例的相异处进行说明,而不再对重复部分进行赘述。请参考图3。图3绘示了本发明的第一实施例的变化实施例的显示面板的示意图。如图3所示,不同于第一实施例,在本变化实施例的显示面板3中,第一次像素P1、第二次像素P2、第三次像素P3、第四次像素P4、第五次像素P5与第六次像素P6都分别包括第一像素电极PEl与第二像素电极PE2。显示面板3另包括第一共通线CLl与第二共通线CL2。第一共通线CLl可设置于第三栅极线GL3与第四栅极线GL4之间,而第二共通线CL2可设置于第六栅极线GL6相对于第五栅极线GL5的另一侧,且第一共通线CLl与第二共通线CL2可选择性电性连接,并具有共通信号。第一次像素P1、第二次像素P2与第三次像素P3的第一像素电极PEl分别与第一共通线CLl形成一储存电容Cst,且第四次像素P4、第五次像素P5与第六次像素P6的第一像素电极PEl分别与第二共通线CL2形成一储存电容Cst。显示面板3另包括第一电荷分享(charge sharing)线CSLl与第二电荷分享线CSL2。第一电荷分享线CSLl与第二电荷分享线CSL2大体上沿行方向延伸,且沿列方向依序排列。第一电荷分享线CSLl可设置于第三栅极线GL3与第四栅极线GL4之间,而第二电荷分享线CSL2可设置于第六栅极线GL6相对于第五栅极线GL5的另一侧。精确地说,第一电荷分享线CSLl可设置于第三栅极线GL3与第一共通线CLl之间,而第二电荷分享线CSL2可设置于第六栅极线GL6与第二共通线CL2之间,但不以此为限。在本变化实施例中,各次像素分别包括第一薄膜晶体管Tl与第二薄膜晶体管T2 第一薄膜晶体管Tl的栅极、源极与漏极分别与对应的栅极线、数据线以及第一像素电极PEl电性连接;第二薄膜晶体管T2的栅极与对应的第一电荷分享线CSLl或第二电荷分享线CLS2电性连接,其源极则分别及对应的第二像素电极PE2电性连接并同时与对应的第一薄膜晶体管Tl的漏极电性连接,而其漏极则与所对应的储存电容Cst其中一个电极(例如第一像素电极PEl)连接。必需说明的是,图3于像素单元PUl标示出详细的第一薄膜晶体管Tl、第二薄膜晶体管T2、第一像素电极PEl与第二像素电极PE2的位置,而其余的像素单元TO2、PU3及PU4可参阅PUl所标示各元件的位置。意即,与各栅极线连接的薄膜晶体管即是第一薄膜晶体管Tl,与第一电荷分享线CSLl或第二电荷分享线CLS2连接的薄膜晶体管即是第二薄膜晶体管T2,而第一薄膜晶体管Tl或第二薄膜晶体管T2分别连接对应的第一像素电极PEl或第二像素电极PE2,可参阅上述的描述。第一电荷分享线CSLl是用来对第一次像素Pl、第二次像素P2与第三次像素P3的第二像素电极PE2进行电荷分享,且第二电荷分享线CLS2可分别用来对第四次像素P4、第五次像素P5与第六次像素P6的第二像素电极PE2进行电荷分享。也就是说,当第一薄膜晶体管Tl开启时,数据线所传递的像素电压会传送到第一像素电极PEl ;另一方面,数据线所传递的像素电压亦会传送到第二薄膜晶体管T2,而第一电荷分享线CSLl或第二电荷分享线CLS2可开启对应的第二薄膜晶体管T2并对所对应的次像素进行电荷分享,而使得传送到第二像素电极PE2的像素电压实质上不同于传送到第一像素电极PEl的像素电压。因此,各次像素均具有显示出两种不同的亮度的主区与副区,达到多区域配向及解决色偏问题的作用。请再参考图4,并一并参考图3。图4绘示了图3的显示面板在未预充电驱动方式下驱动的信号时序图。如图4所示,在未预充电驱动方式下,第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6分别具有第一栅极信号VG1、第二栅极信号VG2、第三栅极信号VG3、第四栅极信号VG4、第五栅极信号VG5与第六栅极信号VG6。第二栅极信号VG2的时序落后且未重叠于第一栅极信号VGl的时序,且第三栅极信号VG3落后且未重叠于第二栅极信号VG2的时序。此外,第一栅极信号VGl与·第四栅极信号VG4的时序实质上相同,第二栅极信号VG2与第五栅极信号VG5的时序实质上相同,且第三栅极信号VG3与第六栅极信号VG6的时序实质上相同。另外,第一电荷分享线CSLl与第二电荷分享线CLS2则分别具有第一信号Vl与第二信号V2。第一信号Vl与第二信号V2实质上为同步,且落后并未重叠于第三栅极信号VG3与第六栅极信号VG6。请再参考图5,并一并参考图3。图5绘示了图3的显示面板在预充电驱动方式下驱动的信号时序图。如图5所示,在预充电驱动方式下,第二栅极信号VG2的时序落后但重叠于第一栅极信号VGl的时序,且第三栅极信号VG3落后但重叠于第二栅极信号VG2的时序。第一栅极信号VGl与第四栅极信号VG4的时序实质上相同,第二栅极信号VG2与第五 栅极信号VG5的时序实质上相同,且第三栅极信号VG3与第六栅极信号VG6的时序实质上相同。另外,第一电荷分享线CSLl的第一信号Vl与第二电荷分享线CLS2的第二信号V2实质上为同步,且落后并未重叠于第三栅极信号VG3与第六栅极信号VG6。请参考图6。图6绘示了本发明的第二实施例的显示面板的示意图。如图6所示,本实施例的显示面板6的第一像素单元PU1、第二像素单元PU2、第三像素单元PU3与第四像素单元PU4的位置及第一像素单元I3UU第二像素单元PU2的配置与第一实施例的显示面板相同,其不同的处在于第三像素单元PU3与第四像素单元PU4的配置。在本实施例中,第三像素单元PU3的第一次像素Pl电性连接于第三栅极线GL3与第三数据线DL3、第二次像素P2电性连接于第二栅极线GL2与第三数据线DL3,以及第三次像素P3电性连接于第一栅极线GLl与第三数据线DL3 ;第四像素单元PU4的第四次像素P4电性连接于第四栅极线GL4与第四数据线DL4、第五次像素P5电性连接于第五栅极线GL5与第四数据线DL4,以及第六次像素P6电性连接于第六栅极线GL6与第四数据线DL4。再者,各信号线的排列位置(例如数据线、栅极线等等)、次像素的色彩、次像素的排列、次像素的数目、显示面板可运用的类型、相关变化实施例、或相关的描述,请再参阅如上述第一实施例所描述的内容。请参考图7。图7绘示了本发明的第三实施例的显示面板的示意图。如图7所示,本实施例的显示面板7的第一像素单元PU1、第二像素单元PU2、第三像素单元PU3与第四像素单元PU4的位置与第一实施例的显示面板相同,其不同的处在于第一像素单元的第三次像素P3、第二像素单元PU2的第四次像素P4、第三像素单元PU3的第一次像素Pl以及第四像素单元PU4的第六次像素P6的配置。在本实施例中,各第一像素单元PUl的第三次像素P3电性连接于第一栅极线GLl与第二数据线DL2 ;各第二像素单元PU2的第四次像素P4电性连接于第四栅极线GL4与第一数据线DLl ;各第三像素单元PU3的第一次像素Pl电性连接于第一栅极线GLl与第三数据线DL3 ;以及各第四像素单元的第六次像素P6电性连接于第四栅极线GL4与第四数据线DL4。再者,各信号线的排列位置(例如数据线、栅极线等等)、次像素的色彩、次像素的排列、次像素的数目、显示面板可运用的类型、相关变化实施例、或相关的描述,请再参阅如上述第一实施例所描述的内容。请参考图8。图8绘示了本发明的第四实施例的显示面板的示意图。如图8所示,本实施例的显示面板8包括多条栅极线与多条数据线。栅极线包括例如第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6,大体上沿行(row)方向延伸,且第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5与第六栅极线GL6大体上沿列(column)方向依序排列。数据线包括例如第一数据线DL1、第二数据线DL2、第三数据线DL3、第四数据线DL4与第五数据线DL5大体上沿列方向延伸,且第一数据线DL1、第二数据线DL2、第三数据线DL3、第四数据线DL4与第五数据线DL5大体上沿行方向依序排列。依序排列的第一数据线DLl、第二数据线DL2、第三数据线DL3与依序排列的第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5以及第六栅极线GL6交错,以定义出第一像素单元PUl及第二像素单元TO2。也就是说,第一数据线DLl与第三数据线DL3是同一列(第一列)中第一像素单元PUl及第二像素单元PU2的最远边界。依序排列的第三数据线DL3、第四数据线DL4、第五数据线DL5与依序排列的第一栅极线GL1、第二栅极线GL2、第三栅极线GL3、第四栅极线GL4、第五栅极线GL5以及第六栅极线GL6交错,以定义出第三像素单元PU3及第四像素单元TO4。也就是说,第三数据线DL3与第五数据线DL5是同一列(第二列)中第三像素单元PU3及第四像素单元PU4的最远边界。像素阵列包括第一像素单元PU1、第二像素单元PU2、第三像素单元PU3与第四像素单元PU4,其中第一像素单元TOl、第二像素单元PU2依序排列于像素阵列的奇数列上例如第一列(first column),第三像素单元PU3与第四像素单元PU4依序排列于像素阵列的偶数列上例如第二列(second column),第一像素单元PUl与第三像素单元PU3依序排列于像素阵列的奇数行上例如第一行(first row),第二像素单元PU2与第四像素单元PU4依序排列于像素阵列的偶数行上例如第二行(second row),第一列与第二列为不同列,且第一行与第二行为不同行。另外,第五数据线DL5亦作为相邻列的 第一像素单元PUl及第二像素单元PU2的第一数据线DL1。也就是说,第一列中有第一像素单元PUl与第二像素单元PU2,第二列中有第三像素单元PU3与第四像素单元TO4,则第五数据线DL5就可作为第三列(未绘示)的第一像素单元PUl及第二像素单元PU2的第一数据线DLl。第二数据线DL2经过第一像素单元PUl的第一次像素Pl与第二次像素P2之间以及第二像素单元PU2的第四次像素P4与第五次像素P5之间;第四数据线DL4经过第三像素单元PU3的第一次像素Pl与第二次像素P2之间以及第四像素单元PU4的第四次像素P4与第五次像素P5之间。各第一像素单元的第一次像素Pl电性连接于第一栅极线GLl与第二数据线DL2、第二次像素P2电性连接于第三栅极线GL3与第二数据线DL2,以及第三次像素P3电性连接于第二栅极线GL2与第二数据线DL2 ;各第二像素单元PU2的第四次像素P4电性连接于第四栅极线GL4与第一数据线DL1、第五次像素P5电性连接于第五栅极线GL5与第三数据线DL3,以及第六次像素P6电性连接于第六栅极线GL6与第三数据线DL3 ;各第三像素单元PU3的第一次像素Pl电性连接于第一栅极线GLl与第四数据线DL4、第二次像素P2电性连接于第三栅极线GL3与第四数据线DL4,以及第三次像素P3电性连接于第二栅极线GL2与第四数据线DL4 ;各第四像素单元PU4的第四次像素P4电性连接于第四栅极线GL4与第三数据线DL3、第五次像素P5电性连接于第五栅极线GL5与第五数据线DL5,以及第六次像素P6电性连接于第六栅极线GL6与第五数据线DL5。再者,次像素的色彩、次像素的排列、次像素的数目、显示面板可运用的类型、相关变化实施例与相关的描述,请再参阅如上述第一实施例所描述的内容。请参考图9。图9绘示了本发明的第五实施例的显示面板的示意图。如图9所示,本实施例的显示面板9的栅极线与数据线的配置与第四实施例相同,可查看第四实施例的描述,其不同的处在于第一像素单元PU1、第二像素单元PU2、第三像素单元PU3以及第四像素单元PU4的配置。在本实施例中,各第一像素单元的第一次像素Pl电性连接于第二栅极线GL2与第二数据线DL2、第二次像素P2电性连接于第三栅极线GL3与第二数据线DL2,以及第三次像素P3电性连接于第一栅极线GLl与第二数据线DL2 ;各第二像素单元PU2的第四次像素P4电性连接于第五栅极线GL5与第一数据线DL1、第五次像素P5电性连接于第四栅极线GL4与第三数据线DL3,以及第六次像素P6电性连接于第六栅极线GL6与第三数据线DL3 ;各第三像素单元PU3的第一次像素Pl电性连接于第二栅极线GL2与第四数据线DL4、第二次像素P2电性连接于第三栅极线GL3与第四数据线DL4,以及第三次像素P3电性连接于第一栅极线GLl与第四数据线DL4。各第四像素单元的第四次像素P4电性连接于第五栅极线GL5与第三数据线DL3、第五次像素P5电性连接于第四栅极线GL4与第五数据线DL5,以及第六次像素P6电性连接于第六栅极线GL6与第五数据线DL5。再者,次像素的色彩、次像素的排列、次像素的数目、显示面板可运用的类型、相关变化实施例与相关的描述,请再参阅如上述第一实施例所描述的内容。本发明的第二至第五实施例所公开的显示面板均可以采用图3的变化实施例的作法,将像素电极分割成两个部分,并利用电荷分享线对其中一个像素电极进行电荷分享, 以达到多区域配向与解决色偏问题的效果,且针对电荷分享线相关的描述请查看图3及其描述。再者,次像素所搭配的共通线与次像素所搭配的储存电容也一同查看图3及其描述。另外,驱动方法可选择上述描述中所公开的内容而使用(例如图5)或不使用(例如图4)预充电方式加以驱动。综上所述,本发明的显示面板的像素配置可使用较少的数据线,故可以节能与节省成本。又因使用较少的数据线则所需要的源极驱动晶片就变少,也就是要放置源极驱动晶片的区域面积就会变的愈小,就可以同时实现出窄边框设计。此外,本发明的显示面板可进行电荷分享,以实现出多区域配向并解决色偏问题,并可使用预充电方式加以驱动。以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。
权利要求
1.一种显示面板,其特征在于,包括 第一像素单元与第二像素单元,依序排列于第一列上;其中, 该第一像素单元至少包括分别显示不同颜色的第一次像素、第二次像素与第三次像素,该第一次像素电性连接于第三栅极线与第一数据线、该第二次像素电性连接于第二栅极线与该第一数据线以及该第三次像素电性连接于第一栅极线,以及 该第二像素单元至少包括分别显示不同颜色的第四次像素、第五次像素与第六次像素,该第四次像素电性连接于第四栅极线、该第五次像素电性连接于第五栅极线与第二数据线以及该第六次像素电性连接于第六栅极线与该第二数据线,其中,依序排列的该第一数据线及该第二数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第一像素单元及该第二像素单J Li ο
2.如权利要求I所述的显示面板,其特征在于,该第三数据线最紧临该第二数据线,而该第一数据线与该第四数据线远离该第三数据及该第二数据线。
3.如权利要求2所述的显示面板,其特征在于,另包括第三像素单元及第四像素单元,依序排列于第二列上,其中,该第一列与该第二列不同列。
4.如权利要求3所述的显示面板,其特征在于,该第三次像素电性连接于该第一数据线,且该第四次像素电性连接于该第二数据线。
5.如权利要求4所述的显示面板,其特征在于, 该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第一栅极线与第四数据线、该第二次像素电性连接于该第二栅极线与该第四数据线以及该第三次像素电性连接于该第三栅极线与该第四数据线;以及 该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第六栅极线与第三数据线、该第五次像素电性连接于该第五栅极线与该第三数据线以及该第六次像素电性连接于该第四栅极线与该第三数据线. 其中依序排列的该第三数据线及该第四数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。
6.如权利要求4所述的显示面板,其特征在于, 该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第三栅极线与第三数据线、该第二次像素电性连接于该第二栅极线与该第三数据线以及该第三次像素电性连接于该第一栅极线与该第三数据线;以及 该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与第六次像素,该第四次像素电性连接于该第四栅极线与第四数据线、该第五次像素电性连接于该第五栅极线与该第四数据线以及该第六次像素电性连接于该第六栅极线与该第四数据线. 其中依序排列的该第三数据线及该第四数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。
7.如权利要求3所述的显示面板,其特征在于,该第三次像素电性连接于该第二数据线,且该第四次像素电性连接于该第一数据线。
8.如权利要求7所述的显示面板,其特征在于, 该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第一栅极线与第三数据线、该第二次像素电性连接于该第二栅极线与第四数据线以及该第三次像素电性连接于该第三栅极线与该第四数据线;以及 该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第六栅极线与该第三数据线、该第五次像素电性连接于该第五栅极线与该第三数据线以及该第六次像素电性连接于该第四栅极线与该第四数据线; 其中依序排列的该第三数据线及该第四数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。
9.如权利要求I所述的显示面板,其特征在于,该第一次像素、该第二次像素、该第三次像素、该第四次像素、该第五次像素与该第六次像素分别包括第一像素电极与第二像素电极。
10.如权利要求9所述的显示面板,其特征在于,另包括第一共通线与第二共通线,其中该第一次像素、该第二次像素与该第三次像素的该第一像素电极分别与该第一共通线形成储存电容,且该第四次像素、该第五次像素与该第六次像素的该第一像素电极分别与该第二共通线形成储存电容。
11.如权利要求9所述的显示面板,其特征在于,另包括第一电荷分享线与第二电荷分享线,其中该第一电荷分享线分别用以对该第一次像素、该第二次像素与该第三次像素的该第二像素电极进行电荷分享,且该第二电荷分享线分别用以对该第四次像素、该第五次像素与该第六次像素的该第二像素电极进行电荷分享。
12.如权利要求1、5、6或8所述的显示面板,其特征在于,该第一次像素与该第四次像素显示相同的颜色、该第二次像素与该第五次像素显示相同的颜色,以及该第三次像素与该第六次像素显示相同的颜色。
13.—种显示面板,其特征在于,包括 第一像素单元与第二像素单元,依序排列于第一列上;其中, 该第一像素单元至少包括分别显示不同颜色的第一次像素、第二次像素与第三次像素,该第一次像素电性连接于第一栅极线与第二数据线、该第二次像素电性连接于第三栅极线与该第二数据线以及该第三次像素电性连接于第二栅极线与该第二数据线;以及 该第二像素单元至少包括分别显示不同颜色的第四次像素、第五次像素与第六次像素,该第四次像素电性连接于第四栅极线与第一数据线、该第五次像素电性连接于第五栅极线与第三数据线以及该第六次像素电性连接于第六栅极线与该第三数据线; 其中依序排列的该第一数据线、该第二数据线、该第三数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第一像素单元及该第二像素单元。
14.如权利要求13所述的显示面板,其特征在于,该第二数据线经过该第一像素单元的该第一次像素与该第二次像素之间以及该第二像素单元的该第四次像素与该第五次像素之间。
15.如权利要求13所述的显示面板,其特征在于,另包括第三像素单元及第四像素单元,依序排列于第二列上,其中,该第一列与该第二列不同列。
16.如权利要求15所述的显示面板,其特征在于, 该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第一栅极线与第四数据线、该第二次像素电性连接于该第三栅极线与该第四数据线以及该第三次像素电性连接于该第二栅极线与该第四数据线;以及 该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第四栅极线与该第三数据线、该第五次像素电性连接于该第五栅极线与第五数据线以及该第六次像素电性连接于该第六栅极线与该第五数据线. 其中依序排列的该第三数据线、该第四数据线、该第五数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。
17.如权利要求16所述的显示面板,其特征在于,该第四数据线经过该第三像素单元的该第一次像素与该第二次像素之间以及该第四像素单元的该第四次像素与该第五次像素之间。
18.如权利要求13所述的显示面板,其特征在于,该第一次像素、该第二次像素、该第三次像素、该第四次像素、该第五次像素与该第六次像素分别包括第一像素电极与第二像素电极。
19.如权利要求18所述的显示面板,其特征在于,另包括第一共通线与第二共通线,其中该第一次像素、该第二次像素与该第三次像素的该第一像素电极分别与该第一共通线形成储存电容,且该第四次像素、该第五次像素与该第六次像素的该第一像素电极分别与该第二共通线形成储存电容。
20.如权利要求18所述的显示面板,其特征在于,另包括第一电荷分享线与第二电荷分享线,其中该第一电荷分享线分别用以对该第一次像素、该第二次像素与该第三次像素的该第二像素电极进行电荷分享,且该第二电荷分享线分别用以对该第四次像素、该第五次像素与该第六次像素的该第二像素电极进行电荷分享。
21.如权利要求13或16所述的显示面板,其特征在于,该第一次像素与该第四次像素显示相同的颜色、该第二次像素与该第五次像素显示相同的颜色以及该第三次像素与该第六次像素显示相同的颜色。
22.—种显示面板,其特征在于,包括 第一像素单元与第二像素单元,依序排列于第一列上;其中, 该第一像素单元至少包括分别显示不同颜色的第一次像素、第二次像素与第三次像素,该第一次像素电性连接于第二栅极线与第二数据线、该第二次像素电性连接于第三栅极线与该第二数据线以及该第三次像素电性连接于第一栅极线与该第二数据线;以及 该第二像素单元至少包括分别显示不同颜色的第四次像素、第五次像素与第六次像素,该第四次像素电性连接于第五栅极线与第一数据线、该第五次像素电性连接于第四栅极线与第三数据线以及该第六次像素电性连接于第六栅极线与该第三数据线; 其中依序排列的该第一数据线、该第二数据线、该第三数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第一像素单元及该第二像素单元。
23.如权利要求22所述的显示面板,其特征在于,该第二数据线经过该第一像素单元的该第一次像素与该第二次像素之间以及该第二像素单元的该第四次像素与该第五次像素之间。
24.如权利要求22所述的显示面板,其特征在于,另包括第三像素单元及第四像素单元,依序排列于第二列上,其中,该第一列与该第二列不同列。
25.如权利要求24所述的显示面板,其特征在于, 该第三像素单元至少包括分别显示不同颜色的该第一次像素、该第二次像素与该第三次像素,该第一次像素电性连接于该第二栅极线与第四数据线、该第二次像素电性连接于该第三栅极线与该第四数据线以及该第三次像素电性连接于该第一栅极线与该第四数据线;以及 该第四像素单元至少包括分别显示不同颜色的该第四次像素、该第五次像素与该第六次像素,该第四次像素电性连接于该第五栅极线与该第三数据线、该第五次像素电性连接于该第四栅极线与第五数据线以及该第六次像素电性连接于该第六栅极线与该第五数据线. 其中依序排列的该第三数据线、该第四数据线、该第五数据线与依序排列的该第一栅极线、该第二栅极线、该第三栅极线、该第四栅极线、该第五栅极线以及该第六栅极线交错,以定义出该第三像素单元及该第四像素单元。
26.如权利要求25所述的显示面板,其特征在于,该第四数据线经过该第三像素单元的该第一次像素与该第二次像素之间以及该第四像素单元的该第四次像素与该第五次像素之间。
27.如权利要求22所述的显示面板,其特征在于,该第一次像素、该第二次像素、该第三次像素、该第四次像素、该第五次像素与该第六次像素分别包括第一像素电极与第二像素电极。
28.如权利要求27所述的显示面板,其特征在于,另包括第一共通线与第二共通线,其中该第一次像素、该第二次像素与该第三次像素的该第一像素电极分别与该第一共通线形成储存电容,且该第四次像素、该第五次像素与该第六次像素的该第一像素电极分别与该第二共通线形成储存电容。
29.如权利要求27所述的显示面板,其特征在于,另包括第一电荷分享线与第二电荷分享线,其中该第一电荷分享线分别用以对该第一次像素、该第二次像素与该第三次像素的该第二像素电极进行电荷分享,且该第二电荷分享线分别用以对该第四次像素、该第五次像素与该第六次像素的该第二像素电极进行电荷分享。
30.如权利要求22或25所述的显示面板,其特征在于,该第一次像素与该第四次像素显示相同的颜色、该第二次像素与该第五次像素显示相同的颜色以及该第三次像素与该第六次像素显示相同的颜色。
全文摘要
本发明公开了一种显示面板,包括多个像素单元。各像素单元至少包括分别显示不同颜色的三个次像素,其中此三个次像素与三条不同的栅极线电性连接,且三个次像素的其中至少两个与同一条数据线电性连接。
文档编号G02F1/133GK102914923SQ20121038245
公开日2013年2月6日 申请日期2012年10月10日 优先权日2012年8月27日
发明者陈一清, 黄郁升, 陈嘉伟, 黄俊儒 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1