一种语音信号回波抵消装置的制造方法_2

文档序号:9126181阅读:来源:国知局
SD00_0,15 脚接 HP_Detect,16 脚接 Aud1_Xi2sSD10,17 脚接 Xi2cSCL0,18 脚接Xi2cSDA0,4 脚接 MicP,3 脚接 Linein_L,5 脚接 MicN, 6 脚接 Linein_R,31 脚接 HP-L, 29 脚接 HP-P,25 脚接 SPK_0UT_LP,23 脚接 SPK_0UT_LN,22 脚接 SPK_0UT_RP,19 脚接 SPK_0UT_RN。
[0030]WM8960音频芯片共有3路音频的输入输出,图中为其中一路音频输入输出的电路连接,WP1、WP2分别为芯片WM8960的两段插槽。WPl的I脚、2脚、15脚和16脚都接地,3脚和4脚接5伏电压,11脚和13脚接3.3伏电压,5脚S5PV210芯片的Xi2cSCL0脚,6脚接S5PV210芯片的Xi2cSDA0脚,7脚与音频电路连接图中对应的HP-Detectl相连,8脚与S5PV210的Xi2sSD10脚相连,9脚与S5PV210芯片的Xi2sSD00_0脚相连,10脚与S5PV210的Xi2sLRCK0 脚相连,12 脚与 S5PV210 的 Xi2sSCLK0 相连,14 脚与 S5PV210 芯片的 Xi2sCDCLK0相连。WP2的3脚、4脚、5脚和6脚分别接S5PV210芯片的SPK_0UT_RP1脚、SPK_0UT_RN1脚、SPK_0UT_LP1脚和SPK_0UT_LN1脚,7脚、8脚分别与音频电路连接图中对应的HP-L1、HP-Pl相连,9脚和10脚接相应电路实现,12脚和14脚分别接Header 5x2芯片的2脚和I脚,11脚和13脚分别串联电阻后和15脚接地。
[0031]如图5所示,DDR2内存条的电路连接,其中,AO-A13接S5PV210芯片的XmlADDR[13:0],G2 接 XmlBAO, G3 接 XmlBAl, Gl 接 XmlCSnl/BA2,A8 接 XmlDQSnO, B7 接XmlDQSO, B3 接 XmlDMO,F8 接 XmlSCLKn,E8 接 XmlSCLK,F7 接 XmlRASn,G7 接 XmlCASn,G8接 XmlCSnO, F2 接 XmlCKEO, F3 接 Xmlffen, DQ0-DQ7 接 S5PV210 芯片的 XmlDATA[0:7]。
[0032]如图6所示,UART串口的电路连接,UART串口主要采用sp3232芯片与S5PV210芯片相应管脚以及外部电路连接的方式。如图6所示,11脚、12脚、10脚、9脚分别与S5PV210芯片的XuTXDO、XuRXDO、XuTXD3、XuRXD3相连,I脚和3脚通过电容相连,4脚和5脚通过电容相连,2脚、6脚、15脚接地,16脚接3.3伏电压。
[0033]如图7所示,NAND FLASH闪存的电路连接,采用K9K8G08U0B芯片与S5PV210芯片直接或间接相连的方式。I脚、12脚、19脚、24脚34脚、37脚和38脚接3.3伏电压,2脚、13脚、23脚、25脚和48脚接地,7脚、8脚、9脚和10脚分别接S5PV210的XmOFRnBO/ONDXL_INTO、XmOFREn、XmOCSn2/NFCSnO、XmOCSn3/NFCSnl,16 脚、17 脚和 18 脚分别接 S5PV210 的XmOFCLE/ONDAVD、XmOFALE/ONDSMCLK、XmOFWEn/ONDRPn, 29 脚、30 脚、31 脚和 32 脚分别接S5PV210 的 XmODATAO、XmODATAl、XmODATA2、XmODATA3,41 脚、42 脚、43 脚和 44 脚分别接S5PV210 的 XmODATA4、XmODATA5、XmODATA6、XmODATA7。
[0034]如图8所示,复位电路的连接,采用MAX811芯片与S5PV210芯片直接或间接连接的方式,MAX811芯片的2脚和3脚分别接S5PV210的M_nRESET和XnRESET。
[0035]以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本实用新型的保护范围。
【主权项】
1.一种语音信号回波抵消装置,其特征是,由语音信号处理器、语音编码芯片、语音解码芯片、存储器、复位电路组成,语音编码芯片的输入端接入预处理之后的语音信号,语音编码芯片的输出端与语音信号处理器的输入端相连,语音信号处理器的输出端与语音解码芯片的输入端相连,语音解码芯片的输出端经过后处理连接语音输出装置,存储器和复位电路均与语音信号处理器相连。2.根据权利要求1所述的一种语音信号回波抵消装置,其特征是,语音编码芯片的输出端直接或通过逻辑电路间接与语音信号处理器的输入端相连。3.根据权利要求1所述的一种语音信号回波抵消装置,其特征是,语音信号处理器的输出端直接或通过逻辑电路间接与语音解码芯片的输入端相连。4.根据权利要求1所述的一种语音信号回波抵消装置,其特征是,存储器和复位电路均直接或通过逻辑电路间接与语音信号处理器相连。5.根据权利要求1所述的一种语音信号回波抵消装置,其特征是,所述语音编码芯片和语音解码芯片分别为语音编码/解码集成芯片。6.根据权利要求5所述的一种语音信号回波抵消装置,其特征是,所述语音编码/解码集成芯片采用WM8960芯片。7.根据权利要求1所述的一种语音信号回波抵消装置,其特征是,所述语音信号处理器为S5PV210微处理器。8.根据权利要求1所述的一种语音信号回波抵消装置,其特征是,所述语音信号处理器连接语音回波抵消软件。9.根据权利要求6所述的一种语音信号回波抵消装置,其特征是,所述语音编码/解码集成芯片的3脚、4脚、5脚、6脚为预处理后的音频输入端,19脚、22脚、23脚、25脚为回波抵消后的音频输出端;语音编码/解码集成芯片的数模音频数据输入端14脚和模数音频数据输出端16脚分别与语音信号处理器的10脚、11脚相对应。
【专利摘要】本实用新型公开了一种语音信号回波抵消装置,其特征是,由语音信号处理器、语音编码芯片、语音解码芯片、存储器、复位电路组成,语音编码芯片的输入端接入预处理之后的语音信号,语音编码芯片的输出端与语音信号处理器的输入端相连,语音信号处理器的输出端与语音解码芯片的输入端相连,语音解码芯片的输出端经过后处理连接语音输出装置,存储器和复位电路均与语音信号处理器相连;本实用新型所述一种语音信号回波抵消装置结构简单,体积小,成本低,应用广泛,可用于声学仪器的回波抵消,还可安装在所有希望获得清楚传输声音的设备或装置中,在通讯设备中使用可大幅提高设备的性能。
【IPC分类】H04M9/08, G10L21/0208
【公开号】CN204791956
【申请号】CN201520384603
【发明人】仇晓梅, 梁瑞宇, 王青云, 吕晓敏, 马安骏, 房徐琪
【申请人】南京工程学院
【公开日】2015年11月18日
【申请日】2015年6月5日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1