辐射探测器和制造辐射探测器的方法

文档序号:5864316阅读:195来源:国知局
专利名称:辐射探测器和制造辐射探测器的方法
技术领域
本发明涉及一种辐射探测器和制造辐射探测器的方法。此外,本发明涉及一种X 射线探测器和包括此类辐射探测器的成像系统。
背景技术
具有像素阵列的辐射探测器被应用于例如CT成像系统中,以便在探测器已经离 开被扫描对象后提供对探测器上入射辐射的充分精确的测量。与例如将Cd(Zn)Te作为 传感器材料相比,用于辐射探测器的易制造的半导体材料,诸如硅,在例如成本方面是有利 的。尽管Cd(Zn)Te具有比硅高得多的阻止能力并表现出小得多的导致像素间串扰的康普 顿(Compton)散射,但Cd(Zn)I1e表现出很强的K-荧光(K_fluorescence),这使能量分辨 率下降并且还可能导致像素间串扰。此外,Cd(Si)Te是一种昂贵的材料,难以大尺寸制造, 并且由于其易碎性,表现出层厚度方面的局限性。相反,基于诸如硅的半导体材料的辐射探 测器的K-荧光可以忽略。尽管硅对于较高的X射线能量(IOOkeV左右)几乎透明,而对低 于35keV的光子能量却吸收良好。然而,对于中等光子能量而言极有可能存在康普顿散射, 这会改变光子的方向及其能量,导致相邻以及较远像素之间的空间和频域串扰。同时,与 Cd(Zn) Te相反,基于半导体的辐射探测器能够受益于工业中常规使用的成熟和周知的半导 体技术。此类基于半导体的辐射探测器的一个主要缺点是像素间串扰的量,这主要是由于 康普顿散射,其降低了图像质量。对于任何相关像素尺寸都是这种情况,因为康普顿散射光 子在硅内部穿过长达数厘米范围的远距离,因此容易诱发不相邻像素之间的空间串扰。JP59064587公开了一种用于降低由X射线CT单元中辐射探测器上的放射性射线 散射导致的相邻辐射探测器之间串扰的辐射探测器。将半导体辐射探测器和信号提取装置 固定到金属制成的准直器板上,该金属对放射性射线具有较高的阻止能力。准直器板在衰 减相邻辐射探测器间的放射性射线散射效应的同时,充当负电极,其大大降低了由散射的 放射性射线导致的相邻辐射探测器之间的串扰。这种辐射探测器的缺点是仅降低了相邻辐 射探测器之间的串扰,而未降低每个辐射探测器的像素之间的串扰。此外,它需要复杂的加 工工艺,其中,辐射探测器被安装到降低辐射探测器之间串扰的准直器板上。

发明内容
本发明的目的在于提供一种辐射探测器,其中,不仅降低了不同探测器之间的串 扰,而且还降低了每个辐射探测器的不同像素之间的串扰,其制造容易整合到现有制造工 艺中。本发明由独立权利要求限定。从属权利要求限定了有利的实施例。这一目的是通过在半导体材料中提供沟槽实现的,该沟槽围绕每个像素并至少部 分地被阻隔材料填充,阻隔材料吸收由入射辐射生成的光子的至少一部分。于是,围绕每个 像素的沟槽具有以下性质其能够吸收一部分辐射生成的光子,从而降低像素之间入射辐 射的串扰散射。通过这种方式,降低了从像素进入相邻像素的辐射串扰的量。此外,可以通过简单的方式将沟槽整合到标准半导体工艺中,用以制造根据本发明的辐射探测器。例如, 用于制造根据本发明的辐射探测器的CMOS(互补金属氧化物半导体)工艺实现了根据本发 明的辐射探测器的简单和廉价的制造,其中,通过简单的方式整合了沟槽的制造。有利地, 半导体材料包括硅,对于硅而言可利用标准而低成本的制造工艺。在根据本发明的辐射探测器的实施例中,每个像素包括子像素的阵列并且每个子 像素被沟槽围绕。这进一步降低了辐射探测器中串扰的量。在另一实施例中,一群相邻的 子像素被沟槽围绕。这允许优化子像素的有效面积的尺寸并降低串扰,因为沟槽占据一定 面积,这减少了像素和子像素的有效面积,但另一方面也降低了串扰。例如,这允许以接受 阵列子像素之间的一些空间串扰为代价来提高子像素阵列有效面积的覆盖度。在根据本发明的辐射探测器的实施例中,阻隔材料包括在35keV能量以上不表现 出K荧光的材料。由此可以使不希望的串扰效应最小化。在根据本发明的辐射探测器的实施例中,沟槽中阻隔材料的填充系数在整个探测 器上可设计地变化。通过这种方式,实现了沟槽的第一部分具有这样的阻隔材料的填充系 数或填充体积,即该填充系数或填充体积不同于沟槽的第二部分的填充系数或填充体积。 例如,沟槽的第一部分围绕像素,而沟槽的第二部分围绕子像素或一群子像素。这有利地实 现了对用于填充的材料、沟槽的尺寸和填充工艺所得质量之间的优化。在根据本发明的辐射探测器的实施例中,阻隔材料是具有中等原子序数Z的材 料。这实现了入射辐射生成的光子在沟槽中的有效吸收。用于阻隔材料的有利材料是钼、 银或钨。在根据本发明的辐射探测器的实施例中,沟槽在转换层中的深度处于20μπι和 600 μ m之间的范围内。这实现了与光子穿入到半导体材料层中的最大深度对应的沟槽深 度,从而使串扰最小化。该目的还通过制造根据本发明的辐射探测器的方法实现,其中,在半导体材料衬 底中提供沟槽,之后利用隔离层覆盖沟槽的表面。此后,在衬底上制造像素的阵列,从而使 每个像素都被沟槽围绕。最后,利用阻隔材料至少部分地填充沟槽,阻隔材料吸收由入射辐 射生成的光子的至少一部分。提供沟槽以及至少部分地填充沟槽所需的步骤都是可以整合 到标准半导体制造工艺中的工艺步骤,从而实现了根据本发明的辐射探测器的廉价而简单 的制造。例如,可以通过深度反应离子蚀刻(DRIE)在衬底内产生沟槽,其中,沟槽的形式 或几何结构是大体上是垂直的。备选地,可以使用湿法蚀刻技术来在衬底中产生沟槽。可 以应用这些不同的蚀刻技术来调节沟槽的形式以实现利用阻隔材料对沟槽的最佳填充。在根据本发明的方法的实施例中,至少部分地填充沟槽的步骤包括由配给装置在 沟槽内部选择性地设置阻隔材料的步骤。通过这种方式,可以在沟槽中相继地应用阻隔材 料。例如,墨喷印刷机在沟槽内部设置阻隔材料。这是在沟槽内部应用阻隔材料的简单方 式的范例。此外,这实现了利用不同体积的阻隔材料选择性地设置沟槽的各部分。例如,可 以利用与沟槽的第二部分不同的阻隔材料填充体积来填充沟槽的第一部分。作为范例,在根据本发明的方法中,可以应用嵌入环氧胶中金属粉末作为阻隔材 料。有利地,环氧胶可以同时被用作胶合剂,从而在沟槽顶部安装另一装置,例如抗散射网 格。
在根据本发明的方法的另一实施例中,至少部分地填充沟槽的步骤包括应用掩蔽 层的步骤,掩蔽层为沟槽中要至少部分地被填充的那些部分限定开口。这样能够在一个工 艺步骤中在整个衬底上的沟槽内应用阻隔材料。该目的还通过包括根据本发明的辐射探测器的X射线探测器以及通过包括根据 本发明的X射线辐射探测器的成像系统,尤其是X射线、CT、PET、SPECT或核成像装置实现。根据本发明的辐射探测器可以用于电磁辐射,尤其是X辐射或Y辐射的定量和/ 或定性探测。辐射探测器通常将具有未明确提及的附加部件,例如光阀、抗散射网格、电子电 路、外壳等,因为它们对于本领域的技术人员而言是显而易见的,其中,通常以这样一种方 式布置这些部件,使得仅能够从相对于探测器的特定进入方向向该探测器上辐照光子。


图1示意性地示出了根据本发明的辐射探测器的一部分的顶视图;图2a_2c示意性地图示说明了制造根据本发明的辐射探测器的方法,示出了该辐 射探测器的一部分的截面图;以及图3示意性地图示说明了根据本发明的辐射探测器的一部分,示出了辐射探测器 的一部分的截面图。附图中类似的附图标记表示相同或类似的部件。
具体实施例方式“频谱CT”被认为具有通过以下方式使目前的CT系统发生革命的潜质,即,将X射 线管生成的并穿过被扫描对象的多色(poly-chromaticU射线束中包含的频谱信息用于 提供新的对诊断非常关键的信息。用于频谱CT成像系统的使能技术是一种探测器,该探测 器能够提供对击中被扫描对象后方探测器的光子能谱的充分精确的估计。由于出于图像重 建的原因,探测器还暴露于直接射束,所以看到直接射束的探测器像素中的光子计数率非 常大(大约每mm2每秒IO9个光子,即每mm2 lOOOMcps)。然而,预计读出电子线路能够处 理至多lOMcps。为了限制计数率,可以将探测器的传感器部分(其中,X射线光子交互作 用并生成电荷脉冲,电荷脉冲进一步由读出电子线路评估)子结构化为小的子像素(例如 300ymX300ym)以及若干不同传感器层(三维子结构化),其中,传感器层中的每个子像 素具有其自己的能量解析读出电子线路通道,该通道具有针对每个能量的子通道。作为用于频谱CT的传感器材料,由于CZT或CdTe相对高的X射线阻止能力(大 约3mm厚的CZT被认为足以完全代替当前使用的GOS闪烁体),人们对CZT或CdTe很感兴 趣。然而,这种高阻止能力在某种程度上也是缺点为了将传感器层内子像素的最大计数率 限制为大约lOMcps,以便使服务的读出电子线路通道仅很少得看到脉冲积累,第一传感器 层(像素为300 μ mX 300 μ m)将需要远低于IOOym的厚度。但由于CZT的易碎性,能否制 造这些CZT薄层存在疑问。此外,由于被限定为由“横向扩展”除以厚度的高宽比小得多, 在那些厚度低于100 μ m的非常薄的层中,失去了小像素效应的优点。为了解决以上问题,提出将像硅那样阻止能力低的材料用作频谱CT的传感器材 料,可能结合还用于计数模式的CZT或CdTe,或甚至结合能量积分的GOS层。由于Si的低原子序数Z= 14,与CZT或CdTe的情况相比,X射线的衰减更小。因此,为了实现不高于 IOMcps的计数率,能量解析计数探测器中由Si制成的堆栈探测器的顶层的层厚在1. 7mm范 围内。顶层以下的转换层厚的度甚至可以逐层相继增大。因此,可以容易地制造出包括以 若干层Si作为直接转换材料的频谱CT探测器。Si的进一步优点在于,它比CZT更为便宜, 更加容易制造(甚至可能在标准CMOS制造工艺中制造),且几乎没有K荧光串扰,因为K边 缘能量低于^eV且荧光产出(即,发生与K荧光交互作用的频率度量)仅为4.1%。图1示出了辐射探测器10的一部分的顶视图,辐射探测器10具有像素1的2X3 阵列以及针对每个像素1的子像素2的3X3阵列。由连接到像素1和子像素2的读出电 子线路(未示出)探测像素1和子像素2中生成的光子。在这种情况下,沟槽3围绕每个 像素1和每个子像素2。在衬底4(未示出)内提供了沟槽3,还在衬底上提供了像素1和 子像素2。沟槽3填充有阻隔材料,阻隔材料通过吸收辐射探测器10上的入射辐射生成的 一部分由光子来降低像素1之间和子像素2之间的串扰的量。最有效的阻隔材料具有中 等的ζ序数。例如钼、银或钨是合适的阻隔材料。如果具有高ζ序数的材料的K边缘位于 35-70keV能量范围以上或以内,它们较不合适,因为串扰主要发生在35-70keV的能量范围 内;在这种情况下,阻隔材料会遭受K边缘以下K-荧光和较低吸收效率的影响。示说明了制造根据本发明的辐射探测器10的方法,示出了辐射探测 器10的一部分的截面图。在衬底4中,在包括硅的这一范例中,在这种情况下,通过应用 DRIE (“深度反应离子蚀刻”)蚀刻形成沟槽3,这会获得相对直的并且垂直的沟槽3的壁,如 图加所示。例如,可以应用氧化掩蔽层以限定形成沟槽3的区域。根据衬底4的厚度以及 导致串扰的X射线光子到达衬底4内部的最大深度,沟槽3的深度优选在20 μ m到600 μ m 的范围内。根据像素1和子像素2的尺寸,将相邻像素1和子像素2之间距离的沟槽3宽 度或尺寸限定在例如50μπι到300 μ m的范围内。接下来,例如,如图2b所示,通过标准的CMOS工艺在沟槽3之间提供像素1。此 外,为沟槽的壁和底部提供隔离层6。可以通过任何公知的隔离层形成步骤,诸如热氧化或 钝化来执行这一工艺步骤。可以在制造像素1之前、期间或之后进行形成隔离层6的这一 步骤。然后利用适当阻隔材料填充沟槽3,如图2c所示。隔离层6至少为沟槽3中的阻隔 材料以及衬底4、像素1和子像素2之间提供电隔离。可以完全地或部分地执行沟槽3的填 充。通过应用合适的技术,甚至可能制造具有阻隔材料的沟槽3的填充系数在整个辐射探 测器上变化的辐射探测器10。例如,将围绕像素1的沟槽3填充到与子像素周围的沟槽3 不同的程度。合适的技术例如是墨喷印刷,其中,以某种连续方式填充沟槽3。通过这种方 式,可以选择性地在沟槽3中设置阻隔材料并根据衬底4上沟槽3的部分的位置设计或调 节沟槽3的填充系数。另一种合适的技术例如是丝网印刷,其中,应用掩蔽层,用以在要至 少部分填充沟槽3的部分的位置上限定开口。之后可以应用另一填充步骤,或者任选地,可 以应用第二掩蔽层以填充沟槽3的剩余部分并提高已经通过先前的掩蔽层步骤至少部分 地填充的沟槽3的填充系数。例如,可以应用嵌入环氧胶中金属粉末作为阻隔材料。可以根据沟槽3的深度优 化金属粉末和环氧树脂的颗粒大小以实现沟槽3的最佳填充。此外,环氧树脂还用作胶粘 剂,用于在探测器10的顶部安装例如ASG( “抗散射网格”),获得辐射探测器10和ASG之 间最佳温度系数匹配。
在最终的固化步骤硬化阻隔材料之前,可以有利地应用预退火工艺步骤和前侧晶 片清洗步骤。可以应用其他蚀刻技术,获得与应用DRIE蚀刻时的沟槽3的不同几何结构。例 如,可以使用KOH作为蚀刻剂来施加湿法蚀刻技术,这是比干法蚀刻更快的蚀刻工艺,获得 了沟槽3的较不平直但更倾斜的壁,如图3所示。在至少部分填充的沟槽3顶部,可以提供一层反射材料以防止辐射进入阻隔材 料。根据本发明的辐射探测器不限于在具有能量解析X射线光子计数CT中的串扰抑 制,而是还有益于包括像素的Si探测器中的串扰抑制。最后应当指出,在本申请中,“包括”一词不排除其他元件或步骤的存在,“一”或 “一个”并不排除多个,且单个处理器或其他单元可以实现若干模块的功能。本发明体现在 每个新颖的特征要素和特征要素的每种组合中。此外,权利要求中的附图标记不应被解释 为限制它们的范围。
权利要求
1.一种辐射探测器(10),包括像素(1)的阵列,其中,每个像素(1)包括用于将入射 辐射转换成电信号的半导体材料的转换层G),并且其中,每个像素(10)被至少部分地填 充有阻隔材料的沟槽(3)围绕,所述阻隔材料吸收由所述入射辐射生成的光子的至少一部 分。
2.根据权利要求1所述的辐射探测器(10),其中,每个像素(1)包括子像素O)的阵 列,并且其中,每个子像素( 被所述沟槽(3)围绕。
3.根据权利要求1所述的辐射探测器(10),其中,每个像素(1)包括子像素O)的阵 列,并且其中,一群相邻的子像素( 被所述沟槽(3)围绕。
4.根据权利要求1到3中的任一项所述的辐射探测器(10),其中,在所述沟槽(3)中 的所述阻隔材料的填充系数在整个所述探测器(10)上能设计地变化。
5.根据权利要求1所述的辐射探测器(10),其中,所述阻隔材料包括在35keV能量以 上不表现出K荧光的材料。
6.根据权利要求1所述的辐射探测器(10),其中,所述阻隔材料包括钼、银或钨。
7.根据权利要求1到4中的任一项所述的辐射探测器(10),其中,所述阻隔材料是具 有中等原子序数Z的材料。
8.根据权利要求1所述的辐射探测器(10),其中,所述沟槽(3)在所述转换层⑷中 的深度处于20μπι和600 μ m之间的范围内。
9.一种制造辐射探测器(10)的方法,包括以下步骤 -提供半导体材料的衬底(4);-在所述衬底(4)中提供沟槽(3); -利用隔离层(6)覆盖所述沟槽(3)的表面;-在所述衬底(4)上提供像素(1)的阵列,其中,每个像素(1)被所述沟槽(3)围绕; -利用阻隔材料至少部分地填充所述沟槽(3),所述阻隔材料吸收由入射辐射生成的 光子的至少一部分。
10.根据权利要求9所述的方法,其中,所述至少部分地填充所述沟槽(3)的步骤包括 通过配给装置在所述沟槽(3)内部选择性地设置所述阻隔材料的步骤。
11.根据权利要求9所述的方法,其中,所述至少部分地填充所述沟槽(3)的步骤包括应用掩蔽层的步骤,所述掩蔽层为所述沟槽(3)中将至少部分地被填充的那些部分限定开□。
12.一种包括根据权利要求1所述的辐射探测器(10)的X射线探测器。
13.一种成像系统,尤其是X射线、CT、PET、SPECT或核成像装置,包括根据权利要求1 所述的X射线辐射探测器(10)。
全文摘要
本发明涉及一种辐射探测器(10),包括像素(1)的阵列,其中,每个像素(1)包括用于将入射辐射转换成电信号的半导体材料(4)的转换层,并且其中,每个像素(10)被至少部分填充有阻隔材料的沟槽(3)围绕,所述阻隔材料吸收所述入射辐射生成的光子的至少一部分。本发明还涉及一种制造这种辐射探测器(10)的方法。
文档编号G01T1/29GK102066976SQ200980122524
公开日2011年5月18日 申请日期2009年6月9日 优先权日2008年6月16日
发明者C·赫尔曼, G·福格特米尔, K·J·恩格尔 申请人:皇家飞利浦电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1