电子式通用互感器校验仪的制作方法

文档序号:5890904阅读:121来源:国知局
专利名称:电子式通用互感器校验仪的制作方法
技术领域
本实用新型涉及电力系统数字化中的互感器校验技术领域,特别适合数字化变电 站中涉及一种对电磁式和电子式电力互感器的测量精度进行校验的电子式通用互感器校 验仪。
背景技术
电力对一个国家的重要性不言而喻,作为电力的载体电力系统的稳定运行是必须 保证的。电力互感器在电网中起着电能计量和继电保护的作用,这对保证电网的正常运行 至关重大。互感器校验仪是用来测试互感器误差的专用精密仪器,因此高精度互感器校验 仪的研制显得尤为重要。在电力系统数字化及网络化浪潮的推动下,现今处于电磁式互感器和电子式互感 器的新旧交替之际。他们的输出主要区别在以下三个方面1)电磁式电力互感器根据测试 对象的不同又可分为电磁式电压互感器和电磁式电流互感器,他们的二次侧输出的有效值 分别为57. 7V和1A/5A,电子式互感器虽然也可以分为电子式电流互感器和电子式电压互 感器,但是它们输出的标准值分别为1. 625V 6. 5V和22. 5mV 4V,由此可看出两种互感 器的输出信号的差别很大。2)电子式互感器可以具有数字信号输出接口,而传统的电磁式 电力互感器则不具备数字接口。具有数字信号输出接口的电子式互感器称为数字式电子式 互感器,具有模拟信号输出接口的电子式互感器称为模拟式电子式互感器。少数情况下电 子式互感器既设置数字信号输出接口也设置模拟信号输出接口,可视实际使用哪种输出而 相应处理。3)电磁式互感器和电子式互感器的测试原理不同,电磁式互感器基于电磁感应 原理制造,但是存在一些致命的缺点,如体积庞大笨重、磁饱和、动态范围小和绝缘设计困 难等,电子式互感器基于现代的传感技术和光电子技术,体积小巧,测试精度高,便于数字 化组网发装。电子式互感器必将取代电磁式互感器是世界的共识。由以上的分析可知,由于模拟式电子式互感器的模拟输出为弱电压信号,与电磁 式互感器的输出差异巨大,并且数字式电子式互感器同时具有数字式信号输出,传统的互 感器校验仪无法完成对电子式互感器的校验。因此,研制一种既可以校验模拟式电子式互 感器又可以校验数字式电子式互感器的校验设备是十分必要的。目前互感器校验装置采用的主流方法是直接法,即利用电子装置直接取得标准信 号和待测信号的有效值和相位,然后再计算它们之间的比差和角差。这种电子设备的实现 方式可以大体上分为两大类基于计算机的虚拟仪器和基于数字微处理芯片的便携式电子 设备。虚拟仪器虽然功能强大,但是成本高昂,且不便于外出携带,工作环境要求苛刻。而 采用高性能微处理器设计的便携式校验设备不仅价格低廉,环境耐受性强,而且测试精度 丝毫不亚于基于工控机的虚拟仪器,正在成为电子式互感器校验设备的主流。虽然市场上互感器校验仪种类丰富,技术成熟,但是纵观市场,能同时兼容模拟式 电子式互感器和数字式电子式互感器的校验设备还是凤毛麟角,即使是在国家专利的申请 上也可见一斑。

实用新型内容本实用新型目的在于,克服现有技术的缺点,提供一种电子式通用互感器校验仪。为了达到上述目的,本实用新型提供一种电子式通用互感器校验仪,包括模拟信 号调理模块、校验电路模块、高精度数据采集模块、同步时钟模块、FPGA模块、数字信号处理 及存储模块、显示及键盘模块、网络接口模块和通用标准接口模块;所述FPGA模块包括AD 控制及存储模块、同步控制模块、网口控制及存储模块和数据控制中心模块;信号源输出端所提供模拟信号输入到模拟信号调理模块,经模拟信号调理模块调 理转换后输出到校验电路模块,该输出经校验电路模块进行倍率转换后,所得交流电压信 号输出到高精度数据采集模块;该交流电压信号在高精度数据采集模块内部转换成差分信 号后再进行模数转换,所得数字信号输入FPGA模块中的AD控制及存储模块;数字式电子式电压互感器或数字式电子式电流互感器所提供数字信号通过网络 接口模块,送入FPGA模块中的网口控制及存储模块;同步时钟模块和FPGA模块中的同步控制模块之间建立传送控制信号的连接;显示及键盘模块的键盘部份连接到FPGA模块的数据控制中心模块,操作人员操 作键盘部份输入的键盘值送入数据控制中心模块;所述FPGA模块中,同步控制模块和AD控制及存储模块之间建立传送时钟信号的 连接;数据控制中心模块与数字信号处理及存储模块建立通信连接,通过该通信连接进行 三种信息传递(1)当操作人员操作键盘部份输入的键盘值送入数据控制中心模块时,数 据控制中心模块向数字信号处理及存储模块发送中断,把键盘值送到数字信号处理及存储 模块;(2)数字信号处理及存储模块输出控制信号到数据控制中心模块,经数据控制中心 模块分别相应输出,包括输出到模拟信号调理模块、输出到校验电路模块、经AD控制及存 储模块输出到高精度数据采集模块、经网口控制及存储模块输出到网络接口模块,以及经 同步控制模块输出到同步时钟模块;(3)AD控制及存储模块和网口控制及存储模块存储的 数据,经数据控制中心模块输出到数字信号处理及存储模块;数字信号处理及存储模块包括DSP处理器,DSP处理器处理由FPGA模块的数据控 制中心模块输入的键盘值,所产生的控制信号向数据控制中心模块输出;DSP处理器处理 由AD控制及存储模块和网口控制及存储模块输入的数字信号,所得最终运算结果送到显 示及键盘模块中的显示部份,并通过通用标准接口模块向外输出。而且,所述模拟信号调理模块包括标准侧电压信号接入电路、标准侧电流信号接 入电路、待测信号接口电路及调理控制单元,所述信号源输出端包括标准电磁式电压互感 器、标准电磁式电流互感器、模拟式电子式电压互感器和模拟式电子式电流互感器;标准电磁式电压互感器所提供交流电压信号输入到标准侧电压信号接入电路,经 标准侧电压信号接入电路转换为电压信号SVl ;标准电磁式电流互感器所提供交流电流信号输入到标准侧电流信号接入电路,经 标准侧电流信号接入电路转换为电压信号SIl ;模拟式电子式电压互感器所提供模拟电压信号,通过待测信号接口电路接入,该 模拟电压信号标示为电压信号EVl ;模拟式电子式电流互感器所提供模拟电压信号,通过待测信号接口电路接入,该
5模拟电压信号标示为电压信号EIl ;电压信号SV1、SI1、EV1、EI1接入调理控制单元,FPGA模块中的数据控制中心模块 发送控制信号到调理控制单元,调理控制单元根据控制信号从电压信号SVl和SIl中选择 一路作为校验用标准信号STl输出,从电压信号EVl和EIl中选择一路作为校验用待测信 号SEl输出。而且,所述校验电路模块包括校验保护电路、模拟滤波电路、自动倍率切换电路和 校验控制单元,校验用标准信号STl和校验用待测信号SEl同时输入到校验保护电路和模拟滤波 电路,校验用标准信号STl经模拟滤波电路后输出,记为标准信号ST2 ;校验用待测信号SEl 经模拟滤波电路的输出,再经自动倍率切换电路进行放大调整后输出,记为待测信号SE2 ; 标准信号ST2和待测信号SE2送入高精度数据采集模块,FPGA模块中的数据控制中心模块发送控制信号到校验控制单元,经校验控制单元 将校验用标准信号STl和校验用待测信号SEl通过控制校验保护电路接地,经校验控制单 元调整自动倍率切换电路的放大倍率。而且,所述高精度数据采集模块包含两套同样的电路,分别用于对校验用标准信 号STl和校验用待测信号SEl的转换;每套电路包括信号调理电路和AD转换电路,标准信号ST2在相应的一套电路中,经信号调理电路转换为一对差分信号后,送 入AD转换电路转换成数字信号,待测信号SE2在相应的一套电路中,经信号调理电路转换为一对差分信号后,送 入AD转换电路转换成数字信号,FPGA模块中的AD控制及存储模块发送控制信号到两套电路中的AD转换电路,AD 转换电路所得数字信号连接到AD控制及存储模块。而且,所述同步时钟模块和FPGA模块中的同步控制模块之间传送的时钟信号,包 括电时钟信号和光时钟信号;所述同步时钟模块包括一个磁耦隔离单元和两片光电转换 IC;外围设备输出的电时钟信号经磁耦隔离单元送入同步控制模块,同步控制模块发 出的电时钟信号经磁耦隔离单元送出到外围;外围设备输出的光时钟信号经过一片光电转换IC转换成电信号,然后经磁耦隔 离单元送入同步控制模块;同步控制模块发出的电时钟信号经磁耦隔离单元后,送入另一 片光电转换IC转换成光时钟信号送出到外围。而且,显示及键盘模块采用320*240矩阵的LED显示屏和4*4矩阵键盘。而且,网络接口模块集成了光以太网端口和电以太网端口。而且,通用标准接口模块包括串口和USB接口。本实用新型在认真分析测试信号属性的基础上遵循着直接设计的思想,在硬件设 计上采用DSP+FPGA的架构,依靠DSP专用芯片的强大数字处理能力和FPGA芯片的出众的 逻辑控制能力,出色的完成了设计目标在校验对象为电子式电流互感器时精确度等级为 0.2s级,在校验电子式电压互感器时精度为0.2级。与同类仪器相比,本实用新型具有如下 优点1.采用DSP芯片作为数字信号处理器时,在充分保证测试实时性的基础上可选用的处理算法具有较大的灵活性,而这与校验仪的校验精度息息相关;采用FPGA作为时序逻 辑控制器无论是对模拟电路的控制还是与各种通信接口的兼容性都显得游刃有余,而且后 续的可升级空间更大。2.本实用新型的设计是完全建立在对当下主流互感器的输出信号的基础之上,对 不同互感器的校验具有通用性,相比于基于虚拟仪器技术的校验装置,不需要电流电压变 换器等各种辅助设备,降低了成本投入,且操作更加便捷。3.本实用新型集中了光以太网口、电以太网口、USB接口、串行通信接口和光秒脉 冲接口,可以方便快捷地与外围数字设备通信,顺应电力系统数字化及网络化的趋势。4.本实用新型采用LED显示器和键盘作为仪器和人的交互媒介,一方面能应对不 同类别的互感器,增强仪器的智能性;另一方面支持显示测量结果时有数字量和模拟量两 种方式,丰富了显示的信息;5.本实用新型可以灵活地设置秒脉冲属性和模拟信号数字化过程中的采样率,在 与各式电子式互感器兼容的同时可以灵活地增加采样频率来有效降低输出数字量的白噪 声的干扰。6.本实用新型电路设计集中度高,可以利用现有电路芯片方便地组装制造,成品 体积小,便携性高。

图1为本实用新型实施例的总体结构示意图;图2为本实用新型实施例的模拟信号调理模块结构示意图;图3为本实用新型实施例的校验电路模块结构示意图;图4为本实用新型实施例的高精度数据采集模块结构示意图;图5为本实用新型实施例的同步时钟模块结构示意图;图6为本实用新型实施例的FPGA模块结构示意图;图7为本实用新型实施例的显示及键盘模块结构示意图;图8为本实用新型实施例的DSP处理器工作流程图。
具体实施方式
本实用新型的设计思想是根据传统的电磁式电力互感器和电子式电力互感器的 输出形式的不同,并且结合校验电子式电流互感器时校验精度须达到0. 2S级和校验电子 式电压互感器时校验精度须达到0. 2级的设计目标,将电磁式电压互感器、电磁式电流互 感器、模拟式电子式互感器、数字式电子式互感器分类处理。首先,将电磁式电压互感器输 出的有效值为57. 7V的交流电压信号转换为有效值为4V的信号,将电磁式电流互感器输出 的有效值为5A/1A的交流电流信号转换为有效值为4V的交流电压信号,然后利用选择开关 从中选择一路作为测试电路单元的标准信号;其次,将模拟式电子式电流互感器的模拟信 号和模拟式电子式电压互感器的模拟信号接入本实用新型作为测试电路单元的待测信号, 与标准信号同步转换为数字信号;再次,将数字式电子式互感器的数字信号从网络接口中 输入到本实用新型的系统,而标准信号由本实用新型转换为数字信号,从而完成测试信号 的数字化并利用数字信号处理技术取得测试结果。[0050]参见附图,以下将结合实施例对本实用新型作进一步说明。图1所示为本实用新型的总体结构示意图。本实用新型的核心是由数字信号处理 器(DSP处理器)和现场可编程门阵列FPGA构成。DSP完成数字信号的运算处理及存储、运 算结果的实时显示、USB 口与串口的控制和与FPGA的通信功能。FPGA则负责从以太网络中 接收并存储数字信号,控制标准信号和待测模拟信号的数字化及存储,从DSP处获得控制 信息对模拟信号调理模块、校验电路模块等系统其他部份进行调整控制,接收键盘值并向 DSP发送键盘中断功能。本实用新型主要包括模拟信号调理模块、校验电路模块、高精度数 据采集模块、同步时钟模块、FPGA模块、数字信号处理及存储模块、显示及键盘模块、网络接 口模块和通用标准接口模块。为了对电磁式电压互感器、电磁式电流互感器、模拟式电子式电流互感器、模拟式 电子式电压互感器输出的模拟信号进行处理,本实用新型先将模拟信号调理模块、校验电 路模块、高精度数据采集模块和AD控制及存储模块依次连接。信号源输出端所提供模拟信 号输入到模拟信号调理模块,经模拟信号调理模块调理转换后输出到校验电路模块;自模 拟信号调理模块输入的模拟信号经校验电路模块进行倍率转换后,所得交流电压信号输出 到高精度数据采集模块;自校验电路模块输入的交流电压信号在高精度数据采集模块内部 进行处理,包括转换成差分信号后进行模数转换,所得数字信号输入FPGA模块中的AD控制 及存储模块。为了将数字式电子式互感器的数字信号从网络接口中输入到本实用新型,数字 式电子式电压互感器或数字式电子式电流互感器所提供数字信号通过网络接口模块,送 入FPGA模块中的网口控制及存储模块。具体实施时,网络接口模块接收的是一个按照IEC 61850-9-2协议中规定的格式的数据包,FPGA模块根据不同的数字式校验对象从此数据包 中取出对应的数据。具体实施时,可以由操作人员操作键盘选择标准信号和待测信号的来源选择标 准信号来源为电磁式电压互感器输出的有效值为57. 7V的交流电压信号,待测信号的来源 可选1模拟式电子式电压互感器的模拟输出;2数字式电子式(电压/电流)互感器的数 字输出。或者选择标准信号来源为电磁式电流互感器输出的有效值为5A/1A的交流电流信 号,待测信号的来源可选择1模拟式电子式电流互感器的模拟输出;2数字式电子式(电 压/电流)互感器的数字输出。这部分可通过显示及键盘模块配合实现。本实用新型的设 计为,显示及键盘模块中的键盘部份连接到FPGA模块的数据控制中心模块,操作人员操作 键盘部份输入的键盘值送入数据控制中心模块,数据控制中心模块向数字信号处理及存储 模块发送中断,把键盘值送到数字信号处理及存储模块。而显示及键盘模块中的显示部份 连接到数字信号处理及存储模块,数字信号处理及存储模块所得最终运算结果送到显示部 份。当操作人员通过输入键盘值,要求待测信号采用数字式电子式电压互感器或数字式电 子式电流互感器所提供数字信号时,数字式电子式电压互感器或数字式电子式电流互感器 所提供数字信号通过网络接口模块,送入FPGA模块中的网口控制及存储模块,实施例将该 数字信号记为DA。为了保证采样工作顺利进行,实用新型设置了同步时钟模块,并在同步时钟模块 和FPGA模块中的同步控制模块之间建立传送控制信号的连接;且在FPGA模块中,于同步控 制模块和AD控制及存储模块之间建立传送时钟信号的连接。
8[0056]FPGA模块中的核心为数据控制中心模块,数据控制中心模块与数字信号处理及存 储模块建立通信连接,通过该通信连接进行三种信息传递(1)当操作人员操作键盘部份 输入的键盘值送入数据控制中心模块时,数据控制中心模块向数字信号处理及存储模块发 送中断,把键盘值送到数字信号处理及存储模块;(2)数字信号处理及存储模块输出控制 信号到数据控制中心模块,经数据控制中心模块分别相应输出,包括输出到模拟信号调理 模块、输出到校验电路模块、经AD控制及存储模块输出到高精度数据采集模块、经网口控 制及存储模块输出到网络接口模块,以及经同步控制模块输出到同步时钟模块;(3)AD控 制及存储模块和网口控制及存储模块存储的数据信号,经数据控制中心模块输出到数字信 号处理及存储模块。也就是说,数据控制中心模块作为控制信息发送中心,与模拟信号调理 模块、校验电路模块、同步控制模块、AD控制及存储模块和网口控制及存储模块都建立了通 信连接。数字信号处理及存储模块包括DSP处理器,DSP处理器处理由FPGA模块的数据 控制中心模块输入的键盘值,所产生的控制信号向数据控制中心模块输出;DSP处理器处 理由AD控制及存储模块和网口控制及存储模块输入的数字信号,所得最终运算结果送到 显示及键盘模块中的显示部份,并通过通用标准接口模块向外输出。具体实施时,为了支 持DSP处理器的运算和存储结果,一般还会设置连接到DSP处理器的存储器,例如FLASH和 SDRAM。实施例中DSP处理器处理数字信号的方式为,对数字信号进行FIR滤波后采用FFT 算法得到信号的幅度与相位信息,由此得到标准信号和待测信号的比差与角差,并对最终 运算结果保存。实施例的通用标准接口模块包括串口和USB接口,通过标准串口可与个人 计算机连接,在PC机上可以配置系统参数并实时显示测量结果;通过USB接口可将测试结 果输入到USB存储设备。模拟信号调理模块对模拟量的电压/电流信号进行合适的调理转换,并提供阻抗 匹配功能来隔绝信号源输出端和本实用新型的校验电路模块,增强信号源的稳定性。参见 图2,实施例的模拟信号调理模块对4种输入进行处理。其中,标准电磁式电压互感器的输 出是有效值为57. 7V的模拟电压信号(交流电压信号),将其输入至模拟信号调理模块的 标准侧电压信号接入电路单元转换成幅值为4V的电压信号SVl ;标准电磁式电流互感器的 输出是有效值为5A/1A的模拟电流信号(交流电流信号),将其输入至标准侧电流信号接 入电路,经过标准侧电流信号接入电路单元转换作用成为幅值为4V的电压信号SIl ;模拟 式电子式电压互感器的模拟输出为1. 625V 6. 5V的电压信号,模拟式电子式电流互感器 的模拟输出为22. 5mV 4V的电压信号,将其接入待测信号接口电路不做调理,标示为EVl 和Ell。DSP处理器通过显示及键盘模块的键盘部份接收操作人员设置的校验配置信息,向 FPGA模块发出具体指令,FPGA模块的数据控制中心模块再向调理控制单元发送控制指令, 从SVl和SIl中选择一路作为校验用标准信号STl ;在不采用DA作为待测信号来源时,从 EVl和EIl中选择一路作为校验用待测信号SEl。实施例选择4v作为电磁式电压互感器和电磁式电流互感器的转换输出幅值,是 考虑到在幅值4V的情况下AD转换的精度不错,而且AD转换范围为0 5V。即使信号会达 到标称值的120%,4*120%= 4. 8也还是小于5V。且统一的幅值有利于简化DSP处理器的
计算处理。采用校验电路模块,可对输入的模拟量信号进行适宜的倍率转换以提高最后测量精度。如图3所示,标准信号STl和待测信号SEl同时输入到校验保护电路和模拟滤波电 路。校验用标准信号STl经模拟滤波电路后输出,记为标准信号ST2 ;校验用待测信号SEl 经模拟滤波电路的输出,再经自动倍率切换电路进行放大调整后输出,记为待测信号SE2 ; 标准信号ST2和待测信号SE2送入高精度数据采集模块。若信号的变化范围太大,当信号 值太小的时候测量结果就不太稳定。因此实施例设定自动倍率切换电路的初始值为其最小 放大倍率0. 4。标准信号STl和SEl经过校验电路模块和高精度数据采集模块后会转换为 数字信号,若DSP据此数字信号判断待测信号SEl已经超出校验量程,则立即向FPGA模块 发送状态信息,由FPGA模块中的数据控制中心模块控制校验控制单元,将标准信号STl和 待测信号SEl通过校验保护电路接地;若DSP判别待测信号SEl的幅值较小而影响测量精 度时,则立即向FPGA模块发送状态信息,促使FPGA模块中的数据控制中心模块控制校验控 制单元,通过校验控制单元合理调整自动倍率切换电路的放大倍率。实施例中,由输入信号 的性质和校验精度,设定自动倍率切换电路中,待测信号SEl的放大倍率则有0. 4、1、6、36 等四个档位。实施例设置高精度数据采集模块,以便将校验电路模块输出的交流电压信号转换 成差分信号以降低共模噪声的干扰,提高系统的测量精度,然后转换成数字信号。如图4所 示高精度数据采集模块包括两套相同的信号调理电路和AD转换电路。由校验电路模块输 出的ST2和SE2为单端电压信号,分别代表待测信号和标准信号。它们首先输入到内部的 信号调理电路转换成两对差分信号,这两对差分信号输入到AD转换电路转换成数字信号。 差分信号能显著抑制信号内部的共模噪声,以提高系统精度。具体实施时,AD转换电路可 以采用AD芯片(如AD767818位位宽)。AD转换电路与FPGA内部的AD控制及存储模块的 具体连接,可参考芯片说明。AD芯片的转换结果则输出到AD控制及存储模块,由AD控制及 存储模块存储以便DSP处理器运算使用。同步时钟在AD采样过程中有着重要的作用,实施例由同步时钟模块提供同步时 钟的输入/输出使能,并采取必要的磁耦隔离来保证待测信号和标准信号在采样过程中的 时间同步。如图5所示,同步时钟模块为外围设备与本实用新型的工作同步时钟的接口,其 中传输的同步时钟共有四种模式,它们均经过磁耦隔离单元来消除传输过程中的噪声以提 高系统的稳定性外围设备输出的电时钟信号经磁耦隔离单元送入同步控制模块,同步控 制模块发出的电时钟信号经磁耦隔离单元送出到外围;外围设备输出的光时钟信号经过一 片光电转换IC转换成电信号,然后经磁耦隔离单元送入同步控制模块;同步控制模块发出 的电时钟信号经磁耦隔离单元后,送入另一片光电转换IC转换成光时钟信号送出到外围。 在同步时钟模块和同步控制模块支持下,AD控制及存储模块控制AD转换电路在电同步时 钟下工作,实现同步采样。具体实施时,可以由操作人员通过键盘选择同步时钟的属性输入/输出光/电上升沿/下降沿DSP处理器把与操作人员的选择相应的控制字发送到FPGA内部的数据控制中心 模块,数据控制中心模块再发控制字到同步控制模块。同步控制模块根据控制字决定是接 收外部秒脉冲还是自己产生秒脉冲并发送出去,从而控制同步时钟模块工作方式。实施例的FPGA模块选用的ALTERA公司的Cyclone II系列的EP2C20产品,根据 功能需求设置现场可编程门阵列即可。参见图6:[0067]AD控制及存储模块接收同步控制模块发出的同步时钟信号和数据控制中心模 块发送的指令,然后根据规则来控制高精度数据采集模块内部两套电路的使能,将AD转换 结果存入到本模块内部以供数据控制中心模块的调度。同步控制模块控制同步时钟模块接收/输出光或电的同步时钟,并在FPGA内部 将此同步时钟传输给AD控制及存储模块。网口控制及存储模块实施例的网络接口模块集成了光以太网端口和电以太网端 口。因此网络接口模块送入到本模块的数据分为两类,光以太网络数据和电以太网络数据。 本模块根据数据控制中心模块发送的指令来决定对这两类数据的取舍。数据控制中心模块本模块整合了 FPGA内部其他的模块,是FPGA内部其他模块与 DSP进行数据交互的桥梁。本模块功能如下1、扫描键盘值并将键盘值传递给DSP处理器, 是人机交互的重要组成部分;2、DSP处理器根据键盘值解读操作人员的意图并把相应的指 令发送到本模块,进而本模块根据此指令完成对模拟信号调理模块、校验电路模块和FPGA 内部其他模块的控制。3、AD控制及存储模块和网口控制及存储模块存储的数据信号,经本 模块输出到数字信号处理及存储模块。显示及键盘模块实时显示测试结果并提供人机交互式控制功能,显示及键盘模块 在本实用新型中的连接方式如图7 实施例的显示及键盘模块包括一个4*4的矩阵键盘和 一块320*240的LED显示屏。其中4*4矩阵键盘与FPGA模块相连接,每次按键时,键盘值 会首先传送到FPGA内部的数据控制中心模块,然后以中断的方式传递给DSP处理器,DSP处 理器根据键值执行相应的程序并将测试结果实时显示在LED显示屏上。显示及键盘模块作 为人机交互媒介,有着丰富的功能以数字形式显示测量结果、以波形形式显示信号属性、 设置同步时钟的属性、对本实用新型自身进行配置等。为便于实施参考起见,本实用新型提供DSP处理器的核心流程,如图8所示1.系统初始化,一般需要根据硬件电路正确配置DSP处理器内部众多的控制寄存 器,同时要通过FPGA模块设定系统外围电路的工作状态。2.查询是否有键盘中断,若有,则根据键值执行相应的服务程序;若没有,则跳过 键盘中断程序进入查询数据中断。3.实施例中,由FPGA模块负责接收并保存数字化后的标准信号和待测信号。实施 例中以4000Hz的采样率采样2048个样本点。当数据采集完成后由FPGA模块向DSP处理 器发送数据中断。因此,DSP处理器通过循环不断地查询中断来判断是否有数据中断。如果 有数据中断,则程序跳至下一步——取数据;如果没有数据中断,则跳转至查询键盘中断。4. DSP处理器从FPGA模块处获取两份数据,一份数据对应标准信号源,另一份对 应待测信号源。5.进行数据计算步骤。实施例在该步骤首先采用FIR滤波算法来降低信号中的白 噪声,其次采用1024点FFT算法计算出信号的有效值和相位信息,据此计算出作为待测源 的电子式互感器和作为标准源的电磁式互感器的差别。6.将测试结果实时输出,更新显示在LED显示屏上,显示结果每秒钟更新1次。本 实用新型的保护范围不限于以上实施例。
1权利要求一种电子式通用互感器校验仪,其特征在于包括模拟信号调理模块、校验电路模块、高精度数据采集模块、同步时钟模块、FPGA模块、数字信号处理及存储模块、显示及键盘模块、网络接口模块和通用标准接口模块;所述FPGA模块包括AD控制及存储模块、同步控制模块、网口控制及存储模块和数据控制中心模块;信号源输出端所提供模拟信号输入到模拟信号调理模块,经模拟信号调理模块调理转换后输出到校验电路模块,该输出经校验电路模块进行倍率转换后,所得交流电压信号输出到高精度数据采集模块;该交流电压信号在高精度数据采集模块内部转换成差分信号后再进行模数转换,所得数字信号输入FPGA模块中的AD控制及存储模块;数字式电子式电压互感器或数字式电子式电流互感器所提供数字信号通过网络接口模块,送入FPGA模块中的网口控制及存储模块;同步时钟模块和FPGA模块中的同步控制模块之间建立传送控制信号的连接;显示及键盘模块的键盘部份连接到FPGA模块的数据控制中心模块,操作人员操作键盘部份输入的键盘值送入数据控制中心模块;所述FPGA模块中,同步控制模块和AD控制及存储模块之间建立传送时钟信号的连接;数据控制中心模块与数字信号处理及存储模块建立通信连接,通过该通信连接进行三种信息传递(1)当操作人员操作键盘部份输入的键盘值送入数据控制中心模块时,数据控制中心模块向数字信号处理及存储模块发送中断,把键盘值送到数字信号处理及存储模块;(2)数字信号处理及存储模块输出控制信号到数据控制中心模块,经数据控制中心模块分别相应输出,包括输出到模拟信号调理模块、输出到校验电路模块、经AD控制及存储模块输出到高精度数据采集模块、经网口控制及存储模块输出到网络接口模块,以及经同步控制模块输出到同步时钟模块;(3)AD控制及存储模块和网口控制及存储模块存储的数据,经数据控制中心模块输出到数字信号处理及存储模块;数字信号处理及存储模块包括DSP处理器,DSP处理器处理由FPGA模块的数据控制中心模块输入的键盘值,所产生的控制信号向数据控制中心模块输出;DSP处理器处理由AD控制及存储模块和网口控制及存储模块输入的数字信号,所得最终运算结果送到显示及键盘模块中的显示部份,并通过通用标准接口模块向外输出。
2.根据权利要求1所述的电子式通用瓦感器校验仪,其特征在于所述模拟信号调理 模块包括标准侧电压信号接入电路、标准侧电流信号接入电路、待测信号接口电路及调理 控制单元,所述信号源输出端包括标准电磁式电压互感器、标准电磁式电流互感器、模拟式 电子式电压互感器和模拟式电子式电流互感器;标准电磁式电压互感器所提供交流电压信号输入到标准侧电压信号接入电路,经标准 侧电压信号接入电路转换为电压信号SVl ;标准电磁式电流互感器所提供交流电流信号输入到标准侧电流信号接入电路,经标准 侧电流信号接入电路转换为电压信号SIl ;模拟式电子式电压互感器所提供模拟电压信号,通过待测信号接口电路接入,该模拟 电压信号标示为电压信号EVl ;模拟式电子式电流互感器所提供模拟电压信号,通过待测信号接口电路接入,该模拟 电压信号标示为电压信号EIl ;电压信号SV1、SIU EVU EIl接入调理控制单元,FPGA模块中的数据控制中心模块发送控制信号到调理控制单元,调理控制单元根据控制信号从电压信号SVl和SIl中选择一 路作为校验用标准信号STl输出,从电压信号EVl和EIl中选择一路作为校验用待测信号 SEl输出。
3.根据权利要求2所述的电子式通用互感器校验仪,其特征在于所述校验电路模块 包括校验保护电路、模拟滤波电路、自动倍率切换电路和校验控制单元,校验用标准信号STl和校验用待测信号SEl同时输入到校验保护电路和模拟滤波电 路,校验用标准信号STl经模拟滤波电路后输出,记为标准信号ST2 ;校验用待测信号SEl 经模拟滤波电路的输出,再经自动倍率切换电路进行放大调整后输出,记为待测信号SE2 ; 标准信号ST2和待测信号SE2送入高精度数据采集模块,FPGA模块中的数据控制中心模块发送控制信号到校验控制单元,经校验控制单元将校 验用标准信号STl和校验用待测信号SEl通过控制校验保护电路接地,经校验控制单元调 整自动倍率切换电路的放大倍率。
4.根据权利要求3所述的电子式通用互感器校验仪,其特征在于所述高精度数据采 集模块包含两套同样的电路,分别用于对校验用标准信号STl和校验用待测信号SEl的转 换;每套电路包括信号调理电路和AD转换电路,标准信号ST2在相应的一套电路中,经信号调理电路转换为一对差分信号后,送入AD 转换电路转换成数字信号,待测信号SE2在相应的一套电路中,经信号调理电路转换为一对差分信号后,送入AD 转换电路转换成数字信号,FPGA模块中的AD控制及存储模块发送控制信号到两套电路中的AD转换电路,AD转换 电路所得数字信号连接到AD控制及存储模块。
5.根据权利要求1或2或3或4所述的电子式通用互感器校验仪,其特征在于所述 同步时钟模块和FPGA模块中的同步控制模块之间传送的时钟信号,包括电时钟信号和光 时钟信号;所述同步时钟模块包括一个磁耦隔离单元和两片光电转换IC ;外围设备输出的电时钟信号经磁耦隔离单元送入同步控制模块,同步控制模块发出的 电时钟信号经磁耦隔离单元送出到外围;外围设备输出的光时钟信号经过一片光电转换IC转换成电信号,然后经磁耦隔离单 元送入同步控制模块;同步控制模块发出的电时钟信号经磁耦隔离单元后,送入另一片光 电转换IC转换成光时钟信号送出到外围。
6.根据权利要求1或2或3或4所述的电子式通用互感器校验仪,其特征在于显示 及键盘模块采用320*240矩阵的LED显示屏和4*4矩阵键盘。
7.根据权利要求1或2或3或4所述的电子式通用互感器校验仪,其特征在于网络 接口模块集成了光以太网端口和电以太网端口。
8.根据权利要求1或2或3或4所述的电子式通用互感器校验仪,其特征在于通用 标准接口模块包括串口和USB接口。
专利摘要本实用新型涉及一种电子式通用互感器校验仪,包括模拟信号调理模块、校验电路模块、高精度数据采集模块、同步时钟模块、FPGA模块、数字信号处理及存储模块、显示及键盘模块、网络接口模块和通用标准接口模块;所述FPGA模块包括AD控制及存储模块、同步控制模块、网口控制及存储模块和数据控制中心模块。本实用新型采用DSP+FPGA的架构,提供了一种既可以校验模拟式电子式互感器又可以校验数字式电子式互感器的校验设备,而且携带方便。
文档编号G01R35/02GK201681152SQ20102018780
公开日2010年12月22日 申请日期2010年5月5日 优先权日2010年5月5日
发明者冯发军, 刘虎, 易本顺, 梁勇, 肖进胜 申请人:武汉大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1