用于高电位端测差的电压互感器校验仪差压信号输入引线的制作方法

文档序号:5984663阅读:285来源:国知局
专利名称:用于高电位端测差的电压互感器校验仪差压信号输入引线的制作方法
技术领域
本实用新型涉及一种用于电压互感器高电位端测差的电压互感器校验仪的差压信号输入引线。
背景技术
采用高电位端测试电压互感器误差,可以减少由于泄漏电流引入的附加误差,这对于测试高精度的电压互感器误差尤其重要。高电位端测差的电压互感器校验仪的差压输入信号处于高电位,由于差压输入引线较长,长引线暴露在较强电磁环境下势必引入干扰信号。且差压信号本身极其微弱,干扰信号往往盖过差压信号,即便采用双绞导线往往也作用甚微。更麻烦的是干扰信号与差压信号是同频率的,使得后级难以用滤波器将其滤除,处理不当将导致无法正常测量。一般来说,弱信号的输入引线采用单芯或双芯的屏蔽导线并将屏蔽层接地,是抑制干扰信号引入的有效技术手段。但由于差压输入信号是处于高电位,输入信号与大地之间存在较高的共模电压,较长的引线对屏蔽层会有较大的寄生电容,且呈不均匀形态。若把屏蔽层直接连接大地,较高的共模电压将产生不均匀的容性电流,从而会带来共模干扰。

实用新型内容本实用新型所要解决的技术问题,就是提供一种可避免较大的寄生电容及共模干扰的高电位端测差的电压互感器校验仪的差压信号输入引线。解决上述技术问题,本实用新型采用的技术方案是一种用于高电位端测差的电压互感器校验仪差压信号输入引线,所述的电压互感器校验仪内部设有前置放大器,所述的差压信号输入引线设有屏蔽层,其特征是所述的电压互感器校验仪内部设一个缓冲放大器构成屏蔽层驱动器,缓冲放大器输入信号来自于所述的前置放大器内部输出,经叠加后由缓冲放大器输出到屏蔽层,将屏蔽层电位自举到共模电位。工作原理由抗干扰理论与实践证明,传输弱信号的电缆线的屏蔽层加上一定的共模电位时,将大大减小由屏蔽层与芯线之间寄生电容耦合引入的干扰。基于这种考虑,本实用新型采用了一种“等电位自举屏蔽层驱动”的技术手法,来解决高电位测差技术的数字式互感器校验仪差压信号输入引线的屏蔽问题。有益效果本实用新型应用于“高电位端测差的电压互感器校验仪”的差压信号输入引线,由于该校验仪的分辨率非常高,差压信号很微小,如何抑制外界的电磁场的干扰和信号输入线的共模干扰是必须解决的技术问题。本实用新型的差压信号输入引线,利用缓冲放大器构成屏蔽层驱动器,将屏蔽层电位自举到共模电位,再利用仪表放大器自身的共模抑制能力,可将信号输入线上引入的共模干扰加以有效抑制,可避免较大的寄生电容及共模干扰。实践证明,采用本实用新型的高电位端测差的电压互感器校验仪,其测量精度和误差的稳定性满足设计要求。

图I为本实用新型的用于高电位端测差的电压互感器校验仪差压信号输入引线示意图。
具体实施方式
下面,结合附图对本发明作进一步描述。图I所示为高电位端测差的电压互感器校验仪的差压信号输入引线实施例示意图,数字式电压互感器校验仪内部设有前置放大器INA128,差压信号输入引线设有屏蔽层,电压互感器校验仪内部设一个缓冲放大器构成屏蔽层驱动器,缓冲放大器输入信号来自于前置放大器内部输出,经叠加后作为缓冲放大器的输入,由缓冲放大器输出到屏蔽层,将屏蔽层电位自举到共模电位,再利用前置放大器自身的共模抑制能力,将电缆线上引入的共·模干扰加以有效抑制。为了减小交变的工频电磁场在输入导线上产生感生电动势,如果将内芯线双绞,屏蔽层采用高导磁材料,则效果更好。
权利要求1.一种用于高电位端测差的电压互感器校验仪差压信号输入引线,所述的电压互感器校验仪内部设有前置放大器,所述的差压信号输入引线设有屏蔽层,其特征是所述的电压互感器校验仪内部设一个缓冲放大器构成屏蔽层驱动器,缓冲放大器输入信号来自于所述的前置放大器内部输出,经叠加后由缓冲放大器输出到屏蔽层,将屏蔽层电位自举到共模电位。·
专利摘要一种高电位端测差的电压互感器校验仪的差压信号输入引线,所述的电压互感器校验仪内部设有前置放大器,所述的差压信号输入引线设有屏蔽层,其特征是所述的电压互感器校验仪内部设一个缓冲放大器构成屏蔽层驱动器,缓冲放大器输入信号来自于所述的前置放大器内部输出,经叠加后由缓冲放大器输出到屏蔽层,将屏蔽层电位自举到共模电位。本差压信号输入引线,利用缓冲放大器构成屏蔽层驱动器,将屏蔽层电位自举到共模电位,再利用仪表放大器自身的共模抑制能力,可将外界电磁场干扰和信号输入线上引入的共模干扰加以有效抑制,避免较大的寄生电容及共模干扰对仪器的影响。
文档编号G01R35/02GK202758060SQ20122029737
公开日2013年2月27日 申请日期2012年6月25日 优先权日2012年6月25日
发明者胡嘉, 宋强, 孟庆亮, 崔平 申请人:广东电网公司电力科学研究院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1