一种音频范围扫描下位机装置制造方法

文档序号:6056155阅读:140来源:国知局
一种音频范围扫描下位机装置制造方法
【专利摘要】本实用新型公开了一种音频范围扫描下位机装置,包括:DSP芯片、复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块,所述DSP芯片分别与复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块相连接,其中,所述时钟电路为DSP芯片提供精确定时、计时,所述复位电路可以控制DSP芯片恢复到初始状态,所述JTAG调试接口可用于连接到计算机完成DSP芯片软件仿真,所述通讯接口用于上位机下位机的连接并进行数据通讯。本实用新型的有益效果是:本实用新型的音频范围扫描下位机装置不仅能够精确地实现音频范围内对带阻网络的特性进行测试,并且该电路结构简单,开发成本低,易于大范围推广使用。
【专利说明】一种音频范围扫描下位机装置

【技术领域】
[0001]本实用新型涉及一种音频范围测试装置,特别涉及一种音频范围扫描下位机装置。

【背景技术】
[0002]在电子测量中,经常遇到对网络的阻抗特性和传输特性进行测量的问题,其中传输特性包括增益和衰减特性、幅频特性、相频特性等。用来测量上述特性的仪器我们称为频率特性测试仪,简称扫频仪。它为被测网络的调整、校准及故障的排除提供了极大地方便。
实用新型内容
[0003]本实用新型要解决的技术问题是:提供一种电路结构简便、测试精度高、开发成本低的音频范围扫描下位机装置。
[0004]本实用新型解决其技术问题所采用的技术方案是:一种音频范围扫描下位机装置,包括:DSP芯片、复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块,所述DSP芯片分别与复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块相连接,其中,所述时钟电路为DSP芯片提供精确定时、计时,所述复位电路可以控制DSP芯片恢复到初始状态,所述JTAG调试接口可用于连接到计算机完成DSP芯片软件仿真,所述通讯接口用于上位机下位机的连接并进行数据通讯,所述ADC接口连接模数转换器用于将接收到的音频进行模拟信号和数字信号的转换并将所转换的数字信号传入DSP芯片进行处理,所述电源模块为下位机系统提供工作电压。
[0005]作为优选方案,所述复位电路采用阻容式复位电路,以便调试可以进行手动复位。
[0006]作为优选方案,所述通讯接口为9芯标准RS-232 口与其他系统进行通讯。
[0007]作为优选方案,所述电源模块采用电源转换芯片TPS767D301芯片。
[0008]作为优选方案,所述DSP芯片为TMS320F28234芯片。
[0009]本实用新型的有益效果是:本实用新型的音频范围扫描下位机装置不仅能够精确地实现音频范围内对带阻网络的特性进行测试,并且该电路结构简单,开发成本低,易于大范围推广使用。

【专利附图】

【附图说明】
[0010]为了更清楚的说明本实用新型实施例,下面将对实施例描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下还可以根据这些附图获得其他的附图。
[0011]图1是本实用新型的整体结构示意图。
[0012]图2是本实用新型复位电路实施例图。
[0013]图3是本实用新型JTAG电路连接示意图。
[0014]图4是本实用新型晶振电路连接不意图。
[0015]图5是本实用新型通讯接口电路连接示意图。
[0016]图6是本实用新型电源模块电路连接示意图。

【具体实施方式】
[0017]现在结合附图和具体实施例,对本实用新型作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本实用新型的基本结构,因此其仅显示与本实用新型有关的构成。这些实施例应理解为仅用于说明本实用新型而不用限制本实用新型的保护范围。在阅读了本实用新型的内容之后,本领域技术人员可以对本实用新型作各种修改,这些等效的变化和修饰同样落入本实用新型所限定的保护范围。
[0018]如图1所示的音频范围扫描下位机装置,包括:DSP芯片、复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块,所述DSP芯片分别与复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块相连接,其中,所述时钟电路为DSP芯片提供精确定时、计时,所述复位电路可以控制DSP芯片恢复到初始状态,所述JTAG调试接口可用于连接到计算机完成DSP芯片软件仿真,所述通讯接口用于上位机下位机的连接并进行数据通讯,所述ADC接口连接模数转换器用于将接收到的音频进行模拟信号和数字信号的转换并将所转换的数字信号传入DSP芯片进行处理,所述电源模块为下位机系统提供工作电压。为了使得系统复位时可以进行手动进行,可以采用如图2所示的阻容式复位电路实现,为了实现程序的调试和烧写可以采用如图3所示的JTAG 口。考虑到为DSP芯片高速采集和信号处理提供精确的保障,可以从外部接入30MHz的有源晶振,如图4所示,有源晶振的输出口 OUT连接到DSP芯片上的XCLKIN,为DSP芯片提供高速精确的时钟信号。
[0019]如图5所示的通讯模块接口电路,通讯接口连接至DSP芯片的SCI模块,通过9芯标准RS-232 口与其他系统进行串行通讯。其中选用MAX232作为串口通讯信号电平转换模块的主要器件。
[0020]如图6所示的电源模块电路连接示意图,该电路模块的转换芯片可以选择TPS767D301芯片,该芯片可以将+5V电源转换为DSP芯片适用的+3.3V和+1.9V电平,为了减少数字部分对模拟部分的影响,在该电路连接中将数字电源与模拟电源、数字地与模拟地分开,模拟地与数字地之间接O欧姆电阻,以抑制高频串扰。
[0021]以上内容结合了实施例附图对本实用新型的具体实施例做出了详细说明。本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
[0022]对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本实用新型。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本实用新型的精神或范围的情况下,在其它实施例中实现。因此,本实用新型将不会被限制于本文所示的这些实施例,而是要符合与本文中所公开的原理和新颖性特点相一致的最宽范围。
【权利要求】
1.一种音频范围扫描下位机装置,其特征在于:包括=DSP芯片、复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块,所述DSP芯片分别与复位电路、JTAG调试接口、时钟电路、通讯接口、ADC接口、电源模块相连接,其中,所述时钟电路为DSP芯片提供精确定时、计时,所述复位电路可以控制DSP芯片恢复到初始状态,所述JTAG调试接口可用于连接到计算机完成DSP芯片软件仿真,所述通讯接口用于上位机下位机的连接并进行数据通讯,所述ADC接口连接模数转换器用于将接收到的音频进行模拟信号和数字信号的转换并将所转换的数字信号传入DSP芯片进行处理,所述电源模块为下位机系统提供工作电压。
2.根据权利要求1所述的音频范围扫描下位机装置,其特征在于:所述复位电路采用阻容式复位电路,以便调试可以进行手动复位。
3.根据权利要求1所述的音频范围扫描下位机装置,其特征在于:所述通讯接口为9芯标准RS-232 口与其他系统进行通讯。
4.根据权利要求1所述的音频范围扫描下位机装置,其特征在于:所述电源模块采用电源转换芯片TPS767D301芯片。
5.根据权利要求1所述的音频范围扫描下位机装置,其特征在于:所述DSP芯片为TMS320F28234 芯片。
【文档编号】G01R27/28GK204008867SQ201420249915
【公开日】2014年12月10日 申请日期:2014年5月15日 优先权日:2014年5月15日
【发明者】胡天吉 申请人:苏州蓝萃电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1