卫星系统的抗干扰天线的制作方法

文档序号:11652851阅读:257来源:国知局
本发明涉及卫星导航
技术领域
:,特别是涉及一种卫星系统的抗干扰天线。
背景技术
::卫星导航信号本身的功率小,信号体制的抗干扰能力弱,在电子对抗的导航战环境下,电磁空间干扰恶劣,没有抗干扰天线的导航设备将失效。即使在平时,各种无意干扰也会降低导航定位装备的性能指标,因此装备抗干扰智能天线是一种抑制恶意干扰和消除无意干扰的简单有效手段。目前,用于卫星导航定位的抗干抗天线信号链架构均为中频方式,其中,射频信道部分设计为一次变频或两次变频,通过adc(analog-to-digitalconverter,模数转换器)低通或者带通采样后,变成数字量化数据,再通过ddc(digitaldownconverter,数字下变频)完成从模拟射频到数字基带的变换。这种架构,需要设计多个本振(localoscillator,lo)、混频器、滤波器、匹配网络等硬件资源,成本高。技术实现要素:基于此,有必要针对成本高的问题,提供一种卫星系统的抗干扰天线。一种卫星系统的抗干扰天线,包括:天线阵列,多个零中频解调装置,基带处理装置和零中频调制装置;所述天线阵列包括多个天线阵元,各个天线阵元分别与一个零中频解调装置相连接,各个零中频解调装置分别通过所述基带处理装置与所述零中频调制装置相连接;所述天线阵元接收所述卫星通信系统发射的卫星通信信号,所述零中频解调装置对所述卫星通信信号进行解调,得到基带解调信号;所述基带处理装置对所述基带解调信号进行幅相校正,得到幅相校正信号,对所述幅相校正信号进行直流偏移补偿,得到补偿信号,对所述补偿信号进行干扰抑制处理,得到抗干扰基带信号;所述零中频调制装置对所述抗干扰基带信号进行调制,得到抗干扰输出信号后输出。上述卫星系统的抗干扰天线,对常规抗干扰天线阵的架构进行优化改进,在实现抗干扰天线功能基础上,将原来的中频变频架构改为零中频架构,射频模拟部分节省了大量的射频和中频放大器、滤波器组件;数字基带处理中减少了ddc和duc(digitalupconverter,数字上变频)单元模块,节省了大量的逻辑资源。使得抗干扰天线在小型化、低功耗和低成本三方面的指标明细提高,降低了抗干扰天线的应用门槛,扩展了抗干扰天线的应用范围。另外,通过基带处理装置对所述基带解调信号进行幅相校正,得到幅相校正信号,对所述幅相校正信号进行直流偏移补偿,得到补偿信号,对所述补偿信号进行干扰抑制处理,得到抗干扰基带信号,再对所述抗干扰基带信号进行调制,得到抗干扰输出信号后输出,能够有效降低干扰,提高信号传输的可靠性。附图说明图1为一个实施例的抗干扰天线的功能模块图;图2为一个实施例的抗干扰天线信号链处理示意图;图3为抗干扰天线零中频下变频解调和上变频调制的简化原理图;图4为抗干扰预处理原理示意图;图5为抗干扰后处理原理示意图;图6为抗干扰预处理校正流程示意图;图7为模拟域校正原理示意图;图8为抗干扰后处理校正原理示意图。具体实施方式下面结合附图对本发明的技术方案进行说明。如图1所示,本发明提供一种卫星系统的抗干扰天线,可包括:天线阵列,多个零中频解调装置,基带处理装置和零中频调制装置;所述天线阵列包括多个天线阵元,各个天线阵元分别与一个零中频解调装置相连接,各个零中频解调装置分别通过所述基带处理装置与所述零中频调制装置相连接;所述天线阵元接收所述卫星通信系统发射的卫星通信信号,所述零中频解调装置对所述卫星通信信号进行解调,得到基带解调信号;所述基带处理装置对所述基带解调信号进行幅相校正,得到幅相校正信号,对所述幅相校正信号进行直流偏移补偿,得到补偿信号,对所述补偿信号进行干扰抑制处理,得到抗干扰基带信号;所述零中频调制装置对所述抗干扰基带信号进行调制,得到抗干扰输出信号后输出。在一个实施例中,各个天线阵元可分别通过一个射频信号放大装置与对应的零中频解调装置相连接;各个零中频解调装置分别通过一个零中频信号放大装置与所述基带处理装置相连接;所述射频信号放大装置将对应天线阵元接收的卫星通信信号进行放大处理后输出至所述零中频解调装置;所述零中频放大装置将对应零中频解调装置输出的基带解调信号进行放大处理后输出至所述基带处理装置。为了进一步提升干扰滤除效果,各个射频信号放大装置可分别通过一个第一带通滤波器与对应的天线阵元相连接,并分别通过一个第二带通滤波器与对应的零中频解调装置相连接;各个零中频信号放大装置可分别通过一个第一低通滤波器与对应的零中频解调装置相连接,并分别通过一个第三带通滤波器与所述基带处理装置相连接;所述第一带通滤波器将对应天线阵元接收的卫星通信信号进行带外干扰滤除后输出至对应的射频信号放大装置,所述第二带通滤波器将对应的射频信号放大装置的输出信号进行带外干扰滤除后输出至对应的零中频解调装置;所述第一低通滤波器将对应零中频解调装置输出的基带解调信号中的高频分量滤除后输出至对应的零中频信号放大装置,各个第三带通滤波器将对应的零中频信号放大装置的输出信号进行带外干扰滤除后输出至所述基带处理装置。进一步地,各个第三带通滤波器可分别通过一个模数转换装置与所述基带处理装置相连接;所述基带处理装置通过数模转换装置与所述零中频调制装置相连接;各个模数转换装置将对应的第三带通滤波器的输出信号进行模数转换后输出至所述基带处理装置;所述数模转换装置将所述基带处理装置输出的抗干扰基带信号进行数模转换后输出至所述零中频调制装置。其中,所述数模转换装置了通过第二低通滤波器与所述零中频调制装置相连接,所述零中频调制装置与第四带通滤波器相连接;所述第二低通滤波器将所述数模转换装置的输出信号中的高频分量滤除后输出至所述零中频调制装置,所述第四带通滤波器对所述零中频调制装置输出的抗干扰输出信号进行滤波后输出。一个实施例的抗干扰天线信号链处理示意图如图2所示,图2所示的抗干扰天线零中频下变频解调和上变频调制的简化原理图如图3所示。为了使上述各个装置的性能满足实际需要,需对上述各个装置的参数进行设置。下面根据图2所示的结构对各个装置的设计过程进行说明,具体设置如下:(1)天线阵元设计:可根据抗干扰的功率大小、干扰个数n、干扰种类和尺寸等信息,确定天线阵列流形,如方形阵或均匀圆阵;根据干扰类型和个数n,确定阵元数,例如,天线阵元的数量可设为m=n+1;其中,m为天线阵元的个数,n为干扰的个数;根据卫星信号的工作频率、带宽b等确定天线阵元之间最大互耦等技术指标。还可在天线阵元后,设计第一带通滤波器bpf1(bandpassfilter)电路,滤除带外干扰。(2)射频信号放大装置与零中频信号放大装置设计:各个射频信号放大装置和零中频信号放大装置可均为低噪声放大器lna(lownoiseamplifier)。在lna后面,可设计第二带通滤波器bpf2电路,滤除带内干扰。所述低噪声放大器的二阶交调失真和三阶截止点分别满足以下条件:lnaimd2=2pmax-iip2;其中,im3=g+pmax-adcsdfr;式中,lnaimd2为低噪声放大器的二阶交调失真值,pmax为干扰最大输入功率,iip2为所述低噪声放大器的输入双音二阶交调点,ip3为所述低噪声放大器的三阶截止点,im3为双音互调三阶分量,g为所述抗干扰天线的模拟部分的增益(在图2中,抗干扰天线的模拟部分即为模数转换装置adc之前的所有部分),adcsdfr为模数转换装置的无杂散动态范围。(3)零中频解调装置设计:可根据lna的输出三阶截止点(thirdinterceptpoint,ip3),增益等,设计高线性度零中频解调器,完成射频单端信号到基带差分信号的变换,所述零中频解调装置可以是大动态零中频正交解调器,还可设计低相噪的本振lo1模块,对卫星信号进行混频变换,形成i/q正交的基带模拟信号。具体实现是这样的:首先根据(1)中确定的天线阵元数量、卫星信号的中心频率和带宽等条件,确定lo1模块的频率、带内相噪和时钟驱动分布网络数量(天线阵元数越多,时钟驱动分布网络中的时钟数量越多);其次是根据(2)中的lna输出ip3,确定零中频解调器的ip3和imd2(differencesbetweenoutputpowerandim2,二阶交调失真)等指标,然后把lo1模块的本振信号和lna的输出信号同时连接到解调器的两个输入端进行混频,得到一个差频信号和一个和频信号,最后设计第一低通滤波器lpf1(lowpassfilter),对解调器输出的信号进行滤波,滤除和频信号和带外干扰。所述零中频解调装置的二阶交调失真值满足以下条件:dimd2=2plna-iip2;式中,plna为所述零中频信号放大装置的输出功率,dimd2为所述零中频解调装置的二阶交调失真值。(4)模数转换装置adc设计:可根据解调器输出信号,设计大动态adc电路,实现本振调零抑制,对基带模拟信号进行采样和量化,完成模拟基带信号到数字基带信号的变换,形成基带数字信号。adc可采用低速采样时钟的型号。具体实现是这样的:首先根据(1)中的频率范围和adc输入等效阻抗值,采用rc电路设计第三带通滤波器bpf3滤波器的下限频率,实现本振调零抑制;其次对模拟信号进行数字量化。根据(1)中的信号带宽确定adc的采样时钟频率和adc的输入端口数量;然后设计adc采样时钟驱动网络,输出到adc的时钟输入端;将bpf3的各个输出分别连到adc的输入端口,adc输出即为数字化的正交基带信号。如图7所示,bpf3可采用rc滤波器,所述rc滤波器的频率下限满足如下条件:式中,fc为所述rc滤波器的频率下限,r为所述rc滤波器的电阻值,c为所述rc滤波器的电容值。adc可采用多路平行采样,将基带模拟信号量化成数字信号;采样频率可由下面公式确定:fs=2fh其中fh是基带解调信号的最高频率值。(5)基带处理装置的设计:基带处理装置可采用fpga(field-programmablegatearray,现场可编程门阵列)或者asic(applicationspecificintegratedcircuit)芯片实现,在fpga或者asic中进行干扰预处理,经功率估计pe(powerestimation),校正步进表cst(calibrationsteptable),正交校正相位校正iqc(in-phase/quadraturephasecalibration),直流偏移校正dcoc(directcurrentoffsetcalibration),自适应校正步长cas(calibrationadaptivestep)等处理,实现通道幅相不一致误差、直流偏移误差和本振泄露自混频误差的校正,最终实现干扰预处理,为抗干扰处理做准备。如图4所示,具体实现是这样的:首先进行幅相校正。先对(4)中的基带解调信号进行功率检测,得到所述基带解调信号的功率值;以所述功率值为地址,查找预存的校正调整步进查找表,获取所述校正调整步进查找表中对应地址中存储的步进值;根据所述步进值对所述基带解调信号进行幅相校正。在一个实施例中,校正调整步进表的输出值连到校正复数乘法器,和基带信号进行相乘,乘法器的输出即为校正后的信号。如图6所示,在查找步进表时,可计算所述基带解调信号的i分量和q分量;若i分量的功率与q分量的功率之差不为零,计算地址校正值,根据所述地址校正值和所述功率值查找预存的校正调整步进查找表;其中,若i分量的功率大于q分量的功率,按照预设步长将所述地址减少地址校正值,若i分量的功率小于q分量的功率,按照预设步长将所述地址增加地址校正值。其次进行直流偏移补偿。先将幅相校正后的信号进行累加,得到累加值,然后根据累加值计算出直流的偏移值,最后将偏移值连到补偿加法器,和幅相校正信号进行相加,加法器的输出即为偏移补偿后的补偿信号。还可在fpga或者asic中采用自适应抗干扰算法抑制干扰,对干扰信号进行识别、检测、估计、跟踪和抑制,实现抗干扰后处理,无损耗的保留卫星导航信号。具体实现是这样的:首先,对所述基带解调信号进行空时处理,得到空时处理信号,对所述空时处理信号进行延迟,生成处理向量,计算所述处理向量的协方差矩阵;假设天线数量为m,延迟量为n个采样周期,可形成m×n维的处理向量x:x=[x11,x21,…xm1;x12,x22,…xm2;x1n,x2n,…xmn]t;其中,xij为第i个阵元的第j个延迟数据。x的协方差矩阵为:r=e{xxh};其中,e是数学期望,t是转置运算,h是共轭转置运算。根据预设的干扰约束条件和所述协方差矩阵计算最优加权矢量矩阵;加权矢量矩阵w可记为:w=[w11,w21,...wm1;w12,w22,...wm2;w1n,w2n,...wmn]t;将抗干扰矢量w和x进行相乘和累加,就可以实现抗干扰。因此求出在约束条件下w的最优值wopt,即实现抗干扰。wopt可记为:式中,wopt为最优加权矢量矩阵,rx为所述协方差矩阵,-1表示求逆运算,s为空时二维导向矢量,st为时间矢量,ss为空间方向矢量,sh为s的共轭转置矩阵。最后,可根据所述最优加权矢量矩阵对所述处理向量进行加权计算,得到抗干扰基带信号。如图5所示,为了进一步提高抗干扰效果,所述基带处理装置还可进一步根据如下方式对所述抗干扰基带信号进行干扰后处理。具体实现方式为:对所述抗干扰基带信号进行离线校正,得到校正系数;将所述校正系数与所述抗干扰基带信号进行累加,得到抗干扰后处理基带信号。其中,如图8所示,所述基带处理装置可进一步根据如下方式对所述抗干扰基带信号进行离线校正:计算所述抗干扰基带信号的幅度累加值和相位值;若所述幅度累加值大于或等于所述相位值,对所述抗干扰基带信号进行相位误差校正,得到相位校正信号;计算所述相位校正信号的i分量与q分量的第一差值,根据所述第一差值对所述相位校正信号进行i路失调校正,得到i路失调校正信号;计算所述i路失调校正信号的i分量与q分量的第二差值,根据所述第二差值对所述i路失调校正信号进行q路失调校正,得到q路失调校正信号;计算所述q路失调校正信号的i分量与q分量的第三差值,根据所述第三差值计算所述校正系数。首先按照图8流程进行离线校正处理,然后把得到的校正系数应用到图5的后处理框图中的加法器a1和a2。其中直流偏移校正寄存器dcoc为b位,用于存储校正系数,所述基带处理装置可进一步根据如下公式计算所述校正系数:式中,dcoc为更新后的直流偏移校正寄存器的值,dcoc0为更新前的直流偏移校正寄存器的值,b为直流偏移校正寄存器的位数,vd为所述第三差值,直流偏移校正寄存器的初值为2b-1,i表示当前更新的是直流偏移校正寄存器的第i位,1≤i≤b-1。(6)dac(digitaltoanalogconverter,数模转换器)及调制电路设计:设计dac电路,把抗干扰后的信号变成零中频的基带模拟信号。dac可采用低速采样时钟的型号。具体实现是这样的:首先根据(1)中的信号带宽b、功耗pmax等信息,确定dac的采样时钟频率、位数和噪声功率等设计指标;然后设计第二低通滤波器lpf2电路,滤除dac的谐波频率和带外干扰,最后将lpf2的输出连给调制器的输入端。(7)设计零中频调制器,完成将抗干扰后的差分数字基带信号到单端模拟射频信号的变换,输出抗干扰结果。具体实现是这样的:首先根据(1)中的频率和步骤(6)信号带宽范围,确定本振lo2的频率、相位噪声等指标;然后把lo2的信号和抗干扰后的基带模拟信号,同时连到调制器输入端进行混频,并将差分的两路信号进行相加,合成一路信号;最后在调制器输出端设计第四带通滤波器bpf4,滤除谐波分量和带外干扰,最终还原成没有干扰的抗干扰信号输出。本发明提出一种基于零中频(zerointermediatefrequency,zif)架构的卫星系统的抗干扰天线,与采用常规低中频架构的抗干扰天线相比,在小型化、低功耗和低成本方面具备明显优势,其特征是:(1)本发明提供的抗干扰天线的方法,实现对干扰抑制的同时保证了对卫星信号的可靠接收。(2)利用零中频变频差分架构全面代替常规抗干扰天线的上下变频的低中频架构,减少了滤波器和放大器数量。(3)直接实现数字下变频和上变频功能,可以选择较少容量的fpga器件。(4)以低速的adc代替原来的高速adc,采样架构从带通采样变成低通采样。(5)采用通道幅相校正技术、直流偏移补偿技术、本振调零抑制技术等数字算法来消除零中频架构的缺陷,实现对通道幅相不一致误差、直流偏移误差和本振泄露自混频误差的消除抑制。(6)在adc之前即可完成信号的差分处理过程,即将单端信号变差分的处理前移到前端,实现了高集成度设计,可以选择集成度更高的器件,直接省掉独立的射频信道;采样时钟、工作时钟等频率可以大幅度降低,成本、体积和功耗明细减少,易于芯片化。以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。当前第1页12当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1