一种基于量化时延法提高FID信号测频精度的电路的制作方法

文档序号:12004210阅读:来源:国知局
技术总结
本实用新型公开了一种基于量化时延法提高FID信号测频精度的电路,包括动态核极化弱磁传感器、高频振荡电路、信号调理电路、滞回比较器、晶振电路、FPGA数字测频模块、控制器和存储单元,所述动态核极化弱磁传感器的输入端连接高频振荡电路,所述动态核极化弱磁传感器的输出端连接信号调理电路,所述信号调理电路连接滞回比较器,所述滞回比较器和晶振电路的输出端均连接FPGA数字测频模块,所述FPGA数字测频模块连接控制器,所述控制器连接存储单元,本实用新型利用等精度测频的原理,在FPGA数字测频模块中设计误差补偿部分,粗测和细测相结合,大幅度提高了测频精度。

技术研发人员:葛健;董浩斌;邱香域;刘欢;罗望;李晗
受保护的技术使用者:中国地质大学(武汉)
文档号码:201720003276
技术研发日:2017.01.03
技术公布日:2017.07.11

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1