军用船舶的噪声或振动测量系统的振动信号处理装置的制作方法

文档序号:17749418发布日期:2019-05-24 20:51阅读:来源:国知局

技术特征:

1.一种军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:包括依次连接的A/D转换器、FPGA芯片、DSP芯片和PC机,所述A/D转换器与振动信号采集装置连接,所述DSP芯片通过EMIF接口和UPP接口与FPGA芯片连接,所述DSP芯片连接有实时时钟电路和可编程只读存储器,所述FPGA芯片连接有JTAG芯片和用于FPGA的配置Proms。

2.根据权利要求1所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:在所述FPGA芯片内设置有FIFO存储器,所述UPP接口与FIFO存储器连接,所述DSP芯片通过UPP接口连续的读取FIFO存储器内的数据。

3.根据权利要求1所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:所述DSP芯片为TMS320C6748芯片。

4.根据权利要求1所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:所述实时时钟电路包括实时时钟芯片、与实时时钟芯片连接的电池和晶体振荡器。

5.根据权利要求4所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:所述实时时钟芯片为DS1390U-33,所述电池为锂二氧化锰电池CR1220,所述晶体振荡器为外置晶体振荡器。

6.根据权利要求1所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:所述可编程只读存储器为AT24C256C-SSHL-B,所述可编程只读存储器与DSP芯片之间并联有电阻。

7.根据权利要求1所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:所述DSP芯片连接有用于芯片测试的中央处理器,所述中央处理器设置有JTAG接口,所述中央处理器连接有线路驱动器和缓冲器,所述线路驱动器和缓冲器为SN74LVC2G34DBVR。

8.根据权利要求1所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:所述A/D转换器为AD7768-4BSTZ。

9.根据权利要求1所述的军用船舶的噪声或振动测量系统的振动信号处理装置,其特征在于:所述FPGA芯片为EP4CE40F29I7N,所述用于FPGA的配置Proms为EPCS64SI16N。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1