一种机载气象雷达总线收发器的制作方法

文档序号:18675110发布日期:2019-09-13 22:25阅读:490来源:国知局
一种机载气象雷达总线收发器的制作方法

本发明涉及通讯技术,尤其涉及一种机载气象雷达总线收发器。



背景技术:

目前比较先进的雷达总线收发技术是通过嵌入式技术做成PCIE或者PCI接口、网口、USB接口的数据采集存储卡,然后通过上位机来处理解调出来的数据完成实际的测试,另外连接加固计算机进行控制参数来完成实际的功能;用上位机来完成实际的图像,故障参数,信息,状态还原,但存在体积大、替换性不佳、成本高的缺陷。



技术实现要素:

本发明提供一种机载气象雷达总线收发器解决现有技术中存在的体积大、成本高、替换性不佳的问题。

一种机载气象雷达总线收发器,包括:

开关电源模块,用于给电路板提供5VDC的直流电,并同时由电源转化芯片将5VDC的直流电转化1.5VDC,供给FPGA模块;

振荡电路,与FPGA模块连接,用于向FPGA模块提供时钟频率;

复位电路,与FPGA模块连接,用于对FPGA模块进行复位;

ARM模块,与FPGA模块通过并口进行通讯,ARM模块控制FPGA模块采用振荡电路提供的时钟频率,将FPGA模块内部相应电路产生的信号输出到数模转换模块;

数模转换模块,用于将接收到的FPGA模块内部相应电路产生的信号形成差分信号并输出。

进一步,所述FPGA模块包括:分频电路、帧间隔时间电路、扫描角信号电路、帧总线字头电路。

进一步,所述FPGA模块采用ARINC708总线协议及曼彻斯特总线编码方式。

进一步,数模转换模块包括:输出驱动电路和通讯电路。

进一步,所述ARM模块与FPGA模块通讯接口为SPP、EPP、ECP中任意一种。

进一步,所述ARM模块数据输出接口为USB、CAN、RS485中任意一种。

由上述技术方案可知,本发明采用数字FPGA技术平台,利用嵌入式技术使产品的体积重量缩减了近10倍,更加便携。结合嵌入式平台的PCB板,元器件数量都减少很多,硬件成本比起传统平台也相应的降低了很多,利用FPGA,ARM等高密度集成芯片的使得通用板卡替换性更好。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。

图1是本发明整体结构原理图;

图2是本发明FPGA模块电路原理图;

图3是本发明数模转换模块中输出驱动电路原理图

具体实施方式

为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部份实施例,而不是全部的。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。

结合附图1进行说明,一种机载气象雷达总线收发器,包括:开关电源模块,用于给电路板提供5VDC的直流电,并同时由电源转化芯片将5VDC的直流电转化1.5VDC,供给FPGA模块;振荡电路,与FPGA模块连接,用于向FPGA模块提供时钟频率;复位电路,与FPGA模块连接,用于对FPGA模块进行复位;ARM模块,与FPGA模块通过并口进行通讯,ARM模块控制FPGA模块采用振荡电路提供的时钟频率,将FPGA模块内部相应电路产生的信号输出到数模转换模块;数模转换模块,用于将接收到的FPGA模块内部相应电路产生的信号形成差分信号并输出。

ARINC708总线由1600位曼彻斯特编码以及6位开始头以及结束尾组成,同步输入A和输入B,分别代表高于低,实现同步差分信号。前64位为协议所讲内容,包括雷达扫描角,偏转角等信息。后面1536位代表512个点,每个点由(R,G,B)表示其颜色,编码按曼彻斯特000—111编码并提供其颜色值。在测试LCDU725的过程中显示一条一条的单线,每条单线由512个点组成。

结合附图2进行说明,FPGA模块包括:分频电路CLK_DIV即图中inst3部分用于产生分频信号,帧间隔时间电路dw_control即图中inst7部分用于产生帧时间间隔信号,扫描角信号电路angle_control即图中inst8用于产生角扫描信号,帧总线字头电路control_708即图中inst2部分用于产生帧总线字头信号,ARM模块与FPGA模块通过并口进行通讯,控制FPGA模块采用振荡电路提供的时钟频率,将FPGA模块内部的上述分频电路、帧间隔时间电路、扫描角信号电路、帧总线字头电路产生的信号输出到数模转换模块。FPGA模块采用ARINC708总线发送协议及曼彻斯特总线编码方式。ARM模块与FPGA模块通讯接口为SPP、EPP、ECP中任意一种。

结合附图3进行说明,数模转换模块包括输出驱动电路和通讯电路。输出驱动电路通过OPA2890双路低功耗宽带电压反馈运算放大器,将FPGA模块的输出信号转化为差分信号,并发送给通讯电路,通讯电路通过RSM3485隔离收发器将上述差分信号发送给电脑端。数模转换模块数据输出接口为USB、CAN、RS485中任意一种。

上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1