一种电源芯片测试电路的制作方法

文档序号:19186091发布日期:2019-11-20 01:30阅读:355来源:国知局
一种电源芯片测试电路的制作方法

本申请涉及电子技术领域,尤其涉及一种电源芯片测试电路。



背景技术:

电源芯片是服务器电源板卡的重要组成部分,为服务器的各个功能部件提供所需的电压和电流。电源芯片与电源线路中各个电子器件之间的存在着干扰,会影响整个电源的稳定性。因此,需要对电源芯片和电源线路中各个电子器件之间的干扰源进行检测。在干扰源检测过程中,通常需要对电源芯片进行使能与掉电测试,基于使能与掉电这两个过程中各个电子器件的电压与电流的变化,查找出电源线路中的干扰源。

目前,现有的使能与掉电测试方案中,在进行电源芯片使能时,通常采用飞线将电源芯片的使能(en)引脚与电源线路中的芯片使能信号端人工焊接在一起,使能引脚与芯片使能信号端之间还需增加0ω电阻,在进行电源芯片掉电时,人工去除飞线,而后又人工将电源芯片的使能引脚接地。

综上所述,现有的方案需要人工进行飞线焊接和飞线去除,效率十分低下,并且焊接时容易出错导致线路损坏,影响整个电源的正常使用。



技术实现要素:

本申请提供了一种电源芯片测试电路,目的在于解决电源芯片的使能与掉电测试方式效率低下的问题。

为了实现上述目的,本申请提供了以下技术方案:

本申请实施例第一方面公开了一种电源芯片测试电路,所述电源芯片测试电路包括:

并排设置的第一接线端子、第二接线端子和第三接线端子;

所述第一接线端子与电源的芯片使能信号端相连;

所述第二接线端子与电源芯片的使能引脚相连;

所述第三接线端子接地;

连接器,当所述电源芯片进行使能时,所述第二接线端子通过所述连接器与所述第一接线端子相连;以及,当所述电源芯片进行掉电时,所述第二接线端子通过所述连接器与所述第三接线端子相连。

可选的,在上述电源芯片测试电路中,所述连接器包括跳线帽。

可选的,在上述电源芯片测试电路中,所述连接器包括单刀双掷开关。

可选的,在上述电源芯片测试电路中,所述连接器包括开关三极管。

可选的,在上述电源芯片测试电路中,所述第一接线端子、所述第二接线端子和所述第三接线端子均为pin针。

可选的,在上述电源芯片测试电路中,还包括:蜂鸣器;

所述蜂鸣器设置在所述第三接线端子上。

可选的,在上述电源芯片测试电路中,还包括:指示灯;

所述指示灯设置在所述第三接线端子上。

本申请实施例第二方面公开了一种电源,所述电源包括上述本申请实施例第一方面公开的电源芯片测试电路。

本申请提供了一种电源芯片测试电路,该电源芯片测试电路包括并排设置的第一接线端子、第二接线端子和第三接线端子,以及连接器。其中,第一接线端子与电源的芯片使能信号端相连,第二接线端子与电源芯片的使能引脚相连。第三接线端子接地。当电源芯片进行使能时,第二接线端子通过连接器与第一接线端子相连。当电源芯片进行掉电时,第二接线端子通过连接器与第三接线端子相连。基于本申请,在电源芯片在进行使能与掉电测试过程中,无需人工焊接飞线和电阻,有效提高了整个测试过程的效率,并且避免了因焊接出错而导致线路损坏的问题。

附图说明

为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本申请实施例提供的一种电源芯片测试电路的结构示意图;

图2为本申请实施例提供的一种接线端子的具体连接方式的结构示意图;

图3为本申请实施例提供的另一种电源芯片测试电路的结构示意图;

图4为本申请实施例提供的又一种电源芯片测试电路的结构示意图。

具体实施方式

下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

如图1所示,为本申请实施例提供的一种电源芯片测试电路的结构示意图。该电源芯片测试电路包括:

第一接线端子100,第二接线端子200,第三接线端子300和连接器400。

其中,第一接线端子100、第二接线端子200和第三接线端子300并排设置。

第一接线端子100与电源的芯片使能信号端相连。

第二接线端子200与电源芯片的使能引脚相连。

第三接线端子300接地。

当电源芯片进行使能时,第二接线端子200通过连接器400与第一接线端子100相连。当电源芯片进行掉电时,第二接线端子200通过连接器400与第三接线端子300相连。

需要说明的是,当第二接线端子200通过连接器400与第一接线端子100相连时,电源芯片正常工作。

当第二接线端子200通过连接器400与第三接线端子300相连时,电源芯片不工作。

可选的,连接器400包括跳线帽。

可选的,连接器400包括单刀双掷开关。

可选的,连接器400包括开关三极管。

可选的,第一接线端子100、第二接线端子200和第三接线端子300均为pin针。

需要说明的是,第一接线端子100与芯片使能信号端、第二接线端子200与电源芯片、第三接线端子300接地的具体连接方式如图2所示。

在本申请实施例中,电源芯片测试电路包括并排设置的第一接线端子、第二接线端子和第三接线端子,以及连接器。其中,第一接线端子与电源的芯片使能信号端相连,第二接线端子与电源芯片的使能引脚相连,第三接线端子接地。当电源芯片进行使能时,第二接线端子通过连接器与第一接线端子相连。当电源芯片进行掉电时,第二接线端子通过连接器与第三接线端子相连。基于本申请,在电源芯片在进行使能与掉电测试过程中,无需人工焊接飞线和电阻,有效提高了整个测试过程的效率,并且避免了因焊接出错而导致线路损坏的问题。

可选的,如图3所示,为本申请实施例提供的另一种电源芯片测试电路的结构示意图,该电源芯片测试电路包括:

第一接线端子100,第二接线端子200,第三接线端子300,连接器400和蜂鸣器500。

其中,第一接线端子100、第二接线端子200和第三接线端子300并排设置。

第一接线端子100与电源的芯片使能信号端相连。

第二接线端子200与电源芯片的使能引脚相连。

第三接线端子300接地。

当电源芯片进行使能时,第二接线端子200通过连接器400与第一接线端子100相连。当电源芯片进行掉电时,第二接线端子200通过连接器400与第三接线端子300相连。

蜂鸣器500设置在第三接线端子300上。

需要说明的是,当第二接线端子200通过连接器400与第三接线端子300相连,电源芯片进行掉电时,蜂鸣器500工作,发出警报。

在本申请实施例中,电源芯片测试电路包括并排设置的第一接线端子、第二接线端子和第三接线端子,以及连接器和蜂鸣器。其中,第一接线端子与电源的芯片使能信号端相连,第二接线端子与电源芯片的使能引脚相连,第三接线端子接地。当电源芯片进行使能时,第二接线端子通过连接器与第一接线端子相连。当电源芯片进行掉电时,第二接线端子通过连接器与第三接线端子相连。蜂鸣器设置在第三接线端子上。基于本申请,在电源芯片在进行使能与掉电测试过程中,无需人工焊接飞线和电阻,并且在电源芯片掉电时蜂鸣器发出警报,有效提高了整个测试过程的效率,并且避免了因焊接出错而导致线路损坏的问题。

可选的,如图4所示,为本申请实施例提供的又一种电源芯片测试电路的结构示意图,该电源芯片测试电路包括:

第一接线端子100,第二接线端子200,第三接线端子300,连接器400和指示灯600。

其中,第一接线端子100、第二接线端子200和第三接线端子300并排设置。

第一接线端子100与电源的芯片使能信号端相连。

第二接线端子200与电源芯片的使能引脚相连。

第三接线端子300接地。

当电源芯片进行使能时,第二接线端子200通过连接器400与第一接线端子100相连。当电源芯片进行掉电时,第二接线端子200通过连接器400与第三接线端子300相连。

指示灯600设置在第三接线端子300上。

需要说明的是,当第二接线端子200通过连接器400与第三接线端子300相连,电源芯片进行掉电时,指示灯600工作,发出警示。

需要说明的是,指示灯600的颜色包括但不限于红色或黄色,本申请实施例不做限定。

在本申请实施例中,电源芯片测试电路包括并排设置的第一接线端子、第二接线端子和第三接线端子,以及连接器和指示灯。其中,第一接线端子与电源的芯片使能信号端相连,第二接线端子与电源芯片的使能引脚相连,第三接线端子接地。当电源芯片进行使能时,第二接线端子通过连接器与第一接线端子相连。当电源芯片进行掉电时,第二接线端子通过连接器与第三接线端子相连。指示灯设置在第三接线端子上。基于本申请,在电源芯片在进行使能与掉电测试过程中,无需人工焊接飞线和电阻,并且在电源芯片掉电时指示灯发出警示,有效提高了整个测试过程的效率,并且避免了因焊接出错而导致线路损坏的问题。

本申请还公开了一种电源,该电源包括上述提供的电源芯片测试电路。

本申请实施例方法所述的功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算设备可读取存储介质中。基于这样的理解,本申请实施例对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该软件产品存储在一个存储介质中,包括若干指令用以使得一台计算设备(可以是个人计算机,服务器,移动计算设备或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:u盘、移动硬盘、只读存储器(rom,read-onlymemory)、随机存取存储器(ram,randomaccessmemory)、磁碟或者光盘等各种可以存储程序代码的介质。

本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。

对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1