用于电控扫描天线的四路可调电源模块的制作方法

文档序号:19349491发布日期:2019-12-06 21:13阅读:218来源:国知局
用于电控扫描天线的四路可调电源模块的制作方法

本发明涉及天线技术领域,尤其涉及一种用于电控扫描天线的四路可调电源模块。



背景技术:

随着现代电子信息技术的发展,对于天线特性如波束可调、小型化、高性能等的要求日益提高,其中天线波束可调性尤其受到重视。相控阵天线是实现扫描天线的常用方案,其通过改变阵元的特性参数如长度、旋转角度、可调谐材料相应参数等方式实现相位补偿,从而改变天线主波束的方向,进而实现波束扫描功能。但质量较重、波束调整方式复杂、响应时延长的传统的机械式相控阵天线越来越难以满足现代电子信息技术对于通信系统低时延、高精度的要求,因而使得电调相控阵天线的相关研究日趋深入。电调相控阵天线具有波束调整便捷、可程控、质量尺寸相对较低的特点,是实现天线波束可调的优势选择。实现电调相控阵的关键点之一即为对相控阵天线各个阵元的独立可调馈电。天线阵元数量的增加可以相应地提高电控扫描天线的增益,但随之而来的问题是馈电系统复杂度的显著提升,同时馈电系统的体积也将显著增大,这一点影响了天线阵列的实用价值。



技术实现要素:

针对现有技术中的缺陷,本发明的目的在于提供一种可实现对天线阵列的多路程控可调电压馈电,同时有效解决馈电系统体积过大问题,提升天线阵列的实用度的用于电控扫描天线的四路可调电源模块。

为实现上述目的,本发明采用的一种用于电控扫描天线的四路可调电源模块,包括fpga芯片、电源电路、时钟电路、接口电路和运算放大单元,所述电源电路、所述时钟电路、所述接口电路和所述运算放大单元均与所述fpga芯片电性连接;

所述fpga芯片,用于向内部逻辑电路和pll数字电路提供1.2v电压,向pll模拟电路提供2.5v电压以及io电压向每个电路提供1.2v、1.5v、1.8v、2.5v、3.0v或3.3v电压;

所述电源电路,用于将输入电压30v降压至5v,并将5v电压转换为供内部逻辑电路和pll数字电路使用的1.2v电压、供pll模拟电路使用的2.5v电压以及供每个电路使用的3.3v电压;

所述时钟电路,用于向所述fpga芯片提供精准的时钟源;

所述接口电路,用于对所述fpga芯片内容进行编程,并配置数据;

所述运算放大单元,用于调节放大所述fpga芯片内的模拟电压,实现输出幅度连续可调。

其中,所述电源电路包括降压单元,所述降压单元包括30v电源端、电容c5、电容c6、电容c7、降压型管理电源芯片、电感器l1、肖特基二极管d1、5v电源端和电容c,所述电容c5、所述电容c6和所述电容c7的一端分别与所述30v电源输入端和所述降压型管理电源芯片的vin端子电性连接,所述电容c5、所述电容c6和所述电容c7的另一端接地,所述电感器l1的一端与所述降压型管理电源芯片的out端和所述肖特基二极管d1的一端电性连接,所述电感器l1的另一端与所述降压型管理电源芯片的fb端、所述5v电源端和所述电容c的一端电性连接,所述电容c的另一端、所述降压型管理电源芯片的gnd端和所述肖特基二极管d1的另一端均接地。

其中,所述电源电路还包括第一转换单元,所述第一转换单元包括稳压芯片、电容c9、3.3v电源端、电容c8、电容c10、电阻r1和发光二极管d2,所述稳压芯片的vin端和所述电容c9的一端均与所述5v电源端电性连接,所述稳压芯片的vo端与所述3.3v电源端电性连接,所述3.3v电源端分别与所述电容c8、所述电容c10和所述电阻r1的一端电性连接,所述电阻r1的另一端与所述发光二极管d2的正极端电性连接,所述发光二极管d2的负极端、所述稳压芯片的gnd端、所述电容c8、所述电容c9和所述电容c10的另一端均接地。

其中,所述电源电路还包括第二转换单元,所述第二转换单元包括电容c3、2.5v电源端、电容c2和电容c4,所述电容c3的一端和所述稳压芯片的vin端均与所述5v电源端电性连接,所述稳压芯片的vo端与所述电容c2和所述2.5v电源端的一端电性连接,所述2.5v电源端的另一端与所述电容c4的一端电性连接,所述电容c3、所述电容c2、所述电容c4的另一端和所述稳压芯片的gnd端均接地。

其中,所述电源电路还包括第三转换单元,所述第三转换单元包括电容c12、电容c11、1.2v电源端和电容c13,所述电容c12的一端和所述稳压芯片的vin端均与所述5v电源端电性连接,所述稳压芯片的vo端与所述电容c11和所述1.2v电源端的一端电性连接,所述1.2v电源端的另一端与所述电容c13的一端电性连接,所述电容c12、所述电容c11、所述电容13的另一端和所述稳压芯片的gnd端均接地。

其中,所述时钟电路包括电容c1和有源晶振时钟,所述电容c1的一端分别与所述3.3v电源端和所述fpga芯片电性连接,所述电容c1的另一端接地,所述fpga芯片的clk端与所述有源晶振时钟的out端电性连接,所述有源晶振时钟的gnd端接地。

其中,所述接口电路包括jtag接口、flash存储器和r5,所述jtag接口包括header排针、电阻r2、电阻r3和电阻r4,所述header排针的引脚1分别与所述fpga芯片的tck端和所述电阻r4的一端电性连接,所述电阻r4的另一端接地,所述header排针的引脚5分别与所述fpga芯片的tms端和电阻r3电性连接,所述header排针的引脚5分别与所述fpga芯片的tms端和电阻r3的一端电性连接,所述header排针的引脚9分别与所述fpga芯片的tdi端和电阻r4的一端电性连接,所述电阻r4、所述电阻r3的另一端和所述header排针的引脚4分别与所述2.5v电源端电性连接,所述header排针的引脚2和引脚10接地;

所述flash存储器的ncs端与所述fpga芯片的ncso端电性连接,所述flash存储器的data端通过所述电阻r5与所述fpga芯片的data端电性连接,所述flash存储器的vcc端与所述fpga芯片的vcc端电性连接,所述flash存储器的gnd端与所述fpga芯片的gnd端电性连接,所述flash存储器的dclk端与所述fpga芯片的dclk端电性连接,所述flash存储器的asdi端与所述fpga芯片的asdo端电性连接。

其中,所述运算放大单元包括电阻r11、电阻r13、第一放大器、电容c42、电容c44、电阻r21、电阻r17、j3输出口、第二放大器、继电器、电阻r18、电阻r23、二极管d5、三极管v3和电阻r20,所述电阻r11的一端与所述fpga芯片的i/o端电性连接,所述电阻r11的另一端与所述电阻r13和所述第一放大器的第一端电性连接,且所述电阻r13另一端接地,所述第一放大器的第一端与所述电容c42和所述电容c44的一端电性连接,且所述电容c42和所述电容c44的另一端接地,所述第一放大器的第二端与所述电阻r21和所述电阻r17的一端电性连接,所述电阻r21的另一端接地,所述电阻r17的另一端与所述第一放大器的第三端、所述第二放大器的第一端及所述j3输出口电性连接,所述第二放大器的第二端和第三端均与所述继电器的常闭端电性连接,所述电阻r18的一端与所述继电器的常闭端电性连接,所述电阻r18的另一端与所述继电器的常开端和所述电阻r23的一端电性连接,所述电阻r23的另一端接地,所述5v电源端与所述二极管d5的一端电性连接,所述二极管d5的另一端与所述三极管v3的发射级电性连接,所述三极管v3的基级与所述电阻r20电性连接,所述三极管v3的集电极接地。

其中,所述用于电控扫描天线的四路可调电源模块还包括电压显示电路,所述电压显示电路包括四通道模数转换单元、处理单元和显示单元,所述四通道模数转换单元、所述处理单元和所述显示单元均与所述fpga芯片电性连接;

所述四通道模数转换单元,用于将所述运算放大单元中放大的模拟电压值转换为数字控制量,发送至所述fpga芯片进行分析处理,得到各路电压值;

所述处理单元,用于接收所述fpga芯片进行分析处理后的各路电压值,并驱动所述显示单元;

所述显示单元,用于对各路电压值进行显示。

其中,所述处理单元包括单片机、电容c49和电容c50,所述单片机的va端与所述3.3v电源端、所述电容c49和所述电容c50的一端电性连接,所述电容c49和所述电容c50的另一端接地。

本发明的有益效果体现在:通过所述fpga芯片结合所述运算放大单元能够实现电压0~25v连续可调,独立、手动控制幅值。相较于传统的馈电系统而言,显著降低了电源体积,有利于电控扫描天线阵列增益、扫描精度、工作频率的提升,显著提高了该类天线的实用度。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是本发明的用于电控扫描天线的四路可调电源模块的原理图。

图2是本发明的运算放大单元的原理图。

图3是本发明的处理单元的原理图。

图4是本发明的四通道模数转换单元的原理框图。

图5是本发明的降压单元的原理图。

图6是本发明的第一转换单元的原理图。

图7是本发明的第二转换单元的原理图。

图8是本发明的第三转换单元的原理图。

图9是本发明的时钟电路的原理图。

图10是本发明的jtag接口的原理图。

图11是本发明的flash存储器的原理图。

100-用于电控扫描天线的四路可调电源模块、10-fpga芯片、20-电源电路、21-降压单元、22-第一转换单元、23-第二转换单元、24-第三转换单元、30-时钟电路、40-接口电路、41-jtag接口、42-flash存储器、50-运算放大单元、60-电压显示电路、61-四通道模数转换单元、62-处理单元、63-显示单元。

具体实施方式

下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。

在本发明的描述中,需要理解的是,术语“长度”、“宽度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。

请参阅图1至图11,本发明提供了一种用于电控扫描天线的四路可调电源模块100,包括fpga芯片10、电源电路20、时钟电路30、接口电路40和运算放大单元50,所述电源电路20、所述时钟电路30、所述接口电路40和所述运算放大单元50均与所述fpga芯片10电性连接;

所述fpga芯片10,用于向内部逻辑电路和pll数字电路提供1.2v电压,向pll模拟电路提供2.5v电压以及io电压向每个电路提供1.2v、1.5v、1.8v、2.5v、3.0v或3.3v电压;

所述电源电路20,用于将输入电压30v降压至5v,并将5v电压转换为供内部逻辑电路和pll数字电路使用的1.2v电压、供pll模拟电路使用的2.5v电压以及供每个电路使用的3.3v电压;

所述时钟电路30,用于向所述fpga芯片10提供精准的时钟源;

所述接口电路40,用于对所述fpga芯片10内容进行编程,并配置数据;

所述运算放大单元50,用于调节放大所述fpga芯片10内的模拟电压,实现输出幅度连续可调。

在本实施方式中,所述fpga芯片10采用英特尔的ep4ce6e22c8作为控制核心。该fpga芯片10工作电压为1.15v~3.465v,封装采用qfn144,含有92个i/o口,逻辑资源为6272,所述运算放大单元50通过调节放大所述fpga芯片10内的模拟电压,实现输出幅度连续可调,所述电源电路20是ep4ce6e22c8板子能够正常工作最基本的电路。ep4ce6e22c8需要1.0v/1.2v电压来供给内部逻辑电路(vccint)和pll数字电路(vccd_pll),需要2.5v来供给pll模拟电路(vcca),另外io电压(vccio)可接入1.2v、1.5v、1.8v、2.5v、3.0v和3.3v等不同的电压来给每个片区提供不同的电压标准。因此,在设计上,先把输入的30v电压降压至5v,并将5v电压转换为3.3v、2.5、1.2v来维持板子正常工作,3.3v用于供给所述时钟电路30、所述运算放大电路等等电压和特殊功能引脚高电平等,2.5v用于供给vcca电压,1.2v用于供给vccint、vcc_pll。然后所述时钟电路30依据所述fpga芯片10具有专用的全局时钟引脚,通过专用的全局时钟输入引脚驱动的单个主时钟去控制设计中的每一个时序器件,以此向所述fpga芯片10提供精准的时钟源;所述接口电路40是对fpga内容进行编程的一个过程。每次上电后需要进行配置是基于sram工艺fpga的一个特点。在fpga内部,有许多可编程的多路器、逻辑、互连线节点和ram初始化内容等,都需要配置数字数据来控制。fpga中配置ram就起到了这样一个作用,它存放了配置数据的内容。所述运算放大单元50接收到所述fpga芯片10配置数据后的模拟电压后,将电压进行调节放大,然后实现输出幅度连续可调。

本发明通过采用所述fpga芯片10与所述运算放大单元50结合来实现电压0~25v连续可调,单独控制。该设计在在保证4路独立可程控馈电的同时可实现较高精度的电压调控。同时相较于传统的馈电系统而言,显著降低了电源体积,有利于电控扫描天线的增益、扫描精度、工作频率的提升,显著提高了该类天线的实用度。

进一步地,所述电源电路20包括降压单元21,所述降压单元21包括30v电源端、电容c5、电容c6、电容c7、降压型管理电源芯片、电感器l1、肖特基二极管d1、5v电源端和电容c,所述电容c5、所述电容c6和所述电容c7的一端分别与所述30v电源输入端和所述降压型管理电源芯片的vin端子电性连接,所述电容c5、所述电容c6和所述电容c7的另一端接地,所述电感器l1的一端与所述降压型管理电源芯片的out端和所述肖特基二极管d1的一端电性连接,所述电感器l1的另一端与所述降压型管理电源芯片的fb端、所述5v电源端和所述电容c的一端电性连接,所述电容c的另一端、所述降压型管理电源芯片的gnd端和所述肖特基二极管d1的另一端均接地。

在本实施方式中,所述电容c5、所述电容c6和所述电容c7单位值均为1μf,所述电容c为4.7μf,且均为退耦电容,所述降压型管理电源芯片型号为lm2596,所述电感器l1型号为mss1210-683meb,且单位值为68μh,所述肖特基二极管d1型号为b560c-13-f,单位值为700mv,所述30v电源端的电流进入所述降压单元21后,经过所述电容c5、所述电容c6和所述电容c7能够对电路中的电流起到滤除电流中的纹波和退耦作用,给所述电源电路20提供一个稳定的电源,之后电源进入所述降压型管理电源芯片的vin端子,之后电源从所述降压型管理电源芯片的out端输出,分别流经所述肖特基二极管d1、所述电感器l1和所述电容c后接地,且电源在流经所述电感器l1后,电压降至为所述5v电源端,

之后所述5v电源端经过电容c1和电容c2并联接地,所述5v电源端中的5v电压进行再次滤波,保证电路电源的稳定。

进一步地,所述电源电路20还包括第一转换单元22,所述第一转换单元22包括稳压芯片、电容c9、3.3v电源端、电容c8、电容c10、电阻r1和发光二极管d2,所述稳压芯片的vin端和所述电容c9的一端均与所述5v电源端电性连接,所述稳压芯片的vo端与所述3.3v电源端电性连接,所述3.3v电源端分别与所述电容c8、所述电容c10和所述电阻r1的一端电性连接,所述电阻r1的另一端与所述发光二极管d2的正极端电性连接,所述发光二极管d2的负极端、所述稳压芯片的gnd端、所述电容c8、所述电容c9和所述电容c10的另一端均接地。

在本实施方式中,所述电容c9为0.1μf,所述电容c8为10μf,所述电容c102为0.1μf,所述稳压芯片的型号为ams117,经过所述降压型管理电源芯片将电压从30v降为5v后,5v电压进入所述稳压芯片的vin端,经过所述稳压芯片进行转换处理后,从所述稳压芯片的vo端输出,将其转换为电压为3.3v的所述3.3v电源端,用于供给所述时钟电路30、所述配置电路等电压和特殊功能引脚高电平。其中所述电容c9、所述电容c8和所述电容c10起到滤波作用,通过所述发光二极管d2的亮或者熄灭可便于查看电源的工作状态。可以理解的是,在本实施例中采用的电阻可以是精调电阻。

进一步地,所述电源电路20还包括第二转换单元23,所述第二转换单元23包括电容c3、2.5v电源端、电容c2和电容c4,所述电容c3的一端和所述稳压芯片的vin端均与所述5v电源端电性连接,所述稳压芯片的vo端与所述电容c2和所述2.5v电源端的一端电性连接,所述2.5v电源端的另一端与所述电容c4的一端电性连接,所述电容c3、所述电容c2、所述电容c4的另一端和所述稳压芯片的gnd端均接地。

在本实施方式中,所述电容c3为0.1μf,所述电容c2为10μf,所述电容c4为0.1μf,所述稳压芯片的型号为ams117,经过所述降压型管理电源芯片将电压从30v降为5v后,5v电压进入所述稳压芯片的vin端,经过所述稳压芯片进行转换处理后,从所述稳压芯片的vo端输出,将其转换为电压为2.5v的所述2.5v电源端,以此供给vcca电压,其中所述电容c3、所述电容c2和所述电容c4起到滤波作用。

进一步地,所述电源电路20还包括第三转换单元24,所述第三转换单元24包括电容c12、电容c11、1.2v电源端和电容c13,所述电容c12的一端和所述稳压芯片的vin端均与所述5v电源端电性连接,所述稳压芯片的vo端与所述电容c11和所述1.2v电源端的一端电性连接,所述1.2v电源端的另一端与所述电容c13的一端电性连接,所述电容c12、所述电容c11、所述电容13的另一端和所述稳压芯片的gnd端均接地。

在本实施方式中,所述电容c12为0.1μf,所述电容c11为10μf,所述电容c13为0.1μf,所述稳压芯片的型号为ams117,经过所述降压型管理电源芯片将电压从30v降为5v后,5v电压进入所述稳压芯片的vin端,经过所述稳压芯片进行转换处理后,从所述稳压芯片的vo端输出,将其转换为电压为1.2v的所述1.2v电源端,以此供给vccint、vcc_pll电压,其中所述电容c12、所述电容c11和所述电容c13起到滤波作用。

进一步地,所述时钟电路30包括电容c1和有源晶振时钟,所述电容c1的一端分别与所述3.3v电源端和所述fpga芯片10电性连接,所述电容c1的另一端接地,所述fpga芯片10的clk端与所述有源晶振时钟的vcc端电性连接,所述有源晶振时钟的gnd端接地。

在本实施方式中,在fpga设计中时钟的最好解决方案是:由专用的全局时钟输入引脚驱动的单个主时钟去控制设计中的每一个时序器件,只要有可能就应该尽量在设计项目中采用全局时钟,fpga都具有专门的全局时钟引脚,它直接连到器件中的每一个寄存器。在器件中,这种全局时钟能提供最短的延时、最高得精度。在设计中我们用到一个全局时钟口clk,由于它是单个时钟口,所以用所述有源晶振时钟作为外部时钟来源。所述有源晶振时钟采用晶振5070芯片,能够产生50mhz时钟,所述3.3v电源端产生的3.3v电压经过所述fpga芯片10,之后从所述fpga芯片10的clk端通过所述有源晶振时钟的vcc端进入,经过晶振后,从所述有源晶振时钟的out端输出,以此为系统提供精准的时钟源,其中所述电容c1为0.1μf,能够对电路起到滤波作用。

进一步地,所述接口电路40包括jtag接口41、flash存储器42和r5,所述jtag接口41包括header排针、电阻r2、电阻r3和电阻r4,所述header排针的引脚1分别与所述fpga芯片10的tck端和所述电阻r4的一端电性连接,所述电阻r4的另一端接地,所述header排针的引脚5分别与所述fpga芯片10的tms端和电阻r3电性连接,所述header排针的引脚5分别与所述fpga芯片10的tms端和电阻r3的一端电性连接,所述header排针的引脚9分别与所述fpga芯片10的tdi端和电阻r4的一端电性连接,所述电阻r4、所述电阻r3的另一端和所述header排针的引脚4分别与所述2.5v电源端电性连接,所述header排针的引脚2和引脚10接地;

所述flash存储器42的ncs端与所述fpga芯片10的ncso端电性连接,所述flash存储器42的data端通过所述电阻r5与所述fpga芯片10的data端电性连接,所述flash存储器42的vcc端与所述fpga芯片10的vcc端电性连接,所述flash存储器42的gnd端与所述fpga芯片10的gnd端电性连接,所述flash存储器42的dclk端与所述fpga芯片10的dclk端电性连接,所述flash存储器42的asdi端与所述fpga芯片10的asdo端电性连接。

在本实施方式中,所述接口电路40是对fpga内容进行编程的一个过程。每次上电后需要进行配置是基于sram工艺fpga的一个特点。在fpga内部,有许多可编程的多路器、逻辑、互连线节点和ram初始化内容等,都需要配置数据来控制。fpga中配置ram就起到了这样一个作用,它存放了配置数据的内容。根据fpag在配置电路中的角色,其配置数据可以使用3种方式载入(download)到目标器件,这三种分别是:fpga主动(active)方式、fpga被动(passive)方法和jtag方式。所述jtag接口41是一个业界标准接口,alterafpga基本上都可以支持jtag命令来配置fpga,而且jtag配置方式比其他任何一种配置方式优先级都高,因此,我们在板子提供了jtag配置方式,此外为了使fpga掉电后仍然能够保持程序数据,fpga需要外接配置芯片,这里选用了altera公司的串行所述flash存储器42型号为epcs16,且所述flash存储器42属于增强型配置器件,容量高达16mbit,支持对大容量fpga的单片配置,它们可以由jtag接口41进行在系统编程。

进一步地,所述运算放大单元50包括电阻r11、电阻r13、第一放大器、电容c42、电容c44、电阻r21、电阻r17、j3输出口、第二放大器、继电器、电阻r18、电阻r23、二极管d5、三极管v3和电阻r20,所述电阻r11的一端与所述fpga芯片10的i/o端电性连接,所述电阻r11的另一端与所述电阻r13和所述第一放大器的第一端电性连接,且所述电阻r13另一端接地,所述第一放大器的第一端与所述电容c42和所述电容c44的一端电性连接,且所述电容c42和所述电容c44的另一端接地,所述第一放大器的第二端与所述电阻r21和所述电阻r17的一端电性连接,所述电阻r21的另一端接地,所述电阻r17的另一端与所述第一放大器的第三端、所述第二放大器的第一端及所述j3输出口电性连接,所述第二放大器的第二端和第三端均与所述继电器的常闭端电性连接,所述电阻r18的一端与所述继电器的常闭端电性连接,所述电阻r18的另一端与所述继电器的常开端和所述电阻r23的一端电性连接,所述电阻r23的另一端接地,所述5v电源端与所述二极管d5的一端电性连接,所述二极管d5的另一端与所述三极管v3的发射级电性连接,所述三极管v3的基级与所述电阻r20电性连接,所述三极管v3的集电极接地。

在本实施方式中,所述第一放大器和所述第二放大器的型号均为lm358,所述电阻r11电阻为100ω,所述电阻r13电阻值为1kω,所述电容c42值为10μf、电容c440值为104μf,所述电阻r21电阻值为100ω,所述电阻r17电阻值为1kω,所述继电器型号为jrc-5m,所述电阻r18电阻值为9kω、电阻r23电阻值为1kω,所述三极管v3为pnp型三极管,值为855ω,所述电阻r20为1kω。

其中模拟电压产生部分采用所述第一放大器和所述第二放大器实现,所述第一放大器和所述第二放大器是一个双运算放大器,里面含有两个高增益、独立的、内部频率补偿的双运放,适用于电压范围很宽的单电源,本设计利用其单电源供电、宽电压范围的特性设计了一个输出为0~25v连续可调的电压放大器。ch1_in为所述fpga芯片10的i/o口输出的3.3v方波或者直流信号,前面一级为电阻分压和正向比例放大器,由所述电阻r11和所述电阻r13构成电阻分压,通过调节所述电阻r13可改变lm358信号输入端的电压值,所述电容c42、所述电容c44为lm358供电引脚的退耦电容,滤除电源纹波,所述电阻r17为增益电阻,通过调节所述电阻r17可以改变放大倍数,然后所述j3输出口为输出接口,由此我们只需调节所述电阻r13和所述电阻r17,即可使输出在0~25v的范围内。然后另一个运放作为电压跟随器,将输出端和电压采样端隔离开,避免采样对输出造成干扰导致输出电压不稳定。

进一步地,所述用于电控扫描天线的四路可调电源模块100还包括电压显示电路60,所述电压显示电路60包括四通道模数转换单元61、处理单元62和显示单元63,所述四通道模数转换单元61、所述处理单元62和所述显示单元63均与所述fpga芯片10电性连接;

所述四通道模数转换单元61,用于将所述运算放大单元50中放大的模拟电压值转换为数字控制量,发送至所述fpga芯片10进行分析处理,得到各路电压值;

所述处理单元62,用于接收所述fpga芯片10进行分析处理后的各路电压值,并驱动所述显示单元63;

所述显示单元63,用于对各路电压值进行显示。

所述处理单元62包括单片机、电容c49和电容c50,所述单片机的va端与所述3.3v电源端、所述电容c49和所述电容c50的一端电性连接,所述电容c49和所述电容c50的另一端接地。

在本实施方式中,所述四通道模数转换单元61是一个12位,四通道,型号为adc104s101的模数转换芯片,所述处理单元62是由型号为stc15w408s的单片机、所述电容c49和所述电容c50构成,其中所述电容c49和所述电容c50起到滤波和稳定电流作用,所述显示单元63为是型号为lcd12864的显示器,对于所述电压显示电路60中电压显示部分来说,模数转换采用adc104s101来实现,因为adc104s101的量程为0~3.3v,而输出的电压范围在0~25v,因此为满足精度且实现0~25v的量程,使用所述继电器和电阻分压来实现,当电压值在0~3v内时,给所述三极管v3的基极提供一个低电平,所述三极管v3导通,所述继电器的线圈有电流流过,此时继电器吸合,常闭端断开,常开端吸合,切换到0~3v档,直接送给adc104s101进行模数转换;当在3v~25v范围内时,给所述三极管v3的基极提供一个高电平,所述三极管v3断开,所述继电器没有电流流过,常闭端吸合,采样信号经过所述电阻r18和所述电阻r23进行分压,取其十分之一送进adc104s101进行模数转换。所述四通道模数转换单元61采用spi接口与所述fpga芯片10进行通信,所述四通道模数转换单元61中有一个8位控制寄存器,通过写入这个寄存器的各个位,可以使adc104s101对选定的通道进行转换,所述显示模块采用串行接口的lcd12864来显示,在所述fpga芯片10对采样到的adc数据进行处理完后,通过spi接口发送给单片机stc15w408s,然后stc15w408s驱动lcd12864,将各路电压值显示出来。

综上所述:采用所述fpga芯片10结合所述运算放大单元50的4路可调电源模块可实现对于电控扫描天线,可实现电压0~25v连续可调、单独控制,有效解决了传统电控扫描天线电源模块控制系统复杂,电压无法连续可调,电压不稳定,电压范围较低等问题,扩大了电控扫描天线的应用范围,为电控扫描天线的高性能设计提供了支撑,同时相较于传统的馈电系统而言,显著降低了电源体积,可以支持电控扫描天线的小型化、轻型化,有利于电控扫描天线的增益、扫描精度、工作频率的提升,增大电控扫描天线的应用范围,提高电控扫描天线的实用度,符合电源设计的发展趋势。

以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本发明权利要求所作的等同变化,仍属于发明所涵盖的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1