Can总线数字干扰注入电路的制作方法

文档序号:6342300阅读:226来源:国知局
专利名称:Can总线数字干扰注入电路的制作方法
技术领域
本实用新型涉及一种用于CAN (Controller Area Network控制器局域网)总线测 试过程中产生数字干扰和逻辑错误,用来考察CAN总线节点或CAN总线系统在数字干扰和 逻辑错误情况下的工作情况的数字干扰注入电路。
技术背景CAN总线,由于其高性能和可靠性,被广泛应用于工业自动化、船舶、医疗设备等方 面。尤其在汽车电子领域,CAN总线往往被用作与安全直接相关的动力系统网络中,因此, 对于CAN总线系统与CAN总线节点的测试验证工作尤为重要。为了测试、验证所设计的CAN 总线系统或CAN总线节点的可靠性、以及在各种CAN总线标准所规定的逻辑错误情况下的 工作情况,需要设计一种CAN总线数字干扰注入电路用来对CAN总线注入可配置的数字逻 辑干扰。
发明内容为了能够实现对CAN总线标准所规定的各种逻辑错误状态的模拟,本实用新型设 计了一种CAN总线数字干扰注入电路(如图1),通过一对三极管的串联并与CAN收发器 CAN_H和CAN_L的并联实现对CAN总线各种数字逻辑干扰的注入。一对NPN和PNP三极管对管的发射极直接连接到2. 5V电源上,NPN三极管和PNP 三极管的集电极分别与CAN收发器的CAN_H引脚和CAN_L引脚相连接,通过基极电平控制 三极管的导通与关闭。通过CAN收发器的TXD引脚和两个三极管对管基极逻辑电平高低的组合实现对 CAN总线强制写入逻辑“高”、逻辑“低”和对CAN总线呈现高阻状态。

附图1为CAN总线数字干扰注入电路原理图,其中①为CAN收发器,CAN_H和CAN_ L分别为CAN总线的两根信号线,Ql和Q2分别为一对NPN和PNP三极管。
具体实施方式
本实用新型的电路原理图如图1所示,图中Ql、Q2为一对分别为NPN和PNP的三 极管对管,它们的发射极直接相连并与2. 5V电源相连,Ql和Q2的集电极分别和CAN收发器 的CAN_H脚和CAN_L脚并联,并联后分别接入CAN网络中的CAN_H和CAN_L线,通过对CAN 收发器的TXD脚和Q1、Q2基极的逻辑电平高低值的组合,对CAN总线强制写入逻辑“高”和 逻辑“低”或对CAN总线呈现“高阻”状态。
权利要求一种CAN总线数字干扰注入电路,由一对NPN和PNP三极管对管与一只CAN收发器电连接,其特征是一对NPN和PNP三极管对管的发射极直接连接到2.5V电源上,NPN三极管和PNP三极管的集电极分别与CAN收发器的CAN_H引脚和CAN_L引脚相连接。
专利摘要为了能够实现对CAN总线标准所规定的各种逻辑错误状态的模拟,本实用新型设计了一种CAN总线数字干扰注入电路,该电路通过一对NPN和PNP三极管对管的发射极直接连接到2.5V,它们的集电极分别与CAN收发器CAN_H和CAN_L并联后接入CAN网络中的CAN_H和CAN_L线上,通过CAN收发器的TXD引脚和两个三极管基极逻辑电平的高低的组合,实现向CAN总线强制写入逻辑“高”或逻辑“低”或对整个总线呈现高阻状态,从而实现对CAN总线各种数字逻辑干扰的注入。
文档编号G06F11/26GK201741143SQ20102012606
公开日2011年2月9日 申请日期2010年3月9日 优先权日2010年3月9日
发明者吴宝红, 莫莽 申请人:上海固泰科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1