体积小且易连接的主控板的制作方法

文档序号:6488065阅读:211来源:国知局
体积小且易连接的主控板的制作方法
【专利摘要】本发明公开了一种体积小且易连接的主控板,包括处理中心、第一连接器和第二连接器,所述的处理中心包括CPU模块、网卡芯片、存储芯片和CPLD,所述的存储芯片、CPLD和CPU模块都连接到60X总线上,60X总线还通过一缓冲器连接到一条Local总线,该Local总线连接到第一连接器,所述的网卡芯片连接到CPU模块上的MII接口上,网卡芯片连接到第二连接器。本发明的有益效果:采用两个连接器代替原来的多接口模式,使得主板的尺寸大大减小,而且还使得原来复杂的接口显得有序,能够更好地安装于设备上。
【专利说明】体积小且易连接的主控板
【技术领域】
[0001]本发明涉及到一种计算机主板,特别是涉及到一种体积小且易连接的主控板。
【背景技术】
[0002]信息时代,数字时代使得嵌入式产品获得了巨大的发展契机,目前嵌入式系统广泛应用于国防、交通、通信、工业控制等领域。
[0003]现有的嵌入式计算机主板的尺寸都比较大,功耗高,难以满足手持设备的要求,并且现有很多主板的接口都不适合手持设备。

【发明内容】

[0004]本发明的目的在于克服上述现有技术的缺点和不足,提供一种体积小且易连接的主控板,解决现有嵌入式主板尺寸过大,接口复杂,从而不适合手持设备的缺点。
[0005]本发明的目的通过下述技术方案实现:体积小且易连接的主控板,包括处理中心、第一连接器和第二连接器,所述的处理中心包括CPU模块、网卡芯片、存储芯片和CPLD,所述的存储芯片、CPLD和CPU模块都连接到60X总线上,60X总线还通过一缓冲器连接到一条Local总线,该Local总线连接到第一连接器,所述的网卡芯片连接到CPU模块上的MII接口上,网卡芯片连接到第二连接器。
[0006]所述的CPU模块提供有4个UART串口,所述的UART串口连接到第二连接器。
[0007]所述的UART串口包括两个RS232串口和两个TTL电平串口。
[0008]所述的CPLD上连接有一个复位模块。
[0009]所述的存储芯片包括程序存储芯片,该程序存储芯片为Flash芯片。
[0010]本发明的有益效果是:采用两个连接器代替原来的多接口模式,使得主板的尺寸大大减小,而且还使得原来复杂的接口显得有序,能够更好地安装于设备上。
【专利附图】

【附图说明】
[0011]图1为本发明的结构框图。
【具体实施方式】
[0012]下面结合实施例对本发明作进一步的详细说明,但是本发明的结构不仅限于以下实施例:
【实施例】
如图1所示,体积小且易连接的主控板,包括处理中心、第一连接器和第二连接器,所述的处理中心包括CPU模块、网卡芯片、存储芯片和CPLD,所述的存储芯片、CPLD和CPU模块都连接到60X总线上,60X总 线还通过一缓冲器连接到一条Local总线,该Local总线连接到第一连接器,所述的网卡芯片连接到CPU模块上的MII接口上,网卡芯片连接到第二连接器。[0013]所述的CPU模块提供有4个UART串口,所述的UART串口连接到第二连接器。
[0014]所述的UART串口包括两个RS232串口和两个TTL电平串口。
[0015]所述的CPLD上连接有一个复位模块。
[0016]所述的存储芯片包括程序存储芯片,该程序存储芯片为Flash芯片,60X总线上还连接有一个SDRAM存储器。
[0017]本实施例的CPU模块采用MPC8547型号的芯片,是基于Freescale (飞思卡尔)的PowerPC架构的PowerQuicc II处理器,强大的处理能力特别适合于高速低时延的处理;网卡芯片采用Marvell的88E8001,提供了 10/100/1000M速率的以太网接口 ;CPLD模块为复杂可编程逻辑器件,采用Altera EPM7128S芯片,主要用于为Local总线提供时序支持,并且通过连接在CPLD模块上的复位模块为处理中心通过复位功能。
【权利要求】
1.体积小且易连接的主控板,其特征在于,包括处理中心、第一连接器和第二连接器,所述的处理中心包括CPU模块、网卡芯片、存储芯片和CPLD,所述的存储芯片、CPLD和CPU模块都连接到60X总线上,60X总线还通过一缓冲器连接到一条Local总线,该Local总线连接到第一连接器,所述的网卡芯片连接到CPU模块上的MII接口上,网卡芯片连接到第二连接器。
2.根据权利要求1所述的体积小且易连接的主控板,其特征在于,所述的CPU模块提供有4个UART串口,所述的UART串口连接到第二连接器。
3.根据权利要求2所述的体积小且易连接的主控板,其特征在于,所述的UART串口包括两个RS232串口和两个TTL电平串口。
4.根据权利要求1所述的体积小且易连接的主控板,其特征在于,所述的CPLD上连接有一个复位模块。
5.根据权利要求1?4中任一所述的体积小且易连接的主控板,其特征在于,所述的存储芯片包括程序存储芯片,该程序存储芯片为Flash芯片。
【文档编号】G06F1/16GK103631327SQ201210300206
【公开日】2014年3月12日 申请日期:2012年8月22日 优先权日:2012年8月22日
【发明者】高文武, 黄云全, 李培, 刘德伟, 沈仁华, 杜鹰 申请人:成都爱斯顿测控技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1