一种存储方法及装置制造方法

文档序号:6514700阅读:143来源:国知局
一种存储方法及装置制造方法
【专利摘要】本发明的实施例提供一种存储方法及装置,涉及电子【技术领域】,能够取消外部存储设备,节省硬件成本。该方法包括:控制器禁止显示器的显示数据通道DDC端口访问ADV7850芯片的静态随机存储器SRAM,然后将显示器的I2C总线的接口切换至SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入EDID所需的内存首地址,根据该内存首地址,写入EDID,最后,计算EDID的校验和,若校验和是预设值,则使能DDC端口访问EDID。
【专利说明】一种存储方法及装置
【技术领域】
[0001]本发明涉及电子【技术领域】,尤其涉及一种存储方法及装置。
【背景技术】
[0002]EDID (Extended Display Identification Data,外部显不设备标识数据)由视频电子标准协会所规范,包含了显示设备的基本参数,包括供应商信息、最大图像大小、颜色设置、厂商预设置、频率范围的限制以及显示器名和序列号的字符串。
[0003]在现有技术中,显示器的EDID存储在外部存储设备中,信号源设备在HDMI (HighDefinition Multimedia Interface,高清晰多媒体接口)或 VGA (Video Graphics Array,视频图形矩阵)线缆接入时,通过DDC (Display Data Channel,显示数据通道)总线访问外部存储设备,读取存储在其中的EDID后,然后按照EDID所支持的分辨率发送信号。
[0004]然而,由于显示器的EDID存储在外部存储设备中,即需要专用的芯片来存储该EDID,提高了硬件成本。

【发明内容】

[0005]本发明的实施例提供一种存储方法及装置,解决了显示器的EDID存储在外部存储设备造成的硬件成本高的问题,利用显示器的ADV7850芯片内部的SRAM(Static RandomAccess Memory,静态随机存储器)空间,通过软件方式将EDID写入,取消了外部存储设备,节省了硬件成本。
[0006]为达到上述目的,本发明的实施例采用如下技术方案:
[0007]本发明实施例提供一种存储方法,当显示器的ADV7850芯片上电时,所述方法包括:
[0008]禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器 SRAM ;
[0009]将所述显示器的I2C总线的接口切换至所述SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址;
[0010]根据所述内存首地址,写入所述EDID ;
[0011 ] 计算所述EDID的校验和;
[0012]若所述校验和是预设值,则使能所述DDC端口访问所述EDID。
[0013]所述禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器SRAM,具体包括:
[0014]通过I2C总线向所述ADV7850芯片写入禁止访问命令,以使得所述ADV7850芯片中的控制寄存器设置为0,禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器SRAM。
[0015]所述将所述显示器的I2C总线的接口切换至所述SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址,具体包括:[0016]通过I2C总线向所述ADV7850芯片写入切换命令,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储供视频接口使用的EDID的存储空间,以获取写入所述EDID所需的内存首地址,所述视频接口包括高清晰多媒体接口 HDMI和视频图形矩阵VGA。
[0017]所述根据所述内存首地址,写入所述EDID,具体包括:
[0018]通过I2C总线向所述ADV7850芯片写入写命令,以使得所述ADV7850芯片根据所述内存首地址,写入所述EDID。
[0019]若所述校验和不是所述预设值,则修正所述EDID ;
[0020]使能所述DDC端口访问所述EDID。
[0021]所述若所述校验和是预设值,则使能所述DDC端口访问所述EDID,具体包括:
[0022]若所述校验和是预设值,则通过I2C总线向所述ADV7850芯片写入使能访问命令,以使得所述ADV7850芯片中的控制寄存器设置为I。
[0023]本发明实施例提供一种控制器,包括:
[0024]处理单元,用于禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器SRAM,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址,计算所述EDID的校验和,若所述校验和是预设值,则使能所述DDC端口访问所述EDID。
[0025]存储单元,用于根据所述内存首地址,写入所述EDID。
[0026]所述处理单元,具体用于通过I2C总线向所述ADV7850芯片写入禁止访问命令,以使得所述ADV7850芯片中的控制寄存器设置为0,通过I2C总线向所述ADV7850芯片写入切换命令,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储供视频接口使用的EDID的存储空间,以获取写入所述EDID所需的内存首地址,所述视频接口包括高清晰多媒体接口 HDMI和视频图形矩阵VGA,若所述校验和是预设值,则通过I2C总线向所述ADV7850芯片写入使能访问命令,以使得所述ADV7850芯片中的控制寄存器设置为I ;
[0027]所述存储单元,具体用于通过I2C总线向所述ADV7850芯片写入写命令,以使得所述ADV7850芯片根据所述内存首地址,写入所述EDID。
[0028]所述处理单元,还用于若所述校验和不是所述预设值,则修正所述EDID,修正EDID后使能所述DDC端口访问所述EDID。
[0029]本发明实施例提供一种存储方法及装置,控制器禁止显示器的显示数据通道DDC端口访问ADV7850芯片的静态随机存储器SRAM,然后将显示器的I2C总线的接口切换至SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入EDID所需的内存首地址,根据该内存首地址,写入EDID,最后,计算EDID的校验和,若校验和是预设值,则使能DDC端口访问EDID。通过该方案,由于显示器的EDID直接存储于显示器的ADV7850芯片中,从而取消了外部存储设备,节省了硬件成本。
【专利附图】

【附图说明】
[0030]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。[0031]图1为本发明实施例的存储方法的流程示意图一;
[0032]图2为本发明实施例的存储方法的流程示意图二 ;
[0033]图3为本发明实施例的控制器的结构示意图一。
【具体实施方式】
[0034]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0035]EDID (Extended Display Identification Data,外部显不设备标识数据)由视频电子标准协会所规范,显示器通过DDC (Display Data Channel,显示数据通道)传输给电脑主机的标准数据信息。就数据信息量而分,EDID分为128字节和256字节。它包含了显示设备的基本参数,包括供应商信息、最大图像大小、颜色设置、厂商预设置、频率范围的限制以及显示器名和序列号的字符串。
[0036]EDID数据交换是显示器与信号源设备通讯来说明自身性能的一种标准化方法。这种通讯是为了使显示器可以发送自身的性能特征(如原始分辨率)到信号源设备,使这个设备生成适合于显示器要求的视频特性。用户不需要手动调节,就能最大限度地提升设备之间的兼容性,从而减少了因为不正确的设置和调整对显示图像和系统的整体可靠性所造成的影响。
[0037]HDMI (High Definition Multimedia Interface,高清晰度多媒体接口)是一种全数字化图像和声音传送接口,可以传送无压缩的音频信号及视频信号。HDMI可用于机顶盒、DVD播放机、个人电脑、电视游乐器、综合扩大机、数字音响与电视机。HDMI可以同时传送音频和影音信号,由于音频和视频信号采用同一条电缆,大大简化了系统的安装。
[0038]HDMI支持EDID,因此具有HDMI的设备具有“即插即用”的特点,信号源和显示设备之间会自动进行“协商”,自动选择最合适的视频/音频格式。
[0039]VGA (Video Graphics Array,视频图形矩阵)是一种视频传输标准,具有分辨率高、显示速率快、颜色丰富等优点,在彩色显示器领域得到了广泛的应用,适应于各种电子电器设备VGA接口中,如电脑、高清DVD与电脑显示器、投影仪、高清数字电视、背投、等离子电视等家电设备的连接线。
[0040]ADV7850芯片是一款高质量、单芯片、多格式视频解码器及图形数字化仪,并集成有4:1多路复用HDMI接收器。该芯片支持四路HDMI和模拟输入模式,因此允许在模拟视频输入和HDMI之间快速切换。ADV7850内置四路输入HDMI兼容型接收器,支持最高达3D1080p60Hz和2160P24Hz的所有高清电视格式,HDMI端口之间可以快速切换,所有HDMI端口还都可以进行同步测量和状态监控。各HDMI端口具有专用的5V检测和热插拔置位引脚。HDMI接收器集成了内部EDID支持,在满功率、掉电和断电模式下均可以使用。ADV7850芯片可以用于高清电视、机顶盒、影音接收机、投影仪和视频矩阵切换器。
[0041]实施例一
[0042]本发明实施例提供一种存储方法,如图1所示,当显示器的ADV7850芯片上电时,该方法包括:[0043]S101、控制器禁止显示器的显示数据通道DDC端口访问ADV7850芯片的静态随机存储器SRAM。
[0044]显示器的ADV7850芯片包含有控制寄存器、状态寄存器和SRAM,本发明利用该ADV7850芯片中的SRAM空间,将EDID写入该SRAM。在写入EDID时,需要禁止DDC端口通过I2C总线访问SRAM,以防止在写入EDID过程中,外部设备通过DDC端口访问SRAM,同时保证写入EDID的正确性。
[0045]具体的,控制器通过I2C总线向ADV7850芯片写入禁止访问命令,以使得所述ADV7850芯片中的控制寄存器设置为O。
[0046]S102、控制器将显示器的I2C总线的接口切换至SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入EDID所需的内存首地址。
[0047]ADV7850芯片中SRAM的控制寄存器设置为0,即禁止DDC端口通过I2C总线访问该SRAM之后,开始向SRAM中写入EDID。
[0048]ADV7850芯片是一款高质量、单芯片、多格式视频解码器及图形数字化仪,并集成有4:1多路复用HDMI接收器。该芯片支持四路HDMI和一路VGA,因此支持的EDID分为两组EDI是D,一组供高清晰多媒体接口 HDMI使用的EDID,另一组是供视频图形矩阵VGA使用的EDID。在SRAM中写入EDID时,需要针对不同的EDID获取内存首地址。
[0049]具体的,控制器通过I2C总线向ADV7850芯片写入切换命令,将显示器的I2C总线的接口切换至SRAM的用于存储供视频接口使用的EDID的存储空间,以获取写入EDID所需的内存首地址,其中,视频接口包括HDMI和VGA。
[0050]S103、控制器根据内存首地址,写入EDID。
[0051]控制器获得EDID的内存首地址后,根据该内存首地址写EDID,写入EDID即将EDID存储于ADV7850芯片中的SRAM中。
[0052]S104、控制器计算EDID的校验和。
[0053]其中,EDID的校验和是用来检验数据是否被非法改动或是否有传输错误,这个字节的设定原则是使EDID的128个字节之和为OOh或者使EDID的256个字节之和为00h,求和过程中若超过一个字节的表示范围,未能表示位则自动丢失。
[0054]控制器在ADV7850芯片的SRAM中写入EDID后,计算该EDID的校验和,以保证写AEDID的正确性。
[0055]S105、若校验和是预设值,则控制器使能DDC端口访问EDID。
[0056]其中,预设值可以是EDID字节之和为00h。
[0057]具体的,若EDID的字节之和为00h,则ADV7850芯片的SRAM中的EDID已正确存储,控制器通过I2C总线向ADV7850芯片写入使能访问命令,则ADV7850芯片中的控制寄存器设置为I,以使得信号源设备在视频接口线缆接入时,通过DDC总线访问ADV7850芯片,读取存储于ADV7850芯片的SRAM中的EDID,然后按照该EDID所支持的分辨率发送信号。
[0058]本发明实施例提供一种存储方法,控制器禁止显示器的显示数据通道DDC端口访问ADV7850芯片的静态随机存储器SRAM,然后将显示器的I2C总线的接口切换至SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入EDID所需的内存首地址,根据该内存首地址,写入EDID,最后,计算EDID的校验和,若校验和是预设值,则使能DDC端口访问EDID。通过该方案,由于显示器的EDID直接存储于显示器的ADV7850芯片中,从而取消了外部存储设备,节省了硬件成本。
[0059]实施例二
[0060]本发明实施例提供一种存储方法,如图2所示,当显示器的ADV7850芯片上电时,该方法包括:
[0061]S201、控制器禁止显示器的显示数据通道DDC端口访问ADV7850芯片的静态随机存储器SRAM。
[0062]显示器的ADV7850芯片包含有控制寄存器、状态寄存器和SRAM。ADV7850芯片上电时,该芯片自行进行硬件复位,即控制寄存器、状态寄存器和SRAM中的内容全部清空。
[0063]本发明利用该ADV7850芯片中的SRAM空间,将EDID写入该SRAM中。为了保证写入EDID数据的有效性与正确性,防止外部设备通过DDC端口访问SRAM,在写入EDID时,首先禁止DDC端口通过I2C总线访问SRAM。
[0064]具体的,控制器通过I2C总线向ADV7850芯片写入禁止访问命令,以使得所述ADV7850芯片中的控制寄存器设置为O。
[0065]S202、控制器将显示器的I2C总线的接口切换至SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入EDID所需的内存首地址。
[0066]ADV7850芯片中SRAM的控制寄存器设置为O之后,即禁止DDC端口通过I2C总线访问该SRAM之后,开始在SRAM中写入EDID,写EDID时,需要根据EDID的内存首地址写入。
[0067]ADV7850芯片是一款高质量、单芯片、多格式视频解码器及图形数字化仪,并集成有4:1多路复用HDMI接收器。该芯片支持四路HDMI和一路VGA,因此支持的EDID分为两组EDID,一组供高清晰多媒体接口 HDMI使用,另一组供视频图形矩阵VGA使用。
[0068]具体的,控制器通过I2C总线向ADV7850芯片写入切换命令,将显示器的I2C总线的接口切换至SRAM的用于存储供HDMI使用的EDID的存储空间,以获取写入供HDMI使用的EDID所需的内存首地址,ADV7850芯片中四路HDMI共用一个EDID内存首地址;
[0069]或者,
[0070]控制器通过I2C总线向ADV7850芯片写入切换命令,将显示器的I2C总线的接口切换至SRAM的用于存储供VGA使用的EDID的存储空间,以获取写入供VGA使用的EDID所需的内存首地址。
[0071]需要说明的是,控制器将显示器的I2C总线的接口切换至SRAM的用于存储供HDMI使用的EDID的存储空间和控制器将显示器的I2C总线的接口切换至SRAM的用于存储供VGA使用的EDID的存储空间的顺序根据实际使用情况决定,本发明并不作限定。
[0072]S203、控制器根据内存首地址,写入EDID。
[0073]控制器获得EDID的内存首地址后,开始根据该内存首地址写EDID,即将EDID存储于ADV7850芯片中的SRAM中。
[0074]具体的,当控制器获得供HDMI使用的EDID的内存首地址后,开始根据该内存首地址写入供HDMI使用的EDID ;
[0075]或者,
[0076]当控制器获得供HDMI使用的VGA的内存首地址后,开始根据该内存首地址写入供VGA使用的EDID。
[0077]S204、控制器计算EDID的校验和。[0078]其中,EDID的校验和是用来检验数据是否被非法改动或是否有传输错误,这个字节的设定原则是使EDID的128个字节之和为OOh或者使EDID的256个字节之和为00h,求和过程中若超过一个字节的表示范围,未能表示位则自动丢失。
[0079]控制器在ADV7850芯片的SRAM中写入EDID后,计算该EDID的校验和,以使得保证EDID的正确性。
[0080]需要说明的是,不论EDID是供HDMI使用的EDID,还是供VGA使用的EDID,都需要计算其校验和。
[0081]S205、若校验和不是预设值,则控制器修正EDID,修正EDID后使能DDC端口访问EDID0
[0082]其中,预设值可以是EDID字节之和为00h。
[0083]具体的,若EDID被非法改动或者有传输错误时,EDID字节之和不是00h,则控制器对EDID自动进行修正,修正EDID后,EDID正确存储于ADV7850芯片的SRAM中,控制器使能DDC端口访问EDID。
[0084]S206、若校验和是预设值,则控制器使能DDC端口访问EDID。
[0085]其中,预设值可以是EDID字节之和为00h。
[0086]具体的,若EDID写入过程中没有被非法改动和传输错误,其字节之和是00h,则ADV7850芯片的SRAM中的EDID是正确存储,控制器通过I2C总线向ADV7850芯片写入使能访问命令,则ADV7850芯片中的控制寄存器设置为1,以使得信号源设备在视频接口线缆接入时,通过DDC总线访问ADV7850芯片,读取存储于ADV7850芯片的SRAM中的EDID,然后按照该EDID所支持的分辨率发送信号。
[0087]本发明实施例提供一种存储方法,控制器禁止显示器的显示数据通道DDC端口访问ADV7850芯片的静态随机存储器SRAM,然后将显示器的I2C总线的接口切换至SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入EDID所需的内存首地址,根据该内存首地址,写入EDID,最后,计算EDID的校验和,若校验和是预设值,则使能DDC端口访问EDID。通过该方案,由于显示器的EDID直接存储于显示器的ADV7850芯片中,从而取消了外部存储设备,节省了硬件成本。
[0088]实施例三
[0089]本发明实施例提供一种控制器,如图3所示,包括:
[0090]处理单元10,用于禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器SRAM,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址,计算所述EDID的校验和,若所述校验和是预设值,则使能所述DDC端口访问所述EDID。
[0091]存储单元11,用于根据所述内存首地址,写入所述EDID。
[0092]进一步地,所述处理单元,具体用于通过I2C总线向所述ADV7850芯片写入禁止访问命令,以使得所述ADV7850芯片中的控制寄存器设置为0,通过I2C总线向所述ADV7850芯片写入切换命令,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储供视频接口使用的外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址,所述视频接口包括高清晰多媒体接口 HDMI和视频图形矩阵VGA,若所述校验和是预设值,则通过I2C总线向所述ADV7850芯片写入使能访问命令,以使得所述ADV7850芯片中的控制寄存器设置为I。
[0093]进一步地,所述存储单元,具体用于通过I2C总线向所述ADV7850芯片写入写命令,以使得所述ADV7850芯片根据所述内存首地址,写入所述EDID。
[0094]进一步地,所述处理单元,还用于若所述校验和不是所述预设值,则修正所述EDID,修正EDID后使能所述DDC端口访问所述EDID。
[0095]本发明实施例提供一种控制器,主要包括处理单元和存储单元。控制器禁止显示器的显示数据通道DDC端口访问ADV7850芯片的静态随机存储器SRAM,然后将显示器的I2C总线的接口切换至SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入EDID所需的内存首地址,根据该内存首地址,写入EDID,最后,计算EDID的校验和,若校验和是预设值,则使能DDC端口访问EDID。通过该方案,由于显示器的EDID直接存储于显示器的ADV7850芯片中,从而取消了外部存储设备,节省了硬件成本。
[0096]所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
[0097]在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
[0098]以上所述,仅为本发明的【具体实施方式】,但本发明的保护范围并不局限于此,任何熟悉本【技术领域】的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
【权利要求】
1.一种存储方法,其特征在于,当显示器的ADV7850芯片上电时,所述方法包括: 禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器SRAM ; 将所述显示器的I2C总线的接口切换至所述SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址; 根据所述内存首地址,写入所述EDID ; 计算所述EDID的校验和; 若所述校验和是预设值,则使能所述DDC端口访问所述EDID。
2.根据权利要求1所述的存储方法,其特征在于,所述禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器SRAM,具体包括: 通过I2C总线向所述ADV7850芯片写入禁止访问命令,以使得所述ADV7850芯片中的控制寄存器设置为O,禁止所述显示器的显示数据通道DDC端口通过所述I2C访问所述ADV7850芯片的静态随机存储器SRAM。
3.根据权利要求1所述的存储方法,其特征在于,所述将所述显示器的I2C总线的接口切换至所述SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址,具体包括: 通过I2C总线向所述ADV7850芯片写入切换命令,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储供视频接口使用的EDID的存储空间,以获取写入所述EDID所需的内存首地址,所述视频接口包括高清晰多媒体接口 HDMI和视频图形矩阵VGA。
4.根据权利要求1所述的存储方法,其特征在于,所述根据所述内存首地址,写入所述EDID,具体包括: 通过I2C总线向所述ADV7850芯片写入写命令,以使得所述ADV7850芯片根据所述内存首地址,写入所述EDID。
5.根据权利要求1所述的存储方法,其特征在于, 若所述校验和不是所述预设值,则修正所述EDID ; 使能所述DDC端口访问所述EDID。
6.根据权利要求1所述的存储方法,其特征在于,所述若所述校验和是预设值,则使能所述DDC端口访问所述EDID,具体包括: 若所述校验和是预设值,则通过I2C总线向所述ADV7850芯片写入使能访问命令,以使得所述ADV7850芯片中的控制寄存器设置为I。
7.一种控制器,其特征在于,包括: 处理单元,用于禁止所述显示器的显示数据通道DDC端口访问所述ADV7850芯片的静态随机存储器SRAM,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储外部显示设备标识数据EDID的存储空间,以获取写入所述EDID所需的内存首地址,计算所述EDID的校验和,若所述校验和是预设值,则使能所述DDC端口访问所述EDID ; 存储单元,用于根据所述内存首地址,写入所述EDID。
8.根据权利要求7所述的控制器,其特征在于, 所述处理单元,具体用于通过I2C总线向所述ADV7850芯片写入禁止访问命令,以使得所述ADV7850芯片中的控制寄存器设置为O,通过I2C总线向所述ADV7850芯片写入切换命令,将所述显示器的I2C总线的接口切换至所述SRAM的用于存储供视频接口使用的EDID的存储空间,以获取写入所述EDID所需的内存首地址,所述视频接口包括高清晰多媒体接口HDMI和视频图形矩阵VGA,若所述校验和是预设值,则通过I2C总线向所述ADV7850芯片写入使能访问命令,以使得所述ADV7850芯片中的控制寄存器设置为I。
9.根据权利要求7所述的控制器,其特征在于, 所述存储单元,具体用于通过I2C总线向所述ADV7850芯片写入写命令,以使得所述ADV7850芯片根据所述内存首地址,写入所述EDID。
10.根据权利要求7所述的控制器,其特征在于, 所述处理单元,还用于若所述校验和不是所述预设值,则修正所述EDID,修正EDID后使能所述DDC端口访问所述EDID。`
【文档编号】G06F3/06GK103500565SQ201310465949
【公开日】2014年1月8日 申请日期:2013年9月30日 优先权日:2013年9月30日
【发明者】杜彦哲, 孟伟平, 李强 申请人:乐视致新电子科技(天津)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1