一种全数字逻辑电路实现的真随机数发生器的制作方法

文档序号:12063319阅读:来源:国知局
技术总结
本发明公开了一种全数字逻辑单元实现的真随机数发生器。包括:N路(N大于等于1)组合逻辑振荡环模块,异或逻辑模块以及采样处理逻辑模块。组合逻辑振荡环是由带有奇数次反向逻辑功能的组合逻辑单元串联而成,用于产生不规则的高频振荡信号;N路彼此不相关联的组合逻辑振荡环输出的高频信号经过异或逻辑模块两两异或后,合并产生一路不规则的高频振荡信号,之后送采样处理模块;采样处理模块是由从外部输入的采样时钟信号驱动的时序逻辑(触发器或锁存器)组成,用于采样异或逻辑模块产生的不规则高频信号,并对其进行随机性均衡及时序同步处理,之后输出。特点在于,所有功能模块都由集数字成电路标准逻辑单元搭建而成。

技术研发人员:陶育源
受保护的技术使用者:成都为远信安电子科技有限公司
文档号码:201710176666
技术研发日:2017.03.23
技术公布日:2017.05.24

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1