技术特征:
技术总结
本发明公开了一种基于交叉存储的Cache实现方法,在满足的条件下,一个周期填充一个Cache行的所有N个字,同时在命中判断周期使用同一地址读取所有M路对应的K个字,满足流水线对Cache访问的时序要求,N为Cache行的大小,K为流水线与Cache之间的数据位宽,并且N是K的整数倍,M为Cache的路数。本发明保证了可同时写入同一路一个Cache行的所有数据,又可同时读出不同路的相同地址的数据,充分利用了高性能片上总线的数据带宽,又满足了处理器流水线对Cache时序的要求。
技术研发人员:崔媛媛;李红桥;郭娜娜;谢琰瑾;杨博
受保护的技术使用者:西安微电子技术研究所
技术研发日:2018.05.31
技术公布日:2018.11.06