一种自适应泄漏对消系统的制作方法

文档序号:17144076发布日期:2019-03-19 22:07阅读:211来源:国知局
一种自适应泄漏对消系统的制作方法

本实用新型属于射频识别技术领域,尤其是涉及一种自适应泄漏对消系统。



背景技术:

超高频无源射频识别系统中,标签与阅读器通讯时,阅读器需要一直发送载波提供标签供电,标签通过调制反向散射将信息发送给阅读器。因此在阅读器接收标签的信号时,阅读器的前向发送的射频载波会泄漏到阅读器反向接收部分。由于标签反向散射回来的信号强度与前向发送的载波信号强度相比非常小,实际的系统中信号强度差达到90dB以上。

超高频阅读器通常采用定向耦合器或者环形器来实现前反向信号隔离。

在阅读器内,由于天线阻抗受环境和生产工艺影响不可能完全匹配,天线到阅读器之间的线缆长度变化,以及阅读器内部的器件参数会由于环境温度变化,生产批次不同而变化,综合影响下定向耦合器和环形器只能提供20-30dB的隔离度。

对于超高频阅读器,低的隔离度会导致高的载波泄漏,载波泄漏高增加了对接收链路工作线性范围的要求,同时载波信号所携带的噪声会降低阅读器接收信号的灵敏度。



技术实现要素:

有鉴于此,本实用新型旨在提出一种自适应泄漏对消系统,以解决上述问题的不足之处。

为达到上述目的,本实用新型的技术方案是这样实现的:

一种自适应泄漏对消系统,包括发射链路、收发隔离电路、泄漏对消电路、接收电路和频率源电路,所述发射链路的输出端连接收发隔离电路的发射输入端,所述泄漏对消电路输入端分别连接频率源电路的输出端和收发隔离电路的接收端S1,所述接收电路输入端连接泄漏对消电路,输出端连接数字处理单元。

进一步的,所述发射链路包括DAC、I/Q调制器和信号放大器,所述DAC的输出端连接I/Q调制器的输入端,所述I/Q调制器的输出端接信号放大器的输入端,所述信号放大器的输出端连接收发隔离电路的发射输入端。

进一步的,所述收发隔离电路包括环形器或耦合器。

进一步的,所述泄漏对消电路包括VGA和合路器,所述VGA的输入端通过功分器连接频率合成器的输出端,所述合路器的输入端分别连接VGA的输出端和收发隔离电路的接收端S1,输出端连接接收电路的输入端;

进一步的,所述频率源电路包括频率合成器和功分器,所述功分器的输入端连接频率合成器的输出端,功分器的三个输出端分别连接I/Q调制器,VGA及I/Q解调器;

进一步的,所述接收电路包括I/Q解调器和ADC,ADC的输入端连接I/Q解调器的输出端,且输出端连接数字处理单元。

相对于现有技术,本实用新型所述的自适应泄漏对消系统具有以下优势:

(1)本实用新型所述的自适应泄漏对消系统通过抑制射频载波的泄漏信号,提高了超高频无源射频识别阅读器的灵敏度。

(2)本实用新型所述的自适应泄漏对消系统利用发射链路的I/Q调制器来调整泄漏信号的相位,幅度调整则只需要一个VGA来完成即可;具有结构简单,抵消效率高,易于控制等优点;幅度和相位两个参数能够分别调整,互不影响,是其它泄漏对消方法所不具备的。

附图说明

构成本实用新型的一部分的附图用来提供对本实用新型的进一步理解,本实用新型的示意性实施例及其说明用于解释本实用新型,并不构成对本实用新型的不当限定。在附图中:

图1为本实用新型实施例所述的自适应泄漏对消系统结构框图。

具体实施方式

需要说明的是,在不冲突的情况下,本实用新型中的实施例及实施例中的特征可以相互组合。

下面将参考附图并结合实施例来详细说明本实用新型。

如图1所示,一种自适应泄漏对消系统,包括发射链路、收发隔离电路、泄漏对消电路、接收电路和频率源电路,所述发射链路的输出端连接收发隔离电路的发射输入端,所述泄漏对消电路输入端分别连接频率源电路的输出端和收发隔离电路的接收端S1,所述接收电路输入端连接泄漏对消电路,输出端连接数字处理单元。

所述发射链路包括DAC、I/Q调制器和信号放大器,所述DAC的输出端连接I/Q调制器的输入端,所述I/Q调制器的输出端接信号放大器的输入端,所述信号放大器的输出端连接收发隔离电路的发射输入端。

所述收发隔离电路包括环形器或耦合器。

所述泄漏对消电路包括VGA和合路器,所述VGA的输入端通过功分器连接频率合成器的输出端,所述合路器的输入端分别连接VGA的输出端和收发隔离电路的接收端S1,输出端连接接收电路的输入端。

所述频率源电路包括频率合成器和功分器,所述功分器的输入端连接频率合成器的输出端,功分器的三个输出端分别连接I/Q调制器,VGA及I/Q解调器。

所述接收电路包括I/Q解调器和ADC,ADC的输入端连接I/Q解调器的输出端,且输出端连接数字处理单元。

本实施例的工作方法如下:

A.打开发射链路,使得天线口的输出功率为A,同时关闭VGA的使能,测试此状态下的泄漏信号S1,即为ADC采样得到的信号I2+Q2

B.关闭发射链路的使能,打开VGA,调整VGA的输出信号S2,使得此状态下的ADC采样值I′2+Q′2与步骤A中的泄漏信号S1相同;

C.同时打开发射链路及VGA电路,调整DAC的输出信号,保证DAC的两路信号的平方和一致,调节I1、Q1的大小,即改变了发射信号的相位,检测ADC的采样值,直到满足预设的阈值;

以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1