一种基于ZYNQ的通用卷积神经网络加速结构及设计方法与流程

文档序号:18902226发布日期:2019-10-18 22:06阅读:来源:国知局

技术特征:

技术总结
本发明提供了一种可以用来加速卷积神经网络中多通道卷积运算的方法,其特点是该加速器可以加速任何结构的神经网络,可编程、可在线配置,支持的特征图大小、特征图通道数、卷积核大小、卷积核通道数、卷积步幅灵活可变,控制逻辑简单,卷积运算并行度高,该加速器可以应用到任何ZYNQ架构的平台上,用户可以根据自己芯片中dsp的资源对加速电路裁剪;最小可以支持128个dsp(Digital Signal Processing)资源。本发明所述一种基于ZYNQ的通用卷积神经网络加速结构,包括:ARM处理器、总线互联、DDR4控制器、内存条、寄存器、卷积运算通路、辅助运算通路、池化运算通路、访存模块。

技术研发人员:刘杰;马力强
受保护的技术使用者:哈尔滨理工大学
技术研发日:2019.07.17
技术公布日:2019.10.18
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1