微处理芯片及代码下载方法与流程

文档序号:36715725发布日期:2024-01-16 12:14阅读:来源:国知局

技术特征:

1.一种微处理芯片,其特征在于,所述微处理芯片设置fifo模块、状态机、总线模块和存储模块;其中,

2.根据权利要求1所述的芯片,其特征在于,所述测试激励信号包括:复位信号、代码长度信息、传入启动地址、代码数据、数据有效信号、传输结束标志中的一项或多项的组合,其中:

3.根据权利要求2所述的芯片,其特征在于,所述fifo模块为异步fifo,用以实现所述代码数据的暂存和时钟域转换;

4.根据权利要求1所述的芯片,其特征在于,所述微处理芯片还设置有校验模块;

5.根据权利要求1所述的芯片,其特征在于,所述状态机,包括:

6.一种微处理芯片的代码下载方法,其特征在于,所述方法包括:

7.根据权利要求6所述的方法,其特征在于,所述测试激励信号包括:复位信号、代码长度信息、传入启动地址、代码数据、数据有效信号、传输结束标志中的一项或多项的组合,其中:

8.根据权利要求6所述的方法,其特征在于,所述方法还包括:

9.根据权利要求8所述的方法,其特征在于,所述将时域转换后的测试激励信号编码为总线信号包括状态机的状态转换,其中包括:

10.根据权利要求6所述的方法,其特征在于,所述对总线信号进行存储,以实现代码数据的下载存储和/或编程,其中包括:可以将包含代码数据的测试激励信号编码为总线信号并传输到存储模块中进行存储,实现代码数据在存储模块的下载存储;


技术总结
本申请涉及芯片测试技术领域,具体地涉及一种微处理芯片及代码下载方法。所述微处理芯片,设置有先进先出FIFO模块、状态机、总线模块和存储模块;其中,所述FIFO模块,用于接收基于外部时钟的测试激励信号,并对所述测试激励信号进行时域转换;所述状态机,用于将时域转换后的测试激励信号编码为总线信号;所述总线模块,用于将所述总线信号传输到所述存储模块,以实现对代码数据的下载存储和/或编程。本申请提供的微处理芯片及代码下载方法,有助于提高代码数据的下载速度,提高芯片的测试效率。

技术研发人员:陈思恒,张晓旭,倪有粮,刘智力
受保护的技术使用者:杭州朔天科技有限公司
技术研发日:
技术公布日:2024/1/15
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1