1.一种微处理芯片,其特征在于,所述微处理芯片设置fifo模块、状态机、总线模块和存储模块;其中,
2.根据权利要求1所述的芯片,其特征在于,所述测试激励信号包括:复位信号、代码长度信息、传入启动地址、代码数据、数据有效信号、传输结束标志中的一项或多项的组合,其中:
3.根据权利要求2所述的芯片,其特征在于,所述fifo模块为异步fifo,用以实现所述代码数据的暂存和时钟域转换;
4.根据权利要求1所述的芯片,其特征在于,所述微处理芯片还设置有校验模块;
5.根据权利要求1所述的芯片,其特征在于,所述状态机,包括:
6.一种微处理芯片的代码下载方法,其特征在于,所述方法包括:
7.根据权利要求6所述的方法,其特征在于,所述测试激励信号包括:复位信号、代码长度信息、传入启动地址、代码数据、数据有效信号、传输结束标志中的一项或多项的组合,其中:
8.根据权利要求6所述的方法,其特征在于,所述方法还包括:
9.根据权利要求8所述的方法,其特征在于,所述将时域转换后的测试激励信号编码为总线信号包括状态机的状态转换,其中包括:
10.根据权利要求6所述的方法,其特征在于,所述对总线信号进行存储,以实现代码数据的下载存储和/或编程,其中包括:可以将包含代码数据的测试激励信号编码为总线信号并传输到存储模块中进行存储,实现代码数据在存储模块的下载存储;