一种并行数据去偏斜的方法、装置及系统的制作方法

文档序号:10594024阅读:173来源:国知局
一种并行数据去偏斜的方法、装置及系统的制作方法
【专利摘要】本发明提供了一种并行数据去偏斜的方法、装置及系统,该方法包括:将串行数据解析为特定位宽的并行数据,其中串行数据头部包括特定长度的特征序列;将并行数据输入移位寄存器,通过移位寄存器从最高位向最低位对所述并行数据进行移位;确定移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位,其中所述识别序列为所述特征序列头部的一段连续序列;判断在移位寄存器中,从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据是否与所述特征序列相同;如果是,根据所述目标位确定偏移位数,将所述并行数据偏移所述偏移位数后发送给外部的数据接收端。本方案能够提高对高带宽并行数据进行去偏斜处理的效率。
【专利说明】
一种并行数据去偏斜的方法、装置及系统
技术领域
[0001]本发明涉及通信技术领域,特别涉及一种并行数据去偏斜的方法、装置及系统。【背景技术】
[0002]随着计算机技术的发展与进步,用户对数据传输的速度要求越来越高,为了满足用户对数据传输速度的要求,需要通过更高带宽的数据通道来传输数据。例如,在并行处理数据库、分布式文件系统、云计算平台等大数据应用领域,一般采用带宽达到10G以上的高速通道来传输数据,甚至采用具有25G、30G或者更高带宽的高速通道来满足用户对数据传输速度的要求。
[0003]为了保证数据传输的可靠性,并行数据发送端与并行数据接收端之间通过串行线路传输数据,因此并行数据发送端需要将下发的并行数据转换为串行数据,串行数据到达并行数据接收端之前,需要将串行数据再次转换为相应的并行数据。由于并行线路的长度不同或并行数据发送端的时钟信号与并行数据接收端的时钟信号不同步,造成并行数据接收端接收到的并行数据与并行数据发送端发送的并行数据不一致,出现并行数据偏斜的情况,导致并行数据发送端与并行数据接收端无法正常通信,因而需要对通过串行数据转换而成的并行数据进行去偏斜处理后再发送给并行数据接收端。
[0004]目前,对并行数据进行去偏斜处理的方法主要是通过去偏斜逻辑电路实现。
[0005]针对于现有技术对并行数据进行去偏斜处理的方法,数据通道带宽越大大,去偏斜逻辑电路的复杂程度越高,当数据通道带宽达到10G以上时,去偏斜逻辑电路将极其复杂,需要耗费较长的时间对并行数据进行去偏斜处理,因而对高带宽并行数据进行去偏斜处理的效率较低。
【发明内容】

[0006]本发明实施例提供了一种并行数据去偏斜的方法、装置及系统,能够提高对高带宽并行数据进行去偏斜处理的效率。
[0007]本发明实施例提供了一种并行数据去偏斜的方法,包括:
[0008]接收外部的数据发送端发送的串行数据,并将所述串行数据解析为特定位宽的并行数据,其中所述串行数据头部包括特定长度的特征序列;
[0009]将所述并行数据输入移位寄存器,通过所述移位寄存器从最高位向最低位对所述并行数据进行移位;
[0010]确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位,其中所述识别序列为所述特征序列头部的一段连续序列;
[0011]判断在所述移位寄存器中,从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据是否与所述特征序列相同;
[0012]如果是,根据所述目标位确定偏移位数,将所述并行数据偏移所述偏移位数后发送给外部的数据接收端。
[0013]优选地,所述移位寄存器的深度,即从所述最高位至所述最低位共包括的位数大于或等于所述特定长度与所述特定位宽之和。
[0014] 优选地,在所述目标位至所述最低位之间,确定距所述目标位最近且与所述最低位之间的长度等于所述特定位宽整数倍的标准位,将所述目标位与所述标准位之间的长度值确定为所述偏移位数。
[0015]优选地,所述确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位包括:
[0016]将所述特征序列头部预设长度的一段序列定义为所述识别序列;
[0017]以不同的起始位置将进入所述移位寄存器中的所述并行数据划分为至少一个长度等于所述预设长度的序列段;
[0018]判断所述至少一个序列段中是否包括与所述识别序列相同的序列段;
[0019]如果是,将与所述识别序列相同的序列段的头部所处位置确定为所述目标位。
[0020]优选地,所述预设长度大于或等于4bit。[0021 ]优选地,该方法进一步包括:[〇〇22]如果判断从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列不同,则执行所述确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位。
[0023]优选地,所述判断在所述移位寄存器中,从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据是否与所述特征序列相同包括:
[0024]重复对所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列进行匹配,如果所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同判断匹配成功,直至匹配成功次数达到预设次数后,判断所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同。
[0025]本发明实施例还提供了一种并行数据去偏斜的装置,包括:解析单元、移位单元、 定位单元、判断单元及校正单元;
[0026]所述解析单元,用于接收外部的数据发送端发送的串行数据,并将所述串行数据解析为特定位宽的并行数据,其中所述串行数据头部包括特定长度的特征序列;
[0027]所述移位单元,用于将所述解析单元解析出的并行数据输入移位寄存器,通过所述移位寄存器从最高位向最低位对所述并行数据进行移位;
[0028]所述定位单元,用于确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位,其中所述识别序列为所述特征序列头部的一段连续序列;
[0029]所述判断单元,用于判断在所述移位寄存器中,从所述定位单元确定出的目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据是否与所述特征序列相同;
[0030]所述校正单元,用于根据所述判断单元的判断结果,如果是,根据所述目标位确定偏移位数,将所述并行数据偏移所述偏移位数后发送给外部的数据接收端。
[0031] 优选地,[〇〇32]所述校正单元,用于在所述目标位至所述最低位之间,确定距所述目标位最近且与所述最低位之间的长度值等于所述特定位宽整数倍的标准位,将所述目标位与所述标准位之间的长度值确定为所述偏移位数。
[0033] 优选地,[〇〇34]所述定位单元,用于将所述特征序列头部预设长度的一段序列定义为所述识别序列,以不同的起始位置将进入所述移位寄存器中的所述并行数据划分为至少一个长度等于所述预设长度的序列段,判断所述至少一个序列段中是否包括与所述识别序列相同的序列段,如果是,将与所述识别序列相同的序列段的头部所处位置确定为所述目标位。[〇〇35] 优选地,
[0036]所述判断单元,用于重复对所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列进行匹配,如果所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同判断匹配成功,直至匹配成功次数达到预设次数后,判断所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同。
[0037]本发明实施例还提供了一种并行数据去偏斜的系统,包括:数据发送端、数据接收端、移位寄存器及上述实施例提供的任意一种并行数据去偏斜的装置;
[0038]所述数据发送端,用于向所述并行数据去偏斜的装置发送串行数据;
[0039]所述移位寄存器,用于对所述并行数据去偏斜的装置解析出的并行数据进行移位;
[0040]所述数据接收端,用于接收所述数据去偏斜的装置发送的并行数据。
[0041]本发明实施例提供了一种并行数据去偏斜的方法、装置及系统,在串行数据头部设置特征序列,对串行数据进行解析获取并行数据后,将并行数据输入到移位寄存器中进行移位,通过确定特征序列头部在移位寄存器中的位置,确定出并行数据发生偏斜的量,根据并行数据发送偏斜的量对并行数据进行去偏斜校准,最终将校准后的并行数据发送给数据接收端。该方法不依赖于逻辑电路,无论带宽的高低均能够快速的对并行数据进行去偏斜处理,从而提高了对高带宽并行数据进行去偏斜处理的效率。【附图说明】
[0042]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0043]图1是本发明一个实施例提供的一种并行数据去偏斜的方法流程图;
[0044]图2是本发明另一个实施例提供的一种并行数据去偏斜的方法流程图;
[0045]图3是本发明一个实施例提供的一种以状态机实现并行数据去偏斜的方法流程图;
[0046]图4是本发明一个实施例提供的一种并行数据去偏斜的装置示意图;
[0047]图5是本发明一个实施例提供的一种并行数据去偏斜的系统示意图。【具体实施方式】
[0048]为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0049]如图1所示,本发明实施例提供了一种并行数据去偏斜的方法,该方法可以包括以下步骤:
[0050]步骤101:接收外部的数据发送端发送的串行数据,并将所述串行数据解析为特定位宽的并行数据,其中所述串行数据头部包括特定长度的特征序列;
[0051]步骤102:将所述并行数据输入移位寄存器,通过所述移位寄存器从最高位向最低位对所述并行数据进行移位;
[0052]步骤103:确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位,其中所述识别序列为所述特征序列头部的一段连续序列;
[0053]步骤104:判断在所述移位寄存器中,从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据是否与所述特征序列相同,如果是,执行步骤105,否则结束当前流程;[〇〇54]步骤105:根据所述目标位确定偏移位数,将所述并行数据偏移所述偏移位数后发送给外部的数据接收端。
[0055]本发明实施例提供了一种并行数据去偏斜的方法,在串行数据头部设置特征序列,对串行数据进行解析获取并行数据后,将并行数据输入到移位寄存器中进行移位,通过确定特征序列头部在移位寄存器中的位置,确定出并行数据发生偏斜的量,根据并行数据发送偏斜的量对并行数据进行去偏斜校准,最终将校准后的并行数据发送给数据接收端。 该方法不依赖于逻辑电路,无论带宽的高低均能够快速的对并行数据进行去偏斜处理,从而提高了对高带宽并行数据进行去偏斜处理的效率。
[0056]在本发明一个实施例中,用于对并行数据进行移位的移位寄存器的深度大于或等于特征序列的长度与并行数据的位宽之和,因为并行数据发生偏移的最大偏移量比并行数据的位宽小1,将移位寄存器的深度设置为大于或等于特征序列的长度与并行数据的位宽之和,可以保证并行数据的偏移量达到最大值时移位寄存器能够存放下所有的特征序列, 从而能够快速对特征序列的头部进行定位,提高了对并行数据进行去偏斜处理的效率。 [〇〇57]在本发明一个实施例中,确定目标位后,在移位寄存器中确定距目标位最近且与最低位之间的长度值等于并行数据位宽整数倍的标准位,将目标位于标准位之间的长度值确定为偏移位数。在并行数据不发生偏斜时,并行数据进入移位寄存器后,特征序列的头部处于与最低位之间的长度值等于并行数据位宽整数位的标准位上,通过确定目标位与标准位之间的长度值便可以确定并行数据发生的最小偏移位数,以该最小偏移位数对并行数据进行校正,可以减小去偏斜时对并行数据的偏移量,提高并行数据的输出速率。
[0058]在本发明一个实施例中,将特征序列头部预定长度的一段序列定义为识别序列, 以不同的起始位置将进入移位寄存器中的并行数据划分为至少一个长度与识别序列长度相等的序列段,将各个序列段与识别序列进行比较,从中确定出与识别序列相同的序列端, 将该序列段头部所处的位置确定为目标位。以不同的其实位置将进入移位寄存器中的并行数据划分为多个与识别序列长度相等的序列段,可以快速的查找到与识别序列相同的序列段,进而快速的确定特征序列头部在移位寄存器中所处的位置,从而提高对并行数据进行去偏移处理的效率。
[0059]在本发明一个实施例中,可以将识别序列的长度定义为大于或等于4bit,因为计算机数据均是以二进制代码传输的,如果识别序列的长度小于4bit,并行数据中将会有很多与识别序列相同的序列段,需要进行多次匹配才能确定特征序列的位置。当识别序列的长度大于或等于4时,并行数据中包括的干扰序列段将明显较少,缩短确定特征序列所处位置的时间,进一步提高了并行数据进行去偏斜处理的效率。
[0060]在本发明一个实施例中,当从目标位开始向移位寄存器最高位方向长度等于特征序列长度的并行数据与特征序列不相同时,说明对特征序列的捕获失败,重新对目标位进行确定,进而重新对特征序列进行捕获。这样保证在一次对特征序列进行捕获失败后,立即开始下一次的对特征序列进行捕获的过程,直至成功捕获到特征序列,从而保证每一次都能够对并行数据进行去偏斜处理,提高了对并行数据进行去偏斜处理的可靠性。[0061 ]在本发明一个实施例中,在确定目标位后,将从目标位开始向移位寄存器最高位方向长度等于特征序列长度的并行数据与特征序列进行匹配,如果被匹配的两者相同判断为匹配成功,重复上述的匹配过程,直至匹配成功的次数达到预设的次数后,判断从目标位开始向移位寄存器最高位方向长度等于特征序列长度的并行数据与特征序列相同。这样, 通过多次匹配的方法判断从目标位开始向移位寄存器最高位方向长度等于特征序列长度的并行数据与特征序列是否相同,可以避免非特征序列与特征序列匹配成功的情况出现, 从而提高了对并行数据进行去偏斜处理的准确性。
[0062]为使本发明的目的、技术方案和优点更加清楚,下面结合附图及具体实施例对本发明作进一步地详细描述。
[0063]如图2所示,本发明实施例提供了一种并行数据去偏斜的方法,该方法可以包括以下步骤:[〇〇64]步骤201:判断是否与数据发送端连通,如果是,执行步骤202,否则结束当前流程。
[0065]在本发明一个实施例中,向数据发送端发送一个检测信号,如果检测信号发送成功,判断与数据发送端已经连接成功,相应的执行步骤202,否则说明与数据发送端的连接不成功,相应的结束当前流程。[〇〇66] 例如,通过RX PMA(物理媒介适配层)产生一个输出寄存器指令,将该输出寄存器指令发送给数据发送端,如果该输出寄存器指令有效,判断已经与数据发送端连接成功,相应地执行步骤202。
[0067]步骤202:接收数据发送端发送的串行数据,并将所述串行数据转换为特定位宽的并行数据。
[0068]在本发明一个实施例中,数据发送端产生的待传输数据是并行数据,当数据发送端需要将待传输数据发送给数据接收端时,首先需要将待传输数据转换为串行数据,通过光纤、双绞线、PCB(印刷电路板)走线等物理媒介向数据接收端传输该串行数据。数据接收端接收待传输数据之前,需要将串行数据形式的待传输数据转换为特定位宽的并行数据。 [〇〇69] 例如,数据发送端通过一个数据lane(信道)发送了一个包括1024bit的串行数据, 接收到该串行数据后,通过接口位宽为32的RX PMA将该串行数据解串为32位的并行数据。 其中1024b i t的串行数据头部包括有128b i t的特征序列。
[0070]步骤203:将并行数据输入移位寄存器,从最高位开始向下对并行数据进行移位。
[0071]在本发明一个实施例中,将串行数据解串为并行数据后,将并行数据输入到移位寄存器中,从移位寄存器的最高位开始向下对并行数据进行移位,使并行数据逐位进行移位寄存器,其中移位寄存器的深度要多大或等于特征序列的长度与并行数据位宽之和。
[0072]例如,由于特征序列的长度为128bit,并行数据的位宽为32,所以可以选择深度为 160的移位寄存器对并行数据进行移位。将32位的并行数据输入深度为160的移位寄存器后,从移位寄存器的159位开始,向移位寄存器的0位方向对并行数据进行移位处理。
[0073]步骤204:确定识别序列在移位寄存器中首次出现时,识别序列中所处的目标位。
[0074]在本发明一个实施例中,预先将特征序列头部预设长度的一端序列定义为识别序列,根据识别序列的长度,将进入移位寄存器中的并行数据划分为多个与识别序列长度相等的序列段,其中对并行数据进行划分时,以不同的起始位置对并行数据进行划分。对并行数据划分完成后,将以此将划分出的各个序列段与识别序列进行比较,从中确定出一个与识别序列相同的序列段,将该序列段头部(靠近移位寄存器最低位的一端)所处的位置确定为目标位。[〇〇75]例如,将128bit的特征序列头部的17bit定义为识别序列。针对于已经进入移位寄存器中的并行数据,以不同的开始位置对已经进入的并行数据进行划分,将并行数据划分为多个长度等于17bit的序列段,比如将移位寄存器中159位至143位、158位至142位、157位至141位.16位至0位的并行数据划分为144个序列段,将这144个序列段分别与识别序列进行比较,最终确定出移位寄存器中31位至15位的序列段与识别序列相同,将15位定位目标位。
[0076]步骤205:判断移位寄存器中从目标位开始向最高位方向长度等于特征序列长度的并行数据是否与特征序列相同,如果是,执行步骤206,否则执行步骤204。
[0077]在本发明一个实施例中,确定出目标位后,获取以目标位开始,向移位寄存器最高位方向长度等于特征序列的并行数据,将获取到的并行数据与特征序列进行比较,如果获取到的并行数据与特征序列相同,说明获取到的并行数据即为特征序列,相应地的执行步骤206,如果获取到的并行数据与特征序列不同,说明获取到的并行数据不是特征序列,目标位为干扰目标位,对特征序列的捕获失败,相应地执行步骤204,重新对目标位进行定位。 [〇〇78]例如,获取移位寄存器中从142位至15位的并行数据,将这128bit的并行数据与 128bit的特征序列进行比较,如果这128bit的并行数据与128bit的特征序列相同,则判断这128bit的并行数据即为特征序列,相应地执行步骤206,如果这128bit的并行数据与 128bit的特征序列不同,则说明对特征序列的捕获失败,需要重新对目标位进行定位,返回重新执行步骤204。[〇〇79]步骤206:根据目标位确定偏移位数。
[0080]在本发明一个实施例中,根据步骤204确定出的目标位,在目标位至最低位之间, 确定距目标位最近且与最低位之间的长度值等于并行数据位宽整数倍的标准位,将目标位与标准位之间的长度值确定为偏移位数。
[0081]例如,目标位在移位寄存器中为15位,移位寄存器中与最低位0位之间的长度等于并行数据位宽32整数倍的标准位有0为、32位、64位、96位及128位,而位于15位至最低位之间的仅有〇位,因而将15位于0位之间的长度15确定为偏移位数。
[0082]步骤207:根据偏移位数对并行数据进行校正,将校正后的并行数据输出给数据结合端。[〇〇83]在本发明一个实施例中,确定出偏移位数之后,即可以确定RX PMA解串后的并行数据与数据发送端产生的并行数据相比发生了偏移位数大小的偏移,根据偏移位数将并行数据向对应的方向偏移一定位数进行校正,并将校正后的并行数据发送给数据接收端。
[0084]例如,如果解串后的并行数据与数据发送端产生的并行数据相比没有发生偏移, 那么解串后的并行数据进入移位寄存器后,特征序列头部的第一个数据应该位于移位寄存器的0位、32位、64位、96位或128位,当前判断目标位为15位,说明解串后的并行数据向移位寄存器最高位方向偏移了 15位,所以将并行数据向移位寄存器的最低位方向偏移15位后可以使解串后的并行数据与数据发送端产生的并行数据保持一致,从而使移位寄存器保持偏移15位的偏移机制,对并行数据进行校正,并将校正后的并行数据流发送给数据接收端。 [〇〇85]需要说明的是,如图2所示的并行数据去偏斜的方法,该方法可以通过状态机实现,下面对状态机的工作流程进行详细说明:
[0086]如图3所示,在RX PMA输出寄存器指令有效表明两端设备连接后,初始化位漂移计数器所示的初始值为0,初始化状态机到L〇ck_idle状态301,将RX PMA解串成的32位并行数据接入状态机中,由MSB(最高位)开始向下移位,其中状态机的深度为32+128,标记状态机 pre_lock_data[128+32-1:0];[〇〇87]在状态机pre_l〇Ck_data[128+32-l:0]第一次接收到特征序列的部分连续序列 (最少为4bit)后,置slip_en脉冲为1。当第一次检测到特征序列的部分连续序列在状态机中位置为pre_lock_data[ 127+32-128:15]= “特征序列的低16位”,标定slip_en = 1,设位漂移计数器的初始值为15,状态机跳转至SI ip_start转态302,在状态SI ip_start转态302 初始化计数器be_count+l,当be_count = 3时,状态机跳转至SIip_check状态303;
[0088]在Slip_check状态303检测pre_lock_data[ 127+15:15]是否等于特征序列,如果相等,跳转至Slip_good状态306,置good_count+l,如果err_count = = 1,则err_count_l; 状态机跳转至SI ip_check状态303,检测pre_lock_data[ 127+15:15 ]是否等于特征序列,如果相等继续执行检测pre_lock_data[127+15:15]是否等于特征序列的步骤,在Slip_good 状态306中good_count大于或等于3后,状态机跳转至Slip_lock_done状态305,在SI ip_ lock_done状态305清零good_count、err_count,保持位漂移计数器的初始值为15,输出校正后的数据流;
[0089]在Slip_check状态303如果pre_lock_data[127+15:15]与特征序列不相等,状态机跳转至SIip_err状态304,置err_count+l,在SI ip_err状态304如果good_count大于 1 贝1J 置good_count_l,同时在SI ip_err状态304,如果err_count大于1,则状态机跳转至Lock_ idle状态301,同时清零good_count、err_count、位偏移计数器的初始值及s 1 ip_en,重新开始捕捉和检测。
[0090]如图4所示,本发明一个实施例提供了一种并行数据去偏斜的装置,包括:解析单元401、移位单元402、定位单元403、判断单元404及校正单元405;
[0091]所述解析单元401,用于接收外部的数据发送端发送的串行数据,并将所述串行数据解析为特定位宽的并行数据,其中所述串行数据头部包括特定长度的特征序列;[〇〇92]所述移位单元402,用于将所述解析单元401解析出的并行数据输入移位寄存器,通过所述移位寄存器从最高位向最低位对所述并行数据进行移位;
[0093]所述定位单元403,用于确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位,其中所述识别序列为所述特征序列头部的一段连续序列;[0〇94] 所述判断单元404,用于判断在所述移位寄存器中,从所述定位单元403确定出的目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据是否与所述特征序列相同;[〇〇95]所述校正单元405,用于根据所述判断单元404的判断结果,如果是,根据所述目标位确定偏移位数,将所述并行数据偏移所述偏移位数后发送给外部的数据接收端。
[0096]在本发明一个实施例中,所述校正单元,用于在所述目标位至所述最低位之间,确定距所述目标位最近且与所述最低位之间的长度值等于所述特定位宽整数倍的标准位,将所述目标位与所述标准位之间的长度值确定为所述偏移位数。
[0097]在本发明一个实施例中,所述定位单元用于将所述特征序列头部预设长度的一段序列定义为所述识别序列,以不同的起始位置将进入所述移位寄存器中的所述并行数据划分为至少一个长度等于所述预设长度的序列段,判断所述至少一个序列段中是否包括与所述识别序列相同的序列段,如果是,将与所述识别序列相同的序列段的头部所处位置确定为所述目标位。
[0098]在本发明一个实施例中,所述判断单元用于重复对所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列进行匹配,如果所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同判断匹配成功,直至匹配成功次数达到预设次数后,判断所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同。[〇〇99]需要说明的是,上述装置内的各单元之间的信息交互、执行过程等内容,由于与本发明方法实施例基于同一构思,具体内容可参见本发明方法实施例中的叙述,此处不再赘述。
[0100]如图5所示,本发明一个实施例提供了一种并行数据去偏斜的系统,包括:数据发送端501、数据接收端502、移位寄存器503及本发明实施例提供的任意一种并行数据去偏斜的装置504;[〇1〇1]所述数据发送端501,用于向所述并行数据去偏斜的装置504发送串行数据;[〇1〇2]所述移位寄存器503,用于对所述并行数据去偏斜的装置504解析出的并行数据进行移位;
[0103]所述数据接收端502,用于接收所述数据去偏斜的装置504发送的并行数据。
[0104]本发明提供的各个实施例,至少具有如下有益效果:
[0105] 1、本发明实施例中,在串行数据头部设置特征序列,对串行数据进行解析获取并行数据后,将并行数据输入到移位寄存器中进行移位,通过确定特征序列头部在移位寄存器中的位置,确定出并行数据发生偏斜的量,根据并行数据发送偏斜的量对并行数据进行去偏斜校准,最终将校准后的并行数据发送给数据接收端。该方法不依赖于逻辑电路,无论带宽的高低均能够快速的对并行数据进行去偏斜处理,从而提高了对高带宽并行数据进行去偏斜处理的效率。
[0106]2、本发明实施例中,移位寄存器的深度大于或等于特征序列长度与并行数据位宽之和,这样,即使并行数据发生偏斜的量达到最大值时,移位寄存器也能够存放下所有的特征序列,从而能够实现快速的对特征序列进行定位,提高对并行数据进行去偏斜处理的效率。
[0107]3、本发明实施例中,设定的识别序列的长度要大于或等于4bit,当识别序列的长度大于或等于4bit时,并行数据中与识别序列相同的序列段将明显减少,防止并行数据中包括多个与识别序列相同的序列段,减小并行数据中非特征序列上的与识别序列相同的序列段对识别序列定位造成的干扰,从而可以缩短对特征序列进行捕获所需的时间,进一步提高对并行数据进行去偏斜处理的效率。
[0108]4、本发明实施例中,对从目标位开始向最高位方向长度等于特征序列长度的并行数据与特征序列进行多次匹配,直至匹配成功的次数达到预设的次数后,比如匹配成功的次数达到3次后,才确定从目标位开始向最高位方向长度等于特征序列长度的并行数据就是特征序列。这样通过多次匹配的方法,可以避免非特征序列与特征序列匹配成功的情况出现,从而提高了对并行数据进行去偏斜处理的准确性。
[0109]需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素, 而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个......”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
[0110]本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。[〇111]最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、 等同替换、改进等,均包含在本发明的保护范围内。
【主权项】
1.一种并行数据去偏斜的方法,其特征在于,包括:接收外部的数据发送端发送的串行数据,并将所述串行数据解析为特定位宽的并行数 据,其中所述串行数据头部包括特定长度的特征序列;将所述并行数据输入移位寄存器,通过所述移位寄存器从最高位向最低位对所述并行 数据进行移位;确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位,其中所 述识别序列为所述特征序列头部的一段连续序列;判断在所述移位寄存器中,从所述目标位开始向所述最高位方向长度等于所述特定长 度的所述并行数据是否与所述特征序列相同;如果是,根据所述目标位确定偏移位数,将所述并行数据偏移所述偏移位数后发送给 外部的数据接收端。2.根据权利要求1所述的方法,其特征在于,所述移位寄存器的深度,即从所述最高位至所述最低位共包括的位数大于或等于所述 特定长度与所述特定位宽之和;和/或,所述根据所述目标位确定偏移位数包括:在所述目标位至所述最低位之间,确定距所述目标位最近且与所述最低位之间的长度 值等于所述特定位宽整数倍的标准位,将所述目标位与所述标准位之间的长度值确定为所 述偏移位数。3.根据权利要求1所述的方法,其特征在于,所述确定所述移位寄存器中首次出现识别序列时所述识别序列头部所处的目标位包 括:将所述特征序列头部预设长度的一段序列定义为所述识别序列;以不同的起始位置将进入所述移位寄存器中的所述并行数据划分为至少一个长度等 于所述预设长度的序列段;判断所述至少一个序列段中是否包括与所述识别序列相同的序列段;如果是,将与所述识别序列相同的序列段的头部所处位置确定为所述目标位。4.根据权利要求3所述的方法,其特征在于,所述预设长度大于或等于4bit。5.根据权利1所述的方法,其特征在于,进一步包括:如果判断从所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数 据与所述特征序列不同,则执行所述确定所述移位寄存器中首次出现识别序列时所述识别 序列头部所处的目标位。6.根据权利要求1至5中任一所述的方法,其特征在于,所述判断在所述移位寄存器中,从所述目标位开始向所述最高位方向长度等于所述特 定长度的所述并行数据是否与所述特征序列相同包括:重复对所述移位寄存器中从所述目标位开始向所述最高位方向长度等于所述特定长 度的所述并行数据与所述特征序列进行匹配,如果所述移位寄存器中从所述目标位开始向 所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同判断匹配成功,直至匹配成功次数达到预设次数后,判断所述移位寄存器中从所述目标位开始向所述 最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相同。7.—种并行数据去偏斜的装置,其特征在于,包括:解析单元、移位单元、定位单元、判 断单元及校正单元;所述解析单元,用于接收外部的数据发送端发送的串行数据,并将所述串行数据解析 为特定位宽的并行数据,其中所述串行数据头部包括特定长度的特征序列;所述移位单元,用于将所述解析单元解析出的并行数据输入移位寄存器,通过所述移 位寄存器从最高位向最低位对所述并行数据进行移位;所述定位单元,用于确定所述移位寄存器中首次出现识别序列时所述识别序列头部所 处的目标位,其中所述识别序列为所述特征序列头部的一段连续序列;所述判断单元,用于判断在所述移位寄存器中,从所述定位单元确定出的目标位开始 向所述最高位方向长度等于所述特定长度的所述并行数据是否与所述特征序列相同; 所述校正单元,用于根据所述判断单元的判断结果,如果是,根据所述目标位确定偏移 位数,将所述并行数据偏移所述偏移位数后发送给外部的数据接收端。8.根据权利要求7所述的装置,其特征在于,所述校正单元,用于在所述目标位至所述最低位之间,确定距所述目标位最近且与所 述最低位之间的长度值等于所述特定位宽整数倍的标准位,将所述目标位与所述标准位之 间的长度值确定为所述偏移位数;和/或,所述定位单元,用于将所述特征序列头部预设长度的一段序列定义为所述识别序列, 以不同的起始位置将进入所述移位寄存器中的所述并行数据划分为至少一个长度等于所 述预设长度的序列段,判断所述至少一个序列段中是否包括与所述识别序列相同的序列 段,如果是,将与所述识别序列相同的序列段的头部所处位置确定为所述目标位。9.根据权利要求7或8所述的装置,其特征在于,所述判断单元,用于重复对所述移位寄存器中从所述目标位开始向所述最高位方向长 度等于所述特定长度的所述并行数据与所述特征序列进行匹配,如果所述移位寄存器中从 所述目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序 列相同判断匹配成功,直至匹配成功次数达到预设次数后,判断所述移位寄存器中从所述 目标位开始向所述最高位方向长度等于所述特定长度的所述并行数据与所述特征序列相 同。10.—种并行数据去偏斜的系统,其特征在于,包括:数据发送端、数据接收端、移位寄 存器及权利要求7至9中任一所述的并行数据去偏斜的装置;所述数据发送端,用于向所述并行数据去偏斜的装置发送串行数据;所述移位寄存器,用于对所述并行数据去偏斜的装置解析出的并行数据进行移位;所述数据接收端,用于接收所述数据去偏斜的装置发送的并行数据。
【文档编号】G06F13/42GK105955915SQ201610252125
【公开日】2016年9月21日
【申请日】2016年4月21日
【发明人】李国川
【申请人】浪潮电子信息产业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1