调节占空比的存储器装置和具有存储器装置的存储器系统的制作方法

文档序号:18354384发布日期:2019-08-06 22:53阅读:207来源:国知局
调节占空比的存储器装置和具有存储器装置的存储器系统的制作方法

本发明构思的示例性实施例涉及存储器装置,更具体地讲,涉及一种调节时钟信号的占空比的存储器装置以及包括所述存储器装置的存储器系统。



背景技术:

诸如低功率双倍数据速率(lpddr)同步动态随机存取存储器(sdram)的存储器装置通常可用于各种类型的电子设备(诸如,智能电话、平板个人计算机(pc)或超级书(ultrabook))。

存储器装置可根据各种规范操作。例如,在lpddr规范中,存储器装置可从存储器控制器接收与写入数据同步的写入时钟,或者可与读取数据同步地将读取时钟提供给存储器控制器。包括这样的存储器装置的存储器系统会需要有效地管理写入时钟和读取时钟的占空比误差。



技术实现要素:

根据本发明构思的示例性实施例,一种存储器装置包括:时钟接收器,被配置为从存储器控制器接收用于在数据写入操作期间接收写入数据的写入时钟;占空比监视器,被配置为:通过监视写入时钟的占空比生成第一监视信息;占空比调节器,被配置为:响应于占空比控制信号,调节写入时钟的占空比,并且输出调节的写入时钟。存储器装置将第一监视信息提供给存储器控制器,并且从存储器控制器接收使用第一监视信息生成的占空比控制信号。

第一监视信息可根据写入时钟的占空比具有不同的数字值。

占空比监视器可连接到占空比调节器的输出端,并且还可被配置为:监视调节的写入时钟的占空比。

所述存储器装置还可包括数据接收器,被配置为接收写入数据,其中,调节的写入时钟被提供给数据接收器的输入端,占空比监视器连接到数据接收器的输入端,并且还被配置为:监视提供给数据接收器的调节的写入时钟的占空比。

所述存储器装置还可包括模式寄存器组(mrs),被配置为:存储关于存储器装置内的设置操作的模式寄存器信息,其中,占空比监视器还被配置为:将生成的第一监视信息存储在mrs中。

从存储器控制器接收的占空比控制信号可被存储在mrs中。

所述存储器装置还可包括mrs引脚,用于传送存储在mrs中或从mrs读出的信息,存储器装置与存储器控制器通信,以经由mrs引脚传送第一监视信息和占空比控制信号中的至少一个。

所述存储器装置还可包括:读取时钟生成器,被配置为:通过使用由时钟接收器输出的写入时钟,生成用于在数据读取操作期间输出读取数据的读取时钟;读取时钟占空比调节器,被配置为:调节读取时钟的占空比,其中,占空比监视器还被配置为:还通过监视读取时钟的占空比生成关于读取时钟的第二监视信息。

所述存储器装置还可包括读取时钟发送器,被配置为:将读取时钟发送到存储器控制器,其中,占空比监视器还被配置为:监视提供到读取时钟发送器的输入端的读取时钟的占空比。

所述存储器装置还可包括:多个数据接收器,每个数据接收器被配置为:与写入时钟同步地接收写入数据;多个第一占空比调节器,与所述多个数据接收器相应地布置,其中,占空比监视器还被配置为:还监视提供给所述多个数据接收器中的至少一些数据接收器的写入时钟的占空比。

所述存储器装置还可包括:读取时钟生成器,被配置为:生成用于在数据读取操作期间输出读取数据的读取时钟;多个数据发送器,每个数据发送器被配置为:与读取时钟同步地输出读取数据;多个第二占空比调节器,与所述多个数据发送器相应地布置,其中,占空比监视器还被配置为:还监视提供给所述多个数据发送器中的至少一些数据发送器的读取时钟的占空比。

根据本发明构思的示例性实施例,一种存储器装置包括:时钟接收器,被配置为:从存储器控制器接收时钟信号;第一占空比调节器,被配置为:从时钟接收器接收时钟信号,并对接收的时钟信号执行占空比调节;时钟树,被配置为:通过使用从第一占空比调节器接收的时钟信号,生成用于接收写入数据的一个或多个写入时钟;一个或多个数据接收器,每个数据接收器被配置为:与所述一个或多个写入时钟中的每个写入时钟同步地接收写入数据;一个或多个第二占空比调节器,与所述一个或多个数据接收器相应地布置,并且被配置为:调节提供到所述一个或多个数据接收器的所述一个或多个写入时钟的占空比;占空比监视器,被配置为:监视时钟信号和所述一个或多个写入时钟中的至少一个的占空比,并且将第一监视信息作为监视结果提供给存储器控制器。

所述存储器装置可从存储器控制器接收基于第一监视信息的占空比控制信号,第一占空比调节器和所述一个或多个第二占空比调节器中的至少一个还被配置为:响应于从存储器控制器接收的占空比控制信号,执行占空比调节操作。

占空比监视器还可被配置为:监视由第一占空比调节器输出的时钟信号的占空比。

占空比监视器还可被配置为:监视由所述一个或多个第二占空比调节器输出的所述一个或多个写入时钟的占空比。

时钟树还可被配置为:还通过使用从第一占空比调节器接收的时钟信号,生成用于输出读取数据的一个或多个读取时钟,存储器装置还可包括:一个或多个数据发送器,每个数据发送器被配置为:与所述一个或多个读取时钟中的每个读取时钟同步地输出读取数据;一个或多个第三占空比调节器,与所述一个或多个数据发送器相应地布置,并且被配置为:调节提供给所述一个或多个数据发送器的所述一个或多个读取时钟的占空比。

占空比监视器还可被配置为:还通过监视所述一个或多个读取时钟的占空比,生成关于所述一个或多个读取时钟的第二监视信息。

占空比监视器还可被配置为:监视由所述一个或多个第三占空比调节器输出的所述一个或多个读取时钟的占空比。

监视信息可包括多个位,其中,所述多个位的各自的值根据监视的占空比变化。

响应于从存储器控制器接收的控制命令,第一占空比调节器和所述一个或多个第二占空比调节器中的至少一个的占空比调节操作可被启用或禁用。

根据本发明构思的示例性实施例,一种存储器系统包括:存储器控制器,存储器控制器包括:一个或多个数据发送器,被配置为输出写入数据;写入时钟发送器,被配置为:与写入数据同步地输出写入时钟;占空比控制器,被配置为:从外部源接收表示监视写入时钟的占空比的结果的第一监视信息,基于第一监视信息确定提供给外部源的写入时钟是否具有占空比误差,并且生成用于调节输出到外部源的写入时钟的占空比的第一占空比控制信号。

所述存储器系统还可包括与存储器控制器通信的存储器装置,其中,存储器控制器被配置为:从存储器装置接收第一监视信息,并且将第一占空比控制信号提供给存储器装置,以调节存储器装置内的写入时钟的占空比。

所述存储器装置可包括:占空比调节器,被配置为:对从存储器控制器接收的写入时钟执行占空比调节;占空比监视器,被配置为:通过监视发送到存储器装置的写入时钟的占空比,生成第一监视信息,占空比调节器还被配置为:响应于从存储器控制器接收的第一占空比控制信号,执行占空比调节。

所述存储器装置还可包括时钟树,被配置为:通过使用写入时钟,生成用于输出读取数据的读取时钟,占空比监视器还可被配置为:还将通过监视读取时钟的占空比生成的第二监视信息提供给存储器控制器。

占空比控制器还可被配置为:从存储器装置接收读取时钟和第二监视信息,并且基于读取时钟和第二监视信息中的至少一个,生成第二占空比控制信号,以调节存储器装置内的读取时钟的占空比。

根据本发明构思的示例性实施例,一种存储器系统包括:存储器控制器,被配置为:发送写入时钟、写入数据和用于控制监视操作和占空比调节操作的控制命令;存储器装置。存储器装置包括:信号发送/接收块,被配置为接收写入时钟和写入数据,并且发送读取数据和读取时钟;占空比调节器块,包括多个占空比调节器,被配置为执行占空比调节操作并连接到信号发送/接收块;时钟树,被配置为:经由占空比调节器块接收写入时钟,并且将写入时钟和基于写入时钟的读取时钟发送到存储器装置中的多个节点;第一占空比监视器,被配置为:执行监视操作,以监视施加到所述多个节点中的至少一个节点的写入时钟的占空比,并且生成第一监视信息。

附图说明

通过参照附图对本发明构思的示例性实施例进行的详细描述,将会更清楚地理解本发明构思的以上和其它特征。

图1是根据本发明构思的示例性实施例的包括存储器装置的存储器系统的框图。

图2是示出根据本发明构思的示例性实施例的图1的存储器系统的操作的框图。

图3是根据本发明构思的示例性实施例的使用模式寄存器组(mrs)的存储器系统的框图。

图4是根据本发明构思的示例性实施例的操作存储器装置的方法的流程图。

图5是根据本发明构思的示例性实施例的已经应用了关于读取时钟的占空比监视的存储器系统的框图。

图6是示出根据本发明构思的示例性实施例的包括在图5的存储器系统中的存储器控制器的框图。

图7是根据本发明构思的示例性实施例的存储器系统的框图。

图8是根据本发明构思的示例性实施例的存储器系统的框图。

图9和图10是示出根据本发明构思的示例性实施例的存储器系统的框图。

图11是根据本发明构思的示例性实施例的操作存储器装置的方法的流程图。

图12是示出根据本发明构思的示例性实施例的存储在mrs中的信息的表。

图13a和图13b是示出根据本发明构思的示例性实施例的根据图12的信息执行占空比调节的占空比调节器的电路图。

图14是示出根据本发明构思的示例性实施例的用于占空比监视操作的时钟信号的波形图。

图15是根据本发明构思的示例性实施例的占空比监视器的框图。

图16是根据本发明构思的示例性实施例的包括存储器系统的电子装置的框图。

具体实施方式

本发明构思的示例性实施例提供一种能够有效调节占空比并改善存储器系统的性能的存储器装置,以及包括所述存储器装置的存储器系统。

现在将参照附图更充分地描述本发明构思的示例性实施例。贯穿本申请,相同的参考标号可表示相同的元件。

图1是根据本发明构思的示例性实施例的包括存储器装置的存储器系统的框图。

参照图1,存储器系统10可包括存储器控制器100和存储器装置200。存储器系统10可包括在个人计算机(pc)或移动电子设备中。可使用膝上型计算机、移动电话、智能电话、平板pc、个人数字助理(pda)、企业数字助理(eda)、数字静态照相机、数字摄像机、便携式多媒体播放器(pmp)、个人导航装置或便携式导航装置(pnd)、手持式游戏机、移动互联网装置(mid)、可穿戴计算机、物联网(iot)装置、万物互联网(ioe)装置或无人机来实现移动电子设备。

可使用片上系统(soc)、应用处理器(ap)、移动ap、芯片组或一组芯片来实现存储器控制器100。例如,存储器控制器100可以是执行存储器控制功能的半导体装置,或者可以是包括在ap中的组件。例如,ap可包括存储器控制器100、随机存取存储器(ram)、中央处理器(cpu)、图形处理器(gpu)和/或调制解调器。

可使用易失性存储器装置来实现存储器装置200。可使用ram、动态ram(dram)或静态ram(sram)来实现易失性存储器装置,但是本发明构思不限于此。例如,存储器装置200可以是双倍数据速率同步动态随机存取存储器(ddrsdram)、低功率双倍数据速率(lpddr)sdram、图形双倍数据速率(gddr)sdram、rambus动态随机存取存储器(rdram)等。可选择地,可使用高带宽存储器(hbm)来实现存储器装置200。

可使用非易失性存储器装置来实现存储器装置200。例如,可使用诸如相变ram(pram)、磁ram(mram)或电阻式ram(rram)的电阻式存储器来实现存储器装置200。

参照图1,存储器控制器100可包括占空比控制器110。存储器装置200可包括至少一个占空比调节器210和占空比监视器220。占空比调节器也可被称为占空比执行器。存储器装置200可包括用于诸如数据写入和读取的存储操作的各种组件。例如,存储器装置200还可包括存储单元阵列及其外围电路。外围电路是用于存储操作的各种组件,因此可包括各种类型的电路,诸如,命令解码器、行解码器、列解码器和数据输入/输出电路。

响应于来自主机host的写入/读取请求,存储器控制器100可控制存储器装置200,使得数据dq从存储器装置200被读取或被写入到存储器装置200。详细地讲,存储器控制器100可通过将地址和命令提供给存储器装置200,来控制关于存储器装置200的数据dq的读取和写入操作。可在存储器控制器100和存储器装置200之间发送或接收写入数据dq和读取数据dq。

存储器控制器100可将用于数据写入和/或读取操作的时钟信号提供给存储器装置200。因为存储器装置200通过使用从存储器控制器100接收的时钟信号来接收写入数据dq,所以时钟信号可被称为写入时钟wck。存储器装置200可执行关于从存储器控制器100接收的写入时钟wck的信号处理,因此,可在实际数据dq的接收或输出期间,生成并使用内部写入时钟。

根据本发明构思的示例性实施例,监视写入时钟wck的占空比的操作可对应于监视施加到存储器装置200中的各个节点的时钟信号的占空比的操作。例如,可监视基于写入时钟wck生成的内部写入时钟。例如,可生成内部写入时钟,使得内部写入时钟的频率和相位中的至少一个与写入时钟wck不同。多个内部写入时钟可基于写入时钟wck而生成,并且可用于接收一位数据,并且可针对多个内部写入时钟执行占空比监视操作。

换句话说,根据本发明构思的示例性实施例,可通过监视内部写入时钟的占空比,确定由存储器控制器100提供的写入时钟wck的占空比。根据本发明构思的示例性实施例的占空比监视操作可被理解为监视各种类型的时钟信号(诸如,提供给存储器装置200的写入时钟wck或由存储器装置200生成的内部写入时钟)的占空比。换句话说,根据本发明构思的示例性实施例,写入时钟wck可与内部写入时钟交换使用。

例如,在数据写入操作期间,存储器装置200可与写入时钟wck同步地一起接收写入数据dq和写入时钟wck,并且存储器装置200中的数据接收器可通过使用写入时钟wck来接收或锁存写入数据dq。在数据读取操作期间,存储器装置200可在内部生成读取时钟rdqs。例如,存储器装置200可基于写入时钟wck生成读取时钟rdqs。存储器装置200可与读取时钟rdqs同步地将读取数据dq发送到存储器控制器100。

为了改善存储器装置200中的写入数据dq的接收性能,需要优化用于锁存写入数据dq的写入时钟wck的占空比。例如,由于存储器控制器100和存储器装置200之间的通道的影响或在存储器装置200中产生的占空比失真,由存储器控制器100提供的写入时钟wck的占空比可能会变形,并且由于变形的占空比,写入数据dq的接收性能可能会劣化。

根据本发明构思的示例性实施例,可在存储器控制器100中执行用于调节写入时钟wck和/或读取时钟rdqs的占空比的至少一些操作。例如,写入时钟wck和读取时钟rdqs可用于对齐输入和输出的数据dq,并且写入时钟wck和/或读取时钟rdqs的占空比调节可由存储器装置200中的占空比调节器210来执行。写入时钟wck和/或读取时钟rdqs的占空比可通过存储器装置200中的占空比监视器220(例如,诸如shmoo的简单的监视器电路)来监视,并且可将监视信息d_info从存储器装置200提供到存储器控制器100。

例如,占空比调节器210可调节由存储器控制器100提供的写入时钟wck的占空比,并且占空比监视器220可监视施加到存储器装置200中的至少一个节点的写入时钟wck的占空比。占空比监视可包括检测写入时钟wck的逻辑高部分和逻辑低部分的比率(例如,占空比)的操作,并且占空比监视器220可生成与检测的写入时钟wck的占空比相应的监视信息d_info。换句话说,占空比监视器220可生成其值随着写入时钟wck的占空比改变而改变的监视信息d_info。根据本发明构思的示例性实施例,监视信息d_info可具有包括多个位的数字值,并且监视信息d_info的数字值可根据监视写入时钟wck的占空比的结果而改变。

当占空比调节器210调节提供给存储器控制器100的读取时钟rdqs的占空比时,占空比监视器220可监视施加到存储器装置200中的至少一个节点的读取时钟rdqs的占空比。根据本发明构思的示例性实施例,存储器装置200可通过使用从存储器控制器100接收的写入时钟wck,生成至少一个读取时钟rdqs,占空比监视器220可监视生成的读取时钟rdqs的占空比,并且可生成监视信息d_info作为监视的结果。

存储器控制器100的占空比控制器110可基于监视信息d_info,确定是否需要调节写入时钟wck和/或读取时钟rdqs的占空比。例如,当写入时钟wck和/或读取时钟rdqs的占空比不适合于接收或发送数据dq时,可确定存在占空比误差,并且占空比控制器110可将用于使占空比误差最小化的控制信号ctrl提供给存储器装置200。可将控制信号ctrl提供给存储器装置200中的占空比调节器210,并且占空比调节器210可响应于控制信号ctrl,调节写入时钟wck和/或读取时钟rdqs的占空比。

根据本发明构思的示例性实施例,用于占空比调节的至少一些功能可由存储器控制器100执行。例如,根据dram的lpddr5规范,不在dram中处理以高速操作的写入时钟wck的占空比误差,并且提供能够经由存储器控制器100监视、比较和控制的路径(占空比调节器dca),因此,可提高存储器系统10的总体性能。

尽管已经由图1中的单个装置执行了针对写入时钟wck和读取时钟rdqs二者的占空比调节,但是可经由独立的占空比调节器来独立地控制写入时钟wck和读取时钟rdqs各自的占空比。图1的写入时钟wck或读取时钟rdqs也可被称为存储器系统10中的数据选通信号,并且数据选通信号的占空比被监视。

当存储器装置200在内部处理占空比误差时,存储器控制器100在写入时钟wck和/或读取时钟rdqs的占空比的控制上有限制,并且可能无法检查内部裕度。然而,这些问题可被解决,这将在下面详细描述。

图2是示出根据本发明构思的示例性实施例的图1的存储器系统的操作的框图。图2所示的与参照图1所提供的存储器系统10的结构和操作相同或类似的描述将被省略。图2示出包括在数据写入操作中的占空比监视和占空比调节操作,并且还示出将从存储器控制器100提供的写入时钟wck和存储器装置200中生成的内部写入时钟wck_i作为独立的成分。

参照图1和图2,存储器装置200可包括占空比调节器210、占空比监视器220、时钟接收器230和数据接收器240。时钟接收器230可从存储器控制器100接收与写入数据dq同步的写入时钟wck,并且可将内部写入时钟wck_i发送到存储器装置200中的内部电路。例如,时钟接收器230可经由对来自存储器控制器100的写入时钟wck的内部信号处理,生成内部写入时钟wck_i。

可将由时钟接收器230生成的内部写入时钟wck_i提供给占空比调节器210。占空比调节器210可调节内部写入时钟wck_i的占空比,并且将调节了占空比的内部写入时钟wck_i提供给数据接收器240。数据接收器240可与内部写入时钟wck_i同步地接收写入数据dq。

占空比监视器220可从占空比调节器210接收内部写入时钟wck_i。可经由存储器装置200内的各种路径发送内部写入时钟wck_i。根据本发明构思的示例性实施例,占空比监视器220可电连接到数据接收器240的输入端,并且可监视提供给数据接收器240的内部写入时钟wck_i的占空比。

根据本发明构思的示例性实施例,写入数据dq可包括多个位,并且数据接收器240可包括与多个位相应的多个接收电路。占空比调节器210可包括与多个接收电路相应的多个占空比调节器。可将内部写入时钟wck_i提供给多个占空比调节器中的每个。此时,占空比监视器220可监视提供给多个占空比调节器的至少一些内部写入时钟wck_i的占空比。换句话说,占空比监视器220可生成与多个占空比调节器相应的多条监视信息d_info,并且可将生成的多条监视信息d_info提供给存储器控制器100。

根据图2的示例性实施例,可在存储器控制器100和存储器装置200之间形成反馈路径,并且反馈路径可包括经由其发送监视信息d_info的路径。例如,可基于存储器装置200内的内部写入时钟wck_i来监视由存储器控制器100输出的写入时钟wck的占空比,并且可将监视结果提供给存储器控制器100。

根据图1和图2的示例性实施例,存储器控制器100可确定在存储器装置200中使用的写入时钟wck的占空比状态,并且可由存储器控制器100执行用于调节写入时钟wck的占空比的控制操作(例如,生成用于控制占空比调节的控制信号的操作)。在这种情况下,存储器控制器100可确定调节写入时钟wck的占空比的必要性,因此可控制存储器装置200选择性地执行占空比调节操作。例如,存储器控制器100可启用或禁用存储器装置200的占空比调节操作,并且,当存储器装置200的占空比调节操作被禁用时,可降低占空比调节所消耗的电力。

根据本发明构思的这样的示例性实施例,能够启用写入时钟wck和读取时钟rdqs的占空比误差校正的占空比调节器(或占空比执行器)可被包括在存储器装置中,并且写入时钟wck和读取时钟rdqs的占空比误差信息(或通过占空比监视获得的信息)可经由反馈路径提供到存储器控制器。存储器控制器可基于接收的监视信息执行比较操作(例如,用于确定是否需要占空比调节的比较操作),并且可生成用于控制占空比调节器以使占空比误差最小化的控制信号。

图3是根据本发明构思的示例性实施例的使用模式寄存器组(mrs)的存储器系统的框图。

参照图3,存储器系统300可包括存储器控制器310和存储器装置320,并且存储器控制器310可包括占空比控制器311。存储器装置320可包括占空比调节器321、占空比监视器322和mrs323。占空比控制器311、占空比调节器321和占空比监视器322的详细操作与本发明构思的上述示例性实施例相同或类似,因此将省略它们的详细描述。mrs323被配置为存储关于存储器装置内的设置操作的模式寄存器信息。

可经由各种路径在存储器控制器310和存储器装置320之间发送或接收各种信号。例如,存储器装置320可通过使用按lpddrx规范(诸如,lpddr4或lpddr5)定义的引脚,将监视信息d_info发送到存储器控制器310。例如,可经由从按lpddrx规范定义的多个引脚中选择的至少一个引脚,将监视信息d_info提供给存储器控制器310。类似地,可通过使用按lpddrx规范(诸如,lpddr4或lpddr5)定义的至少一个引脚,将来自存储器控制器310的控制信号ctrl提供给存储器装置320。

根据本发明构思的示例性实施例,占空比监视器322可监视来自存储器装置320中的至少一个节点的写入时钟wck的占空比,并且可将具有多个位的监视信息d_info存储在mrs323中。存储器装置320可包括用于经由与存储器控制器310通信将信息存储在mrs323中或从mrs323读取信息的一个或多个引脚(例如,mrs引脚),并且从mrs323读出的监视信息d_info可经由mrs引脚提供给存储器控制器310。

可经由mrs引脚将来自存储器控制器310的控制信号ctrl提供给存储器装置320的mrs323。例如,可将控制信号ctrl存储在mrs323中,并且控制信号ctrl可从mrs323被读取并被提供给占空比调节器321。当占空比监视器322监视读取时钟rdqs的占空比时,从监视读取时钟rdqs的占空比产生的监视信息d_info可被存储在mrs323中,并且从mrs323读取的监视信息d_info可经由mrs引脚提供给存储器控制器310。

图4是根据本发明构思的示例性实施例的操作存储器装置的方法的流程图。

参照图4,在操作s11中,存储器装置可与存储器控制器通信,并且可从存储器控制器接收写入数据和与写入数据同步的写入时钟,以及写入命令。存储器装置可包括数据接收器和写入时钟接收器,并且数据接收器可与发送到存储器装置的写入时钟同步地接收写入数据。

根据上述示例性实施例,存储器装置可包括占空比监视器。在操作s12中,占空比监视器可监视由写入时钟接收器输出的写入时钟(例如,内部写入时钟)的占空比。例如,写入时钟可经由存储器装置内的各种路径发送,并且占空比监视器可从一个或多个路径的节点接收写入时钟,并且监视写入时钟的占空比。

根据本发明构思的示例性实施例,在操作s13中,占空比监视器可生成具有数字值的监视信息,并且由占空比监视器生成的监视信息可被发送到存储器控制器,其中,数字值根据写入时钟的占空比的变化而变化。存储器控制器可基于从存储器装置接收的监视信息,确定存储器装置内的写入时钟的占空比,并且还可确定写入时钟的占空比是否具有误差(或者写入时钟的占空比是否需要被调节)。存储器控制器可基于监视信息,生成用于调节存储器装置内的写入时钟的占空比的占空比控制信号。

根据上述示例性实施例,存储器装置包括占空比调节器。在操作s14中,存储器装置可从存储器控制器接收占空比控制信号。在操作s15中,存储器装置内的占空比调节器可响应于占空比控制信号调节写入时钟的占空比。

图5是根据本发明构思的示例性实施例的已经应用了关于读取时钟的占空比监视的存储器系统的框图。

参照图5,存储器系统400可包括存储器控制器410和存储器装置420,并且存储器控制器410可包括占空比控制器411。存储器装置420可包括写入时钟接收器421、第一占空比调节器422、读取时钟生成器423、第二占空比调节器424和占空比监视器425。

存储器控制器410可将写入数据dq和写入时钟wck连同数据写入命令一起提供给存储器装置420。写入时钟接收器421可接收写入时钟wck,并且将接收的写入时钟wck提供给第一占空比调节器422。由第一占空比调节器422输出的写入时钟wck可被提供给接收写入数据dq的数据接收器。根据上述示例性实施例,占空比监视器425可监视由第一占空比调节器422输出(或提供给数据接收器)的写入时钟wck的占空比。

当存储器控制器410将读取命令提供给存储器装置420时,存储器装置420可将读取数据dq和与读取数据dq同步的读取时钟rdqs发送到存储器控制器410。读取时钟生成器423可以以各种形式生成读取时钟rdqs。根据本发明构思的示例性实施例,读取时钟生成器423可通过使用写入时钟wck生成读取时钟rdqs。例如,读取时钟生成器423可包括接收写入时钟wck的时钟树,并且来自读取时钟生成器423的读取时钟rdqs可被提供给第二占空比调节器424。存储器装置420还可包括发送读取数据dq的数据发送器,并且数据发送器可与来自读取时钟生成器423或第二占空比调节器424的读取时钟rdqs同步地将读取数据dq发送到存储器控制器410。

根据本发明构思的示例性实施例,占空比监视器425还可生成监视读取时钟rdqs的占空比的结果。例如,占空比监视器425可从读取时钟生成器423或第二占空比调节器424接收读取时钟rdqs,并且可监视读取时钟rdqs的占空比以生成监视结果。因此,占空比监视器425可将关于写入时钟wck的第一监视信息d_info_w和关于读取时钟rdqs的第二监视信息d_info_r二者提供给存储器控制器410。

占空比控制器411可基于关于写入时钟wck的第一监视信息d_info_w,输出用于调节写入时钟wck的占空比的第一占空比控制信号ctrl_w。占空比控制器411还可基于关于读取时钟rdqs的第二监视信息d_info_r,输出用于调节读取时钟rdqs的占空比的第二占空比控制信号ctrl_r。第二占空比调节器424可响应于第二占空比控制信号ctrl_r调节读取时钟rdqs的占空比。

根据本发明构思的这样的示例性实施例,当存储器控制器410从存储器装置420接收读取数据dq时,不需要在存储器控制器410中调节与读取数据dq同步的读取时钟rdqs的占空比,并且存储器控制器410可接收具有针对从存储器装置420接收读取数据dq而优化的占空比的读取时钟rdqs。

例如,如果当存储器控制器410接收逻辑高部分和逻辑低部分具有50比50的比率的读取时钟rdqs时,数据接收性能最优,则即使当存储器装置420输出具有这样的优化占空比的读取时钟rdqs,由于存储器控制器410和存储器装置420之间的通道的影响,读取时钟rdqs的占空比也可能改变。在这种情况下,存储器装置410的读取数据dq的接收性能会降低。

然而,根据本发明构思的示例性实施例,存储器装置420可基于反映了通道的影响的第二占空比控制信号ctrl_r,调节读取时钟rdqs的占空比,并且存储器控制器410可与具有优化的占空比的读取时钟rdqs同步地接收读取数据dq。

图6是示出根据本发明构思的示例性实施例的包括在图5的存储器系统中的存储器控制器的框图。

参照图5和图6,存储器控制器410可包括占空比控制器411和占空比监视器412。根据本发明构思的上述示例性实施例,占空比控制器411可输出用于调节写入时钟wck的占空比的第一占空比控制信号ctrl_w,以及用于调节读取时钟rdqs的占空比的第二占空比控制信号ctrl_r。

存储器控制器410可从存储器装置420接收读取数据dq和与读取数据dq同步的读取时钟rdqs,并且可与读取时钟rdqs同步地锁存读取数据dq。用于如上所述监视时钟信号的占空比的占空比监视器412可接收读取时钟rdqs,并且读取时钟rdqs的占空比可在存储器控制器410中被监视。

占空比控制器411可通过使用来自存储器装置420的第二监视信息d_info_r和来自占空比监视器412的第三监视信息res_mor中的至少一个,生成第二占空比控制信号ctrl_r。例如,占空比控制器411可选择性地使用第二监视信息d_info_r和第三监视信息res_mor中的至少一个,或者可通过使用第二监视信息d_info_r和第三监视信息res_mor的组合来生成第二占空比控制信号ctrl_r。例如,当从第二监视信息d_info_r和第三监视信息res_mor中的至少一个确定占空比误差时,可通过输出第二占空比控制信号ctrl_r来调节读取时钟rdqs的占空比。

图7是根据本发明构思的示例性实施例的存储器系统的框图。作为对写入时钟和读取时钟执行占空比监视的示例,图7示出dram作为存储器装置。

参照图7,存储器系统500可包括存储器控制器510和存储器装置520,并且存储器控制器510和存储器装置520中的每个可包括与存储操作有关的各种组件。例如,存储器控制器510可包括时钟信号发送器(tx)512、数据发送器(tx)513、数据接收器(rxf/f)514、读取时钟接收器(rx)515和占空比控制器511。

存储器装置520可包括用于接收写入时钟wck的写入时钟接收器(rx)521、用于接收写入数据dq的数据接收器(rxf/f)522、用于发送读取数据dq的数据发送器(tx)523和用于发送读取时钟rdqs的读取时钟发送器(tx)524。当存储器装置520并行接收具有多个位的写入数据dq时,存储器控制器510的数据发送器513可包括多个发送电路,并且存储器装置520的数据接收器522可包括多个接收电路。当存储器装置520并行输出具有多个位的读取数据dq时,存储器控制器510的数据接收器514可包括多个接收电路,并且存储器装置520的数据发送器523可包括多个发送电路。

存储器装置520还可包括一个或多个占空比调节器525_1至525_4、时钟树526和占空比监视器527。以与上述示例性实施例相同或相似的方式,占空比调节器525_1至525_4中的每个可响应于从存储器控制器510接收的控制信号ctrl_w和ctrl_r,对接收的时钟信号执行占空比调节操作。根据上述示例性实施例,占空比监视器527可监视施加到存储器装置520内的至少一个节点的时钟信号的占空比,并且生成监视信息作为监视的结果。例如,监视信息可具有m位(m_bit)的数字值。

包括在存储器控制器510和存储器装置520中的每个中的数据接收器可包括与时钟信号同步地锁存数据dq的触发器。例如,存储器控制器510的数据接收器514可响应于读取时钟rdqs锁存读取数据dq,存储器装置520的数据接收器522可响应于写入时钟wck锁存写入数据dq。

根据本发明构思的示例性实施例,可与上述各种发送器和接收器相应地布置占空比调节器525_1至525_4。例如,占空比调节器525_1至525_4可包括:占空比调节器(dca_1)525_1、占空比调节器(dca_2)525_2、占空比调节器(dca_3)525_3和占空比调节器(dca_4)525_4,其中,占空比调节器525_1调节由写入时钟接收器521输出的写入时钟wck的占空比,占空比调节器525_2调节提供给数据接收器522的写入时钟wck的占空比,占空比调节器525_3调节提供给数据发送器523的读取时钟rdqs的占空比,占空比调节器525_4调节提供给读取时钟发送器524的读取时钟rdqs的占空比。如上所述,当读取数据dq和写入数据dq中的每个包括多个位时,占空比调节器525_2可包括与多个接收电路相应的多个占空比调节器,并且占空比调节器525_3可包括与多个发送电路相应的多个占空比调节器。

可将写入时钟wck提供给时钟树526,并且可经由时钟树526将写入时钟wck提供给存储器装置520内的各个节点。占空比监视器527可经由存储器装置520内的各个节点监视写入时钟wck和读取时钟rdqs的占空比。例如,图7示出占空比监视器527经由节点a监视写入时钟wck的占空比并经由节点b监视读取时钟rdqs的占空比的示例。

写入时钟wck可经由节点a被提供到数据接收器522,并且可用于锁存数据dq。此时,占空比监视器527可监视写入时钟wck的占空比以提供第一监视信息d_info_w。例如,第一监视信息d_info_w可包括m位的信息。

在数据读取操作期间,可经由时钟树526将基于写入时钟wck的信号作为读取时钟rdqs提供给读取时钟发送器524,并且读取时钟发送器524可将读取时钟rdqs发送到存储器控制器510。占空比监视器527可通过监视读取时钟rdqs的占空比,提供包括m位的信息的第二监视信息d_info_r。

尽管图7示出经由节点a和b监视写入时钟wck和读取时钟rdqs的占空比的示例,但是本发明构思不限于此。如上所述,可经由存储器装置520内的各个节点来监视写入时钟wck和读取时钟rdqs的占空比。例如,可经由节点c监视由占空比调节器525_1输出的写入时钟wck的占空比。例如,因为可基于由占空比调节器525_1输出的写入时钟wck,从时钟树526生成提供给数据接收器522以接收写入数据dq的写入时钟wck和提供给数据发送器523以输出读取数据dq的读取时钟rdqs,所以由占空比调节器525_1输出的写入时钟wck的占空比监视结果可共同用于调节写入时钟wck和读取时钟rdqs的占空比。

为了监视读取时钟rdqs的占空比,可经由节点d监视由时钟树526输出的读取时钟rdqs的占空比,或者经由节点e监视由占空比调节器525_3输出的读取时钟rdqs的占空比。

存储器控制器510的占空比控制器511可基于接收的多条监视信息d_info_w和d_info_r,检测写入时钟wck和读取时钟rdqs的占空比误差,并且可将用于使占空比误差最小化的控制信号ctrl提供给存储器装置520。例如,占空比控制器511可基于关于写入时钟wck的第一监视信息d_info_w,生成第一占空比控制信号ctrl_w,并且第一占空比控制信号ctrl_w可被提供给调节写入时钟wck的占空比的占空比调节器(例如,525_1和525_2)。

占空比控制器511还可基于关于读取时钟rdqs的第二监视信息d_info_r,生成第二占空比控制信号ctrl_r。例如,占空比控制器511可通过使用第二监视信息d_info_r生成第二占空比控制信号ctrl_r,并且第二占空比控制信号ctrl_r可被提供给调节读取时钟rdqs的占空比的占空比调节器(例如,525_3和525_4)。可选择地,如在本发明构思的上述示例中,占空比控制器511可通过直接监视读取时钟rdqs的占空比来生成第二占空比控制信号ctrl_r。可选择地,占空比控制器511可基于直接监视读取时钟rdqs的占空比的结果和由存储器装置520提供的第二监视信息d_info_r的组合,生成第二占空比控制信号ctrl_r。

可以以各种方式执行根据本发明构思的示例性实施例的占空比监视操作,而不需要将图7的组件限制于如上所述的操作和配置。例如,可经由存储器装置520内的各个节点执行监视,并且占空比调节器525_1至525_4可以以各种方式被分组,并且可执行占空比调节操作。例如,与占空比调节器525_1至525_4中的每个相应的节点的时钟信号的占空比可被监视,并且基于这一点,占空比调节器525_1至525_4中的每个可响应于单独的控制信号执行占空比调节操作。可选择地,占空比调节器525_1至525_4可被分组为与数据写入操作有关的占空比调节器(例如,525_1和525_2)和与数据读取操作有关的占空比调节器(例如,525_3和525_4),与每个组相应的节点的时钟信号的占空比可被监视,并且占空比调节器525_1至525_4中的每组可执行占空比调节操作。

可选择地,如上所述,由于经由占空比调节器525_1将写入时钟wck提供给存储器装置520,所以可仅监视连接到占空比调节器525_1的一个节点的时钟信号的占空比,因此存储器装置520可以以仅控制占空比调节器525_1的占空比调节操作的形式实现。

图8是根据本发明构思的示例性实施例的存储器系统的框图。图8示出存储器控制器控制占空比监视操作的时间段和/或启用的示例。与以上参照上述示例性实施例给出的描述相同或相似的图8的存储器系统600的组件和操作的详细描述将不在此重复。

参照图8,存储器系统600可包括存储器控制器610和存储器装置620。存储器控制器610可包括占空比控制器611、占空比监视器612、时钟信号发送器(tx)613、数据发送器(tx)614、数据接收器(rx)615、读取时钟接收器(rx)616和命令发送器(tx)617。存储器装置620可包括信号发送/接收块621、占空比调节器块622、时钟树623、占空比监视器624、模式寄存器组(mrs)625、占空比调节器控制器626、命令接收器627和占空比监视器控制器628。如本发明构思的上述示例性实施例所述,信号发送/接收块621可包括接收写入时钟wck的接收器(rx)、接收写入数据dq的接收器(rx)、输出读取数据dq的发送器(tx)和输出读取时钟rdqs的发送器(tx)。

在并行发送或接收p位的数据dq的情况下,接收写入数据dq的接收器可包括p个接收电路,并且输出读取数据dq的发送器可包括p个发送电路。p个占空比调节器dca_2[1:p]可与p个接收电路相应地布置,并且p个占空比调节器dca_3[1:p]可与p个发送电路相应地布置。如上所述,尽管图8示出占空比监视器624连接到时钟树623的输出端并执行监视的示例,但是占空比监视器624可经由存储器装置620内的各个节点执行监视。

根据上述示例性实施例,mrs625可存储通过监视写入时钟wck的占空比和/或读取时钟rdqs的占空比而获得的监视信息d_info,并且还存储由存储器控制器610提供的控制信号ctrl。占空比调节器控制器626可基于从mrs625读取的监视信息d_info,控制占空比调节器块622,并且包括在占空比调节器块622中的占空比调节器可在占空比调节器控制器626的控制下执行占空比调节操作。

存储器控制器610可基于监视信息d_info确定时钟信号是否具有最优的占空比,并且可根据确定结果输出用于控制在存储器装置620中执行的监视操作和占空比调节操作的控制命令cmd。占空比监视器控制器628可响应于控制命令cmd控制占空比监视器624的操作。根据本发明构思的示例性实施例,存储器装置620可包括用于通过对来自存储器控制器610的各种类型的命令进行解码来控制存储操作的命令解码器,并且占空比监视器控制器628可以是与命令解码器相应的组件,或者可包括在命令解码器中。

占空比监视器控制器628可根据各种方法响应于控制命令cmd控制占空比监视器624的操作。例如,当时钟信号的占空比适合于锁存数据时,占空比监视器624可在占空比监视器控制器628的控制下,将占空比监视的时间段设置为长或者可禁用占空比监视。存储器控制器610可根据比设置的时间段长的时间段来检查存储在mrs625中的监视信息d_info,并且可基于检查的监视信息d_info输出控制信号ctrl。可选择地,根据上述示例性实施例,存储器控制器610可在存储器装置620中的占空比监视操作被禁用之后的特定时间点或任意时间点启用占空比监视操作,并且可生成并输出控制信号ctrl。

图9和图10是示出根据本发明构思的示例性实施例的存储器系统的框图。

参照图9,存储器系统700可包括存储器控制器710和存储器装置720,并且存储器控制器710可包括占空比控制器711。存储器装置720可包括:写入占空比调节器块721、读取占空比调节器块722和占空比监视器723,其中,写入占空比调节器块721包括用于调节写入时钟wck的占空比的一个或多个占空比调节器,读取占空比调节器块722包括用于调节读取时钟rdqs的占空比的一个或多个占空比调节器。如上所述,可将写入时钟wck提供给存储器装置720,可将读取时钟rdqs提供给存储器控制器710,并且可在存储器控制器710和存储器装置720之间交换数据。

存储器装置720内的多个占空比调节器可被分组为写入占空比调节器块721和读取占空比调节器块722。占空比监视器723可经由与写入占空比调节器块721和读取占空比调节器块722有关的节点,监视写入时钟wck的占空比和读取时钟rdqs的占空比,生成关于写入时钟wck的第一监视信息d_info_w和关于读取时钟rdqs的第二监视信息d_info_r,并且将生成的第一监视信息d_info_w和生成的第二监视信息d_info_r提供给存储器控制器710。占空比控制器711可将上述第一占空比控制信号ctrl_w和上述第二占空比控制信号ctrl_r提供给存储器装置720。写入占空比调节器块721内的多个占空比调节器可响应于第一占空比控制信号ctrl_w执行占空比调节操作,读取占空比调节器块722内的多个占空比调节器可响应于第二占空比控制信号ctrl_r执行占空比调节操作。

参照图10,存储器系统800可包括存储器控制器810和存储器装置820,其中,存储器控制器810可包括占空比控制器811,存储器装置820可包括多个(例如,a个)写入占空比调节器dca_w1至dca_wa、多个(例如,b个)读取占空比调节器dca_r1至dca_rb以及占空比监视器723。

占空比监视器823可经由与写入占空比调节器dca_w1至dca_wa和读取占空比调节器dca_r1至dca_rb中的每个有关的节点(例如,连接到占空比调节器的输出端的节点),监视写入时钟wck和读取时钟rdqs的占空比,并且生成监视信息作为监视的结果。因此,监视信息可包括与a个写入占空比调节器dca_w1至dca_wa有关的多条第一监视信息d_info_w(1至a)和与b个读取占空比调节器dca_r1至dca_rb有关的多条第二监视信息d_info_r(1至b)。存储器控制器810的占空比控制器811可基于多条第一监视信息d_info_w(1至a)和第二监视信息d_info_r(1至b),生成用于控制写入占空比调节器dca_w1至dca_wa和读取占空比调节器dca_r1至dca_rb的第一占空比控制信号ctrl_w和第二占空比控制信号ctrl_r。

图11是根据本发明构思的示例性实施例的操作存储器装置的方法的流程图。图11示出存储器装置监视写入时钟的占空比和读取时钟的占空比的示例。

参照图11,在操作s21中,存储器装置可与存储器控制器通信,并且可与来自存储器控制器的写入命令一起,从存储器控制器接收写入数据和与写入数据同步的写入时钟。存储器装置可经由针对写入时钟的处理,生成在其中使用的各种类型的时钟信号。例如,在操作s22中,存储器装置可从写入时钟生成读取时钟。

存储器装置可包括监视时钟信号的占空比的占空比监视器,并且占空比监视器可从存储器装置中的各个节点中的至少一些节点接收写入时钟和读取时钟。在操作s23中,根据上述示例性实施例,占空比监视器可监视写入时钟的占空比和读取时钟的占空比。在操作s24中,存储器装置可将通过监视写入时钟的占空比获得的第一监视信息和通过监视读取时钟的占空比获得的第二监视信息发送到存储器控制器。在操作s25中,存储器装置可从存储器控制器接收基于第一监视信息生成的写入时钟控制信号和基于第二监视信息生成的读取时钟控制信号。存储器装置可包括根据上述示例性实施例的占空比调节器。在操作s26中,占空比调节器可响应于从存储器控制器接收的写入时钟控制信号和读取时钟控制信号,调节写入时钟的占空比和读取时钟的占空比。

图12是示出根据本发明构思的示例性实施例的存储在mrs中的信息的表,图13a和图13b是示出根据本发明构思的示例性实施例的根据图12的信息执行占空比调节的占空比调节器的电路图。

参照图12,mrs可将占空比监视信息和控制信号存储在多个字段op[0]至op[n+2]中。例如,多个字段op[0]至op[n+2]中的第一字段op[n+1]和op[n+2]可存储根据上述示例性实施例的占空比监视信息,并且剩余的第二字段op[0]至op[n]可存储根据上述示例性实施例的控制信号。

例如,在存储器装置内的占空比监视器可监视诸如写入时钟和/或读取时钟的时钟信号的占空比,并且将对应于两位的监视信息存储在第一字段op[n+1]和op[n+2]中。例如,当时钟信号的逻辑低部分大于它的逻辑高部分时,可将值“1”存储在字段op[n+2]中,当时钟信号的逻辑高部分大于它的逻辑低部分时,可将值“1”存储在字段op[n+1]中。

存储器控制器可接收第一字段op[n+1]和op[n+2]的监视信息,并且可基于接收的监视信息,生成对应于n位的控制信号。因为对应于n位的控制信号能够控制时钟信号的占空比调节量,所以控制信号可被称为dca权重。当时钟信号的逻辑低部分大于它的逻辑高部分时,dca权重可包括用于增加时钟信号的逻辑高部分的控制信息,当时钟信号的逻辑高部分大于它的逻辑低部分时,dca权重可包括用于增加时钟信号的逻辑低部分的控制信息。例如,dca权重中的至少一位可包括表示是增加逻辑高部分的占空比还是增加逻辑低部分的占空比的极性信息。图12示出字段op[n]存储极性信息(dca极性)的示例。

图13a和图13b示出写入时钟wck的占空比被调节的示例。参照图13a和图13b,可根据存储在第二字段op[0]至op[n]中的dca权重,以各种方式调节写入时钟wck和wckb的占空比。例如,参照图13a,占空比调节器可包括彼此并联连接的多个晶体管,并且可根据dca权重来控制多个晶体管的开关。例如,图13a示出由于根据dca权重调节导通/截止的晶体管的数量来执行占空比调节的示例。

当使能信号on和onb被激活时,可执行占空比调节操作,并且,当根据dca权重调节电流通过的晶体管的数量时,可调节写入时钟wck的占空比。

参照图13b,可与多个晶体管相应地布置电流源,并且可根据dca权重导通多个晶体管中的一些。分别流过输出端out和outb的电流量可根据晶体管的导通状态而改变,因此,可调节写入时钟wck的占空比。

图14是示出根据本发明构思的示例性实施例的用于占空比监视操作的时钟信号的波形图,图15是根据本发明构思的示例性实施例的占空比监视器的框图。

参照图14和图15,由存储器控制器提供的写入时钟(例如,外部写入时钟ext_wck)可在存储器装置内进行内部处理操作,并且可从外部写入时钟ext_wck生成至少一个内部写入时钟。图14示出两个内部写入时钟wck/2_0和wck/2_90,它们均具有外部写入时钟ext_wck的频率的一半的频率,并具有彼此不同的相位,并且存储器控制器的写入命令可使用内部写入时钟wck/2_0和wck/2_90来锁存。

可使用内部写入时钟wck/2_0和wck/2_90来执行根据本发明构思的示例性实施例的占空比监视操作。例如,可将内部写入时钟wck/2_0和wck/2_90提供给占空比监视器,并且占空比监视器可包括多个延迟电路和多个比较器。内部写入时钟wck/2_0和wck/2_90可经由多个延迟电路顺序地延迟,并且经由多个延迟电路输出的时钟信号可被相互比较。

例如,可通过将内部写入时钟wck/2_0和wck/2_90的逻辑状态彼此进行比较,同时调节内部写入时钟wck/2_0和wck/2_90的延迟来监视外部写入时钟ext_wck的占空比。当外部写入时钟ext_wck的逻辑高部分大于它的逻辑低部分时的比较结果和当逻辑低部分大于逻辑高部分时的比较结果可具有不同的值。可将第i个比较器的比较结果提供给占空比决策器,并且占空比决策器可通过使用比较结果,生成根据上述示例性实施例的监视信息d_info。

图16是根据本发明构思的示例性实施例的包括存储器系统的电子装置的框图。

电子装置900可对应于数据处理系统,并且可包括ap910和存储器装置920。ap910可通过使用片上系统(soc)来实现。soc可包括可应用了具有特定总线标准的协议的系统总线,并且可包括连接到系统总线的各种类型的知识产权(ip)装置。高级risc机器(arm)的高级微控制器总线架构(amba)协议可作为系统总线的标准被应用。使用amba协议的总线的示例可包括高级高性能总线(ahb)、高级外围总线(apb)、高级可扩展接口(axi)、axi4和axi一致性扩展(ace)。除此之外,诸如sonics公司的unetwork、ibm的coreconnect和ocp-ip的开放核心协议的其他类型的协议也可适用。

ap910可以包括存储器控制模块911、处理器912(诸如,中央处理装置)和操作存储器913。尽管图16示出了单个处理器912,但是ap910可包括各种类型的处理器。操作存储器913可存储用于控制电子装置900的整体操作的指令。ap910还可包括调制解调器处理器作为用于控制调制解调器通信功能的组件。在这种情况下,ap910可以被称为modap。

根据上述示例性实施例,存储器控制模块911可包括占空比控制器911_1,并且存储器装置920可包括单元阵列921、占空比调节器922和占空比监视器923。根据上述示例性实施例,存储器装置920可执行占空比监视操作,并且占空比监视器923可监视写入时钟wck的占空比和/或读取时钟rdqs的占空比,并且生成监视信息d_info作为监视的结果。根据上述示例性实施例,存储器控制模块911可基于监视信息d_info,生成用于优化时钟信号的占空比的控制信号ctrl,并且存储器装置920的占空比调节器922可响应于控制信号ctrl执行占空比调节操作。

虽然已经参照本发明构思的示例性实施例具体地示出和描述了本发明构思,但是本领域的普通技术人员将理解,在不脱离由所附权利要求所阐述的本发明构思和精神和范围的情况下,可在形式和细节上进行各种修改。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1