亚阈值电流减少电路开关和相关设备及方法与流程

文档序号:34539172发布日期:2023-06-27 14:48阅读:61来源:国知局
亚阈值电流减少电路开关和相关设备及方法与流程

本公开大体上涉及亚阈值电流减少电路(scrc)开关,且更具体地说,涉及scrc开关的集合、相关scrc开关门驱动器、scrc开关控制信令和scrc开关装置布局。


背景技术:

1、亚阈值电流减少电路(scrc)开关可用于减少电子电路中的亚阈值泄漏电流。举例来说,即使当逻辑电路系统未激活时,也可能有少量电流穿过其中。scrc开关可包含在电子电路的元件与电力供应线之间以通过在电子电路未激活时切断scrc开关且在电子电路激活时接通scrc开关来减少亚阈值泄漏电流。


技术实现思路



技术特征:

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述scrc开关门驱动器经进一步配置以响应于

3.根据权利要求2所述的设备,其中所述scrc开关门驱动器经配置以响应于从所述

4.根据权利要求3所述的设备,其中通过所述第一组scrc开关的所述电力供应线到所述电力接收线的所述电连接的所述触发与时钟启用(cke)信号同步。

5.根据权利要求3所述的设备,其中通过所述第二组scrc开关的所述电力供应线到所述电力接收线的所述电连接的所述触发是响应于命令。

6.根据权利要求5所述的设备,其中所述命令包括激活(act)命令、模式寄存器读取(mrr)命令和多用途命令(mpc)中的一或多个。

7.根据权利要求1所述的设备,其中所述电子电路包含用于存储器装置的电路系统。

8.一种设备,其包括:

9.根据权利要求8所述的设备,其中所述电子电路包含用于存储器装置的电路系统,所述电路系统包含第一电路系统和第二电路系统,所述第一电路系统电连接到所述第一组电力接收线,所述第二电路系统电连接到所述第二组电力接收线。

10.根据权利要求9所述的设备,其中所述scrc开关门驱动器经配置以:

11.根据权利要求10所述的设备,其中所述一或多个存储器命令包含从由激活(act)命令、模式寄存器读取(mrr)命令和多用途命令(mpc)组成的列表获取的至少一个命令。

12.根据权利要求9所述的设备,其中所述第二电路系统包含从由全局总线(gbus)驱动器电路系统、数据总线(dbus)驱动器电路系统、高速缓存数据选通(cdts)逻辑、局部总线(lbus)驱动器电路系统和错误校正控制(ecc)电路系统组成的列表获取的至少一个电路系统。

13.一种操作电子电路的方法,所述方法包括:

14.根据权利要求13所述的方法,其进一步包括通过将所述第一组scrc开关和所述第二组scrc开关维持经去激活而在scrc断开操作模式中操作所述电子电路。

15.根据权利要求13所述的方法,其进一步包括通过将所述第一组scrc开关和所述第二组scrc开关维持经激活而在第一操作模式中操作所述电子电路。

16.根据权利要求15所述的方法,其进一步包括通过将所述第一组scrc开关维持经激活且将所述第二组scrc开关维持经去激活而在第二操作模式中操作所述电子电路,与所述第一操作模式相关联的第一操作速度比与所述第二操作模式相关联的第二操作速度快。

17.根据权利要求13所述的方法,其中:

18.一种操作存储器装置的方法,所述方法包括:

19.根据权利要求18所述的方法,其中检测所述存储器命令包含检测从由激活(act)命令、模式寄存器读取(mrr)命令和多用途命令(mpc)组成的列表获取的命令。

20.根据权利要求18所述的方法,其中将所述电力提供到所述第二电路系统包括将所述电力提供到全局总线(gbus)驱动器电路系统、数据总线(dbus)驱动器电路系统、高速缓存数据选通(cdts)逻辑、局部总线(lbus)驱动器电路系统,及错误校正控制(ecc)电路系统。


技术总结
公开亚阈值电流减少电路(SCRC)开关和相关设备及方法。设备包含电连接于电力供应线与电力接收线之间的第一组SCRC开关和第二组SCRC开关。所述第一组SCRC开关经配置以在第一操作模式和第二操作模式中将所述电力供应线电连接到所述电力接收线。所述第二组SCRC开关经配置以在所述第一操作模式中将所述电力供应线电连接到所述电力接收线,且在所述第二操作模式中将所述电力供应线与所述电力接收线电隔离。所述第一组SCRC开关的激活与所述第二组SCRC开关的激活在时间上错开。所述第二组SCRC开关在所述第一组SCRC开关当中隔开。

技术研发人员:芝多义广,江户幸子,中西琢也,何源,赤松宏
受保护的技术使用者:美光科技公司
技术研发日:
技术公布日:2024/1/13
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1