一种led显示屏的控制芯片的制作方法

文档序号:6913902阅读:215来源:国知局
专利名称:一种led显示屏的控制芯片的制作方法
技术领域
本实用新型涉及芯片领域,尤其涉及一种显示屏的控制芯片。
背景技术
LED显示屏用于显示文字、图像、动画及录像等,其具有播放、显示等 多种应用功能。现有技术中,LED显示屏控制信号的接收、处理是由扫描板 上的接收卡完成的,接收卡接收发送卡传来的数字信号,处理成单元板需 要的控制信号,直接发送给单元板上的驱动芯片,以驱动LED灯点。其中, 单元板上的放大器处在接收卡与驱动芯片之间,只对信号进行放大、整形, 而不起到任何处理作用。
由于显示屏所需要的数据都必须由扫描板上的接收卡完成处理,使扫 描板的硬件需要完成多种功能,负担较重,扫描的性能较差,降低了 LED 显示屏的显示效果。
随着LED显示屏的控制芯片的发展,控制芯片亟需合理的管脚设置, 以便于控制芯片在LED显示屏上单元板上的布局和布线。
因此,现有技术存在缺陷,有待于进一步改进和发展。

实用新型内容
本实用新型所要解决的技术问题是提供一种控制芯片,所述控制芯 片的管脚便于显示屏在LED显示屏单元板上的安装。 本实用新型的技术方案如下
一种LED显示屏的控制芯片,其包括一封装体,所述封装体中封装设置控制电路、基片和焊盘,所述封装体表面上设置有标记,其中,以所述 标记为起点,从所述封装体的两个对称的侧边上引出36个管脚,
第一个管脚,作为Vcc端,用于连接电源; 第二个管脚,与基片相连接,作为接地端; 第三个管脚,作为输出级联数据的第三个通道; 第四个管脚,作为输出级联数据的第四个通道; 第五个管脚,作为级联数据包有效输出指示信号的输出端; 第六个管脚,作为测试数据输入通道; 第七个管脚,用于设置行选通信号的最高位; 第八个管脚,用于向所连接的第一组驱动芯片的数据; 第九个管脚,用于输出串行时钟; 第十个管脚,与基片相连接,用于接地;
第十一个管脚,用于输出锁存信号;
第十二个管脚,用于向连接的驱动芯片输出使能信号;
第十三个管脚,作为Vcc端,用于连接电源;
第十四个管脚,用于向所连接的第二组驱动芯片输出凄史据;
第十五个管脚,用于在控制芯片存在故障时,使指示LED灯发光;
第十六个管脚,用于对级联系统的输出时钟的模式进行设置; 第十七个管脚,作为上行的测试数据包的输出通道;
第十八个管脚,用于指示在时钟信号上采集到的级联数据包的有效性;
第十九个管脚,作为级联数据输入的第四个通道; 第二十个管脚,作为级联数据输入的第三个通道; 第二十一个管脚,作为级联数据输入的第二个通道; 第二十二个管脚,作为级联数据输入的第一个通道; 第二十三个管脚,用于级联系统时钟输入; 第二十四个管脚,作为Vcc端,用于连接电源;第二十五个管脚,作为故障报告通道,用于当所连接的驱动芯片存在
故障时,向所述控制芯片上报该故障;
第二十六个管脚,用于向所连接的第三组驱动芯片输出数据; 第二十七个管脚,与基片连接,用于接地; 第二十八个管脚,与基片连接,用于接地; 第二十九个管脚,用于测试用的同步信号的输出; 第三十个管脚,与基片连接,用于接地; 第三十一个管脚,用于设置级联的四个数据通道的有效性; 第三十二个管脚,用于向所连接的第四组驱动芯片传输数据; 第三十三个管脚,作为全局异步复位端; 第三十四个管脚,用于向级联的驱动芯片传输时钟信号; 第三十五个管脚,作为输出级联数据的第一个通道; 第三十六个管脚,作为输出级联数据的第二个通道。 所述标记位于所述封装体的正表面或背面的任意边角上。 标记设置为印刷层、凸起层或凹层。
所述标记为圓形、方形、星形、三角形、正多边形或其组合。
所述封装体为菱形、正方形或长方形中的一种。
各管脚以所述标记为起点,按逆时针或者顺时针方向,顺序分布在所 述封装体的两个对称的侧边上。
各管脚均布在所述封装体的两个对称的侧边上。
设置所述第三个管脚、所述第四个管脚、所述第三十五个管脚及所述 第三十六个管脚中的三个管脚为接地或备用;并且,设置所述第十八个管 脚、所述第十九个管脚、第二十个管脚及第二十一个管脚中的三个管脚为 接地或备用;用于单线传输级联数据。
与现有技术相比,本实用新型的优越性为以下几点
一,以提高LED屏体显示性能为出发点,减小了最小亮度时间,使显示频率和亮度、深度的功能得以提高;对亮度进行均一化处理,使画面能 够得到更好的拍摄效果;通过相关设置,使扫描频率可调,从而获得更好 的视觉效果。
二,它针对近几年市场反馈的新的需求增加了级联接口检测,与某些 恒流驱动芯片配合对屏体进行检测等,并且将检测结果能够以数据包的形 式回传。
三,输入数据采用网络数据包的形式,可以避免无效数据的传输,并 且增加了对错误数据进行识别的功能,因此芯片在LED屏体上工作会更加 稳定。
四,使数据级联传输和本地输出时的顺序更加合理,非线性亮度曲线 调整可由系统根据需要定制,这些特点使芯片的使用会更加符合用户的习惯。


图1为本实用新型控制芯片的结构示意图; 图2为本实用新型控制芯片的连接示意具体实施方式
以下结合附图,对本实用新型的较佳实施例作进一步详细说明。 实施例1
本实用新型提供了 LED显示屏的控制芯片,用于承担现有技术扫描单 元的扫描控制功能。
如图1所示,为一种具有36个管脚的LED显示屏的控制芯片的实施例。 控制芯片定义有36个管脚,即控制芯片100。
例如,本实施例提供的控制芯片100,其控制电路设置在基片上,所述 控制电路、焊盘和基片^皮封装在封装体101中。其中,所述封装体可以为菱形、正方形或长方形。
所述封装体的正表面或背面的任意边角上可以设置一标记,例如,所
述封装体101表面的任一端的侧边中央设置有标记102,其中,所述标记可 以设置为印刷层、凸起层或凹层。在此基础上,所述标记可以为圓形、方 形、星形、三角形、正多边形或其组合,例如,所述标记可以为圓形和一 个或两个三角形的结合,又如,所述标记可以为半圓形。
所述控制芯片100的管脚可以以所述标记102为对称点排布,例如, 以长侧边上靠近所述标记102 —端为起点,按照逆时针的顺序均匀分布在 所述封装体101的两个对称的长侧边上。所述控制芯片100的管脚也可以 以所述标记102为对称点,以长侧边上靠近所述标记102 —端为起点,按 照顺时针的顺序均匀分布在所述封装体101的两个对称的长侧边上,这里 不再赘述。优选的方案是,如图1所示,各管脚均布在所述封装体的两个 对称的侧边上。
本实施例中所述封装体101可以为一长方形,其正面上的标记102为 一半圓形的缺口。
所述控制芯片100应用于LED显示屏上的时候,需要多个所述控制芯 片100级联,而各个控制芯片100需要接收级联的上一个控制芯片输入的 级联数据,并向接连的下 一个控制芯片输出级联数据。
所述控制芯片100的封装体101的第一个管脚,即PINl,也就是以所 述标记101为起点逆时针顺序的第一个管脚。所述PIN1作为Vcc端用于连 接电源。
所述控制芯片IOO的第二个管脚,即PIN2,连接到基片上作为接地端, 也称为GND端。
所述控制芯片IOO的第三个管脚,即PIN3,作为输出级联数据的第三 个通道,称作DOUT2。
所述控制芯片IOO的第四个管脚,即PIN4,作为输出级^:数据的第四个通道,称作DOUT3。
所述控制芯片100的第五个管脚,即PIN5,也称作DSOUT端,其作 为级联数据包有效输出指示信号的输出端。
所述控制芯片100的第六个管脚,即PIN6,称作TDIN,作为测试数 据输入通道。
所述控制芯片100的第七个管脚,即PIN7,称作HA,是行选通信号 的最高位,可以设置行扫描信号为一扫还是两扫。
所述控制芯片100的第八个管脚,即PIN8,称作SDA,用于向所连接 的第 一组驱动芯片传输数据。
所述控制芯片100的第九个管脚,即PIN9,称作SCK,作为串行时钟 输出。
所述控制芯片100的第十个管脚,即PINIO,其同基片连接,用于接地, 也称作GND端。
所述控制芯片100的第十一个管脚,即PINll,也称作LAT端,用于 输出锁存信号。
所述控制芯片100的第十二个管脚,即PIN12,也称作OEB端,用于 向连接的驱动芯片输出使能信号。
所述控制芯片100的第十三个管脚,即PIN13,作为Vcc端用于连接电源。
所述控制芯片100的第十四个管脚,即PIN14,称作SDB,用于向所 连接的第二组驱动芯片传输数据。
所述控制芯片100的第十五个管脚,即PIN15,也称作LEDOUT端, 在控制芯片存在故障时,用于使与该管脚连接的用于指示的LED灯变亮。
所述控制芯片100的第十六个管脚,即PIN16,也称作SETCKO,用 于对级联系统的输出时钟的模式进行设置。
所述控制芯片100的第十七个管脚,即PIN17,也称作TDOUT,作为上行的测试数据包的输出通道。
所述控制芯片100的第十八个管脚,即PIN18,也称作DSIN,用于指 示在CLOCK上采集到的级联数据包有效性。
所述控制芯片100的第十九个管脚,即PIN19,也称作DIN3端,作为 级联数据输入的第四个通道。
所述控制芯片100的第二十个管脚,即PIN20,也称作DIN2端,作为 级联数据输入的第三个通道。
所述控制芯片100的第二十一个管脚,即PIN21,也称作DIN1端,作 为级联数据输入的第二个通道。
所述控制芯片100的第二十二个管脚,即PIN22,也称作DIN0端,作 为级联数据输入的第 一个通道。
所述控制芯片100的第二十三个管脚,即PIN23,也称作CLKIN,作 为级联系统时钟输入端。
所述控制芯片100的第二十四个管脚,即PIN24,作为Vcc端用于连 接电源。
所述控制芯片100的第二十五个管脚,即PIN25,也称作ERRIN端, 作为故障报告通道,当所连接的驱动芯片存在故障时,向所述控制芯片上 报该故障。
所述控制芯片100的第二十六个管脚,即PIN26,也称作SDC,用于 向所连接的第三组驱动芯片传输数据。
所述控制芯片100的第二十七个管脚,即PIN27,其同基片连接,用于 接地,也称作GND端。
所述控制芯片100的第二十八个管脚,即PIN28,其同基片连接,用于 接地,也称作GND端。
所述控制芯片100的第二十九个管脚,即PIN29,也称作SYNC,作为 测试用的同步信号的输出端。所述控制芯片100的第三十个管脚,即PIN30,其同基片连接,用于接 地,也称作GND端。
所述控制芯片IOO的第三十一个管脚,即PIN30,也称作SETDCI,用 于设置级联的四个数据通道的有效性,即级联的四个数据通道中,哪个几 个通道是有效的。
所述控制芯片IOO的第三十二个管脚,即PIN32,也称作SDD,用于 向所连接的第四组驱动芯片传输数据。
所述控制芯片IOO的第三十三个管脚,即PIN33,所述PIN33定义为 全局异步复位端,也就是RESETB端。
所述控制芯片IOO的第三十四个管脚,即PIN34,也称作CLKOUT, 作为给级联的驱动芯片传输时钟信号。
所述控制芯片IOO的第三十五个管脚,即PIN35,作为输出级联数据的 第一个通道,称作DOUTO。
所述控制芯片IOO的第三十六个管脚,即PIN36,作为输出级联数据的 第二个通道,称作D0UT1。
例如,本实施例所述控制芯片100的第三个管脚DOUT2、第四个管脚 DOUT3、第三十五个管脚DOUT0和第三十六个管脚D0UT1都作为输出级 联数据的通道,第十九个管脚DIN3、第二十个管脚DIN2、第二十一个管 脚DIN1和第二十二个管脚DIN0都作为级联数据的输入通道。所述控制芯 片100级联数据的输出通道都位于其上侧,其级联数据的输入通道都位于 其下侧,如图1所示,这样在上下对称方向上的管脚排布使多个所述控制 芯片100可以很方便地级联在一起。
例如,本实施例所述控制芯片100对多组驱动芯片的数据输出,如图1 所示,第八个管脚SDA作为对第一组驱动芯片的输出管脚,第十四个管脚 SDB作为对第二组驱动芯片的输出管脚,这两个管脚分布在所述控制芯片 100的左侧;第二十六个管脚SDC作为对第三组驱动芯片的输出管脚,第三十二个管脚SDD作为对第四组驱动芯片的输出管脚,这两个管脚分布在 所述控制芯片100的右侧。这样在左右对称方向上的管脚排布,使承载所 述控制芯片100的单元^反很方^J也布线。
例如,所述控制芯片100的第一个管脚Vcc,第二个管脚GND,第十 个管脚GND,第十三个管脚Vcc分布在所迷控制芯片100的左侧;第二十 四个管脚Vcc,第二十七个管脚GND,第二十八个管脚GND,第三十个管 脚GND分布在所述控制芯片100的右侧。电源管脚左右对称分布的"^殳置, 使控制芯片100的电源系统更加均衡,从而令工作状态更加稳定。
实施例2
如图2所示,是本实施例^是供的控制芯片与下一级控制芯片及驱动芯 片一种连接关系的示意图。如图2所示,某一控制芯片可以级联控制四行 驱动芯片,并级联到下一级控制芯片。
如图l和图2所示,控制芯片100的封装体101的第一个管脚,即PINl, 也就是以所述标记101为起点逆时针顺序的第一个管脚。所迷PIN1作为 Vcc端用于连"t妄电源。
所述控制芯片100的第二个管脚,即PIN2,连接到基片上作为接地端, 也称为GND端。
所述控制芯片100的第三个管脚,即PIN3,也称作DOUT2,与下一级 控制芯片连接,作为向下一级控制芯片输出级联数据包的第三个通道。
所述控制芯片100的第四个管脚,即PIN4,也称作DOUT3,与下一级 控制芯片连接,作为向下 一级控制芯片输出级联数据包的第四个通道。
所述控制芯片100的第五个管脚,即PIN5,也称作DSOUT端,与下 一级控制芯片中的DSIN连接,用于指示级耳关凄t据包为有效输出的输出端。
所述控制芯片100的第六个管脚,即PIN6,称作TDIN,与下一级控 制芯片连4妄,作为测试凄t据输入通道。所述控制芯片IOO的第七个管脚,即PIN7,称作HA,与下一级控制
芯片连接,用于行选通信号的最低位。
所述控制芯片IOO的第八个管脚,即PIN8,称作SDA,与第一组恒流 驱动芯片相连接,用于向其传输数据。
所述控制芯片IOO的第九个管脚,即PIN9,称作SCK,连接到恒流驱 动芯片的时钟输入端,用于串行时钟输出。
所述控制芯片100的第十个管脚,即PINIO,其同基片连接,用于接地, 也称作GND端。
所述控制芯片IOO的第十一个管脚,即PINll,也称作LAT端,用于 向恒流驱动芯片输出并行加载信号。
所述控制芯片IOO的第十二个管脚,即PIN12,也称作OEB端,与恒 流驱动芯片的输出使能端连接,用于向连接的恒流驱动芯片输出使能信号。
所述控制芯片100的第十三个管脚,即PIN13,作为Vcc端用于连接 电源。
所述控制芯片IOO的第十四个管脚,即PIN14,称作SDB,与第二组 恒流驱动芯片串行连接,用于向其传输数据。
所述控制芯片IOO的第十五个管脚,即PIN15,也称作LEDOUT,用 于连接到一个LED指示灯,在控制芯片存在故障时,使该LED指示灯变亮。
所述控制芯片100的第十六个管脚,即PIN16,也称作SETCKO,接 电源或接地,对级联系统的输出时钟的模式进行设置。
所述控制芯片IOO的第十七个管脚,即PIN17,也称作TDOUT,与上 一级控制芯片的TDIN连接,用于上行的测试数据包的输出通道。
所述控制芯片IOO的第十八个管脚,即PIN18,也称作DSIN,与上一 级控制芯片的DSOUT连接,用于指示在时钟信号上采集到的级联数据包是 否有效。
所述控制芯片IOO的第十九个管脚,即PIN19,也称作DIN3,与上一级控制芯片中的D0UT3连接,作为级联数据包输入的第四个通道。
所述控制芯片IOO的第二十个管脚,即PIN20,也称作DIN2,与上一 级控制芯片中的D0UT2连接,作为级联数据包输入的第三个通道。
所述控制芯片IOO的第二十一个管脚,即PIN21,也称作DINl,与上 一级控制芯片中的D0UT1连接,作为级联数据包输入的第二个通道。
所述控制芯片IOO的第二十二个管脚,即PIN22,也称作DINO,与上 一级控制芯片中的DOUT0连接,作为级联数据包输入的第一个通道。
所述控制芯片IOO的第二十三个管脚,即PIN23,也称作CLKIN,与 上一级控制芯片中的CLKOUT连接,作为级联时钟的输入端。
所述控制芯片100的第二十四个管脚,即PIN24,作为Vcc端用于连 接电源。
所述控制芯片IOO的第二十五个管脚,即PIN25,也称作ERRIN,与 恒流驱动芯片相连接,作为故障报告通道,当所述驱动芯片存在故障时, 向所述控制芯片上才良该故障。
所述控制芯片IOO的第二十六个管脚,即PIN26,也称作SDC,与第 三组恒流驱动芯片串行连接,用于向其传输数据。
所述控制芯片IOO的第二十七个管脚,即PIN27,其同基片连接,用于 接地,也称作GND端。
所述控制芯片IOO的第二十八个管脚,即PIN28,其同基片连接,用于 接地,也称作GND端。
所述控制芯片100的第二十九个管脚,即PIN29,也称作SYNC,作为 测试用的同步信号的输出端。
所述控制芯片100的第三十个管脚,即PIN30,其同基片连接,用于接 地,也称作GND端。
所述控制芯片IOO的第三十一个管脚,即PIN30,也称作SETDCI,用 于设置级联的四个数据通道的有效性,即级联的四个数据通道中,哪个几个通道是有效的。
所述控制芯片100的第三十二个管脚,即PIN32,也称作SDD,与第 四组恒流驱动芯片串行连接,用于向其传输数据。
所述控制芯片100的第三十三个管脚,即PIN33,所述PIN33定义为 全局异步复位端,也就是RESETB端。
所述控制芯片100的第三十四个管脚,即PIN34,作为级联系统时钟输 出端,与下一级控制芯片中的CLKIN相连接,用于给级:f关的驱动芯片传输 时钟信号,也称作CLKOUT端。
所述控制芯片100的第三十五个管脚,即PIN35,称作DOUTO,与下 一级控制芯片连接,作为向下一级控制芯片输出级联数据包的第 一个通道。
所述控制芯片100的第三十六个管脚,即PIN36,称作D0UT1,与下 一级控制芯片连接,作为向下一级控制芯片输出级联数据包的第二个通道。
例如,如图2所示,本实施例所述的控制芯片,控制芯片100的第三 个管脚3,即DOUT2、第四个管脚4,即DOUT3、第三十五个管脚35,即 DOUT0和第三十六个管脚36,即DOUTl,这几个管脚都作为级联数据的 输出通道;第十九个管脚19,即DIN3,第二十个管脚20,即DIN2,第二 十一个管脚21,即DINl,和第二十二个管脚22,即DINO,这几个管脚都 作为级联数据的输入通道。
例如,当级联数据为单线传输时,对于所述第三个管脚3,即DOUT2、 所述第四个管脚4,即DOUT3、所述第三十五个管脚35,即DOUT0和所 述第三十六个管脚36,即DOUT1,可以设置其中的三个管脚为接地或备用; 并可以设置其中的三个管脚为接地或备用。
应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以 改进或变换,而所有这些改进和变换都应属于本发明所附权利要求的保护 范围。
权利要求1、一种LED显示屏的控制芯片,其包括一封装体,所述封装体中封装设置控制电路、基片和焊盘,所述封装体表面上设置有标记,其特征在于以所述标记为起点,从所述封装体的两个对称的侧边上引出36个管脚,第一个管脚,作为Vcc端,用于连接电源;第二个管脚,与基片相连接,作为接地端;第三个管脚,作为输出级联数据的第三个通道;第四个管脚,作为输出级联数据的第四个通道;第五个管脚,作为级联数据包有效输出指示信号的输出端;第六个管脚,作为测试数据输入通道;第七个管脚,用于设置行选通信号的最高位;第八个管脚,用于向所连接的第一组驱动芯片的数据;第九个管脚,用于输出串行时钟;第十个管脚,与基片相连接,用于接地;第十一个管脚,用于输出锁存信号;第十二个管脚,用于向连接的驱动芯片输出使能信号;第十三个管脚,作为Vcc端,用于连接电源;第十四个管脚,用于向所连接的第二组驱动芯片输出数据;第十五个管脚,用于在控制芯片存在故障时,使指示LED灯发光;第十六个管脚,用于对级联系统的输出时钟的模式进行设置;第十七个管脚,作为上行的测试数据包的输出通道;第十八个管脚,用于指示在时钟信号上采集到的级联数据包的有效性;第十九个管脚,作为级联数据输入的第四个通道;第二十个管脚,作为级联数据输入的第三个通道;第二十一个管脚,作为级联数据输入的第二个通道;第二十二个管脚,作为级联数据输入的第一个通道;第二十三个管脚,用于级联系统时钟输入;第二十四个管脚,作为Vcc端,用于连接电源;第二十五个管脚,作为故障报告通道,用于当所连接的驱动芯片存在故障时,向所述控制芯片上报该故障;第二十六个管脚,用于向所连接的第三组驱动芯片输出数据;第二十七个管脚,与基片连接,用于接地;第二十八个管脚,与基片连接,用于接地;第二十九个管脚,用于测试用的同步信号的输出;第三十个管脚,与基片连接,用于接地;第三十一个管脚,用于设置级联的四个数据通道的有效性;第三十二个管脚,用于向所连接的第四组驱动芯片传输数据;第三十三个管脚,作为全局异步复位端;第三十四个管脚,用于向级联的驱动芯片传输时钟信号;第三十五个管脚,作为输出级联数据的第一个通道;第三十六个管脚,作为输出级联数据的第二个通道。
2、 根据权利要求1所述的控制芯片,其特征在于所述标记位于所述 封装体的正表面或背面的任意边角上。
3、 根据权利要求2所述的控制芯片,其特征在于标记设置为印刷层、 凸起层或凹层。
4、 根据权利要求3所述的控制芯片,其特征在于所述标记为圆形、 方形、星形、三角形、正多边形或其组合。
5、 根据权利要求1所述的控制芯片,其特征在于所述封装体为菱形、 正方形或长方形中的一种。
6、 根据权利要求1所述的控制芯片,其特征在于各管脚以所述标记 为起点,按逆时针或者顺时针方向,顺序分布在所述封装体的两个对称的侧边上。
7、 根据权利要求6所述的控制芯片,其特征在于各管脚均布在所述封装体的两个对称的侧边上。
8、 根据权利要求l所述的控制芯片,其特征在于设置所述第三个管 脚、所述第四个管脚、所述第三十五个管脚及所述第三十六个管脚中的三 个管脚为接地或备用;并且,设置所述第十八个管脚、所述第十九个管脚、 第二十个管脚及第二十一个管脚中的三个管脚为接地或备用;用于单线传输级联数据。
专利摘要本实用新型涉及一种LED显示屏的控制芯片,该控制芯片具有一封装体,所述封装体中封装设置控制电路、基片和焊盘,所述封装体表面上设置有标记,以所述标记为起点,从所述封装体两个对称侧边上引出36个管脚。本实用新型控制芯片的管脚分布在对称的两个方向上,便于控制芯片之间的级联连接;控制芯片对驱动芯片的输出管脚也分布在对称的两个方向上,便于承载控制芯片的单元板进行布线。
文档编号H01L23/31GK201355608SQ20082012407
公开日2009年12月2日 申请日期2008年12月2日 优先权日2008年12月2日
发明者微 徐, 邵寅亮, 为 阮 申请人:北京巨数数字技术开发有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1