一种led显示屏的控制芯片的制作方法

文档序号:6913903阅读:171来源:国知局
专利名称:一种led显示屏的控制芯片的制作方法
技术领域
本实用新型涉及芯片领域,尤其涉及一种显示屏的控制芯片。
背景技术
LED显示屏用于显示文字、图像、动画及录像等,其具有播放、显示 等多种应用功能。现有技术中,LED显示屏控制信号的接收、处理是由扫 描板上的接收卡完成的,接收卡接收发送卡传来的数字信号,处理成单元 板需要的控制信号,直接发送给单元板上的驱动芯片,以驱动LED灯点。 其中,单元板上的放大器处在接收卡与驱动芯片之间,只对信号进行放大、 整形,而不起到任何处理作用。
由于显示屏所需要的数据都必须由扫描板上的接收卡完成处理,使扫 描板的硬件需要完成多种功能,负担较重,扫描的性能较差,降低了 LED 显示屏的显示效果。
随着LED显示屏的控制芯片的发明,所述控制芯片亟需合理的管脚设
因此,现有技术存在缺陷,有待于进一步改进和发展。
实用新型内容
本实用新型所要解决的技术问题是提供一种控制芯片,所述控制芯 片的管脚Y更于显示屏在LED显示屏单元板上的安装。 本实用新型的技术方案如下
一种LED显示屏的控制芯片,其包括一封装体,所述封装体中封装设置控制电路、基片和焊盘,所述封装体表面上设置有标记,其中,以所述 标记为起点,从所述封装体的两个对称的侧边上引出32个管脚,
第1个管脚,作为输出级联数据的第二个通道; 第2个管脚,与基片相连接,作为接地端; 第3个管脚,作为输出级联数据的第三个通道; 第4个管脚,作为输出级联数据的第四个通道; 第5个管脚,作为级耳关数据包有效输出指示信号的输出端; 第6个管脚,作为测试数据输入通道; 第7个管脚,用于向所连接的第一组驱动芯片输出串行数据; 第8个管脚,用于输出串行时钟信号; 第9个管脚,用于输出锁存信号; 第IO个管脚,用于向所连接的驱动芯片输出使能信号; 第ll个管脚,用于向所连接的第二组驱动芯片输出串行数据; 第12个管脚,用于在控制芯片存在故障时,使指示LED灯发光; 第13个管脚,接电源或接地,用于对级联系统的输出时钟的模式进行 设置;
第14个管脚,作为测试数据包的输出通道;
第15个管脚,用于指示在时钟信号上采集到的级联数据包的有效性;
第16个管脚,作为级联数据输入的第四个通道;
第17个管脚,作为级联数据输入的第三个通道;
第18个管脚,作为级联数据输入的第二个通道;
第19个管脚,作为级联数据输入的第一个通道;
第20个管脚,作为级联系统时钟输入端;
第21个管脚,作为Vcc端,用于连接电源;
第22个管脚,与基片连接,用于接地;
第23个管脚,作为故障报告通道,用于当所连接的驱动芯片存在故障时,向所述控制芯片上报该故障;
第24个管脚,用于向所连接的第三组驱动芯片输出串行凄史据; 第25个管脚,与基片连接,用于接地; 第26个管脚,作为测试用的同步信号的输出端; 第27个管脚,与基片连接,用于接地;
第28个管脚,接电源或接地,用于设置级联的四个数据通道的有效性;
第29个管脚,用于向所连接的第四组驱动芯片输出串行it据;
第30个管脚,作为全局的异步复位端;
第31个管脚,用于向级联的下一级控制芯片传输时钟信号;
第32个管脚,作为输出级联数据的第一个通道。
所述标记位于所述封装体的正表面或背面的任意边角上。
标记设置为印刷层、凸起层或凹层。
所述标记为圆形、方形、星形、三角形、正多边形或其组合。
所述封装体为菱形、正方形或长方形中的一种。
各管脚以所述标记为起点,按逆时针或者顺时针方向,顺序分布在所 述封装体的两个对称的侧边上。
各管脚均布在所述封装体的两个对称的侧边上。
设置所述第一个管脚、所述第三个管脚、所述第四个管脚及所述第三 十二个管脚中的三个管脚为接地或备用;并且,设置所述第十六个管脚、 所述第十七个管脚、所述第十八个管脚及所述第十九个管脚中的三个管脚 为接地或备用;用于单线传输级联数据。
与现有技术相比,本实用新型的优越性为以下几点
一,以提高LED屏体显示性能为出发点,减小了最小亮度时间,使显 示频率和亮度、深度的功能得以提高;对亮度进行均一化处理,使画面能 够得到更好的拍摄效果;通过相关设置,使扫描频率可调,从而获得更好 的视觉效果。二,它针对近几年市场反馈的新的需求增加了级联接口检测,与某些 恒流驱动芯片配合对屏体进行检测等,并且将检测结果能够以数据包的形 式回传。
三,输入数据采用网络数据包的形式,可以避免无效数据的传输,并
且增加了对错误数据进行识别的功能,因此芯片在LED屏体上工作会更加 稳定。
四,使数据级联传输和本地输出时的顺序更加合理,非线性亮度曲线 调整可由系统根据需要定制,这些特点使芯片的使用会更加符合用户的习惯。


图1为本实用新型控制芯片的结构示意图; 图2为本实用新型控制芯片的连接示意图。
具体实施方式
以下结合附图,对本实用新型的较佳实施例作进一步详细说明。 实施例1
本实用新型提供了 LED显示屏的控制芯片,用于承担现有技术扫描单 元的扫描控制功能。
如图l所示,为一种具有32个管脚的LED显示屏的控制芯片的实施例。 控制芯片定义有32个管脚,即控制芯片100。
例如,本实施例提供的控制芯片100,其控制电路设置在基片上,所述 控制电路、焊盘和基片被封装在封装体101中。其中,所述封装体可以为 菱形、正方形或长方形。
所述封装体的正表面或背面的任意边角上可以设置一标记,例如,所 述封装体101表面的任一端的侧边中央设置有标记102,其中,所述标记可以设置为印刷层、凸起层或凹层。在此基础上,所述标记可以为圆形、方 形、星形、三角形、正多边形或其组合,例如,所述标记可以为圆形和一 个或两个三角形的结合,又如,所述标记可以为半圆形。
所述控制芯片100的管脚可以以所述标记102为对称点排布,例如, 以长侧边上靠近所述标记102 —端为起点,按照逆时针的顺序均匀分布在 所述封装体101的两个对称的长侧边上。所述控制芯片100的管脚也可以 以所述标记102为对称点,以长侧边上靠近所述标记102 —端为起点,按 照顺时针的顺序均匀分布在所述封装体101的两个对称的长侧边上,这里 不再赘述。优选的方案是,如图1所示,各管脚均布在所述封装体的两个 对称的侧边上。
本实施例中所述封装体101可以为一长方形,其正面上的标记102为 一半圓形的缺口。
所述控制芯片100应用于LED显示屏上的时候,需要多个所述控制芯 片100级联,而各个控制芯片100需要接收级联的上一个控制芯片输入的 级联数据,并向接连的下一个控制芯片输出级联数据。
所述控制芯片100的封装体101的第1个管脚,即PIN1,也就是以所 述标记101为起点逆时针顺序的第1个管脚。所述PIN1称作DOUT1,作 为输出级联数据的第二个通道。
所述控制芯片100的第2个管脚,即PIN2, PIN2连接到基片上作为接 地端,也称为GND端。
所述控制芯片100的第3个管脚,即PIN3,也称作DOUT2,作为输出 级联数据的第三个通道。
所述控制芯片100的第4个管脚,即PIN4,也称作DOUT3,作为输出 级联数据的第四个通道。
所述控制芯片IOO的第5个管脚,即PIN5,也称作DSOUT端,作为级 联数据包有效输出指示信号的输出端。200820124074. 所述控制芯片100的第6个管脚,即PIN6,也称作TDIN端,作为测 试数据输入通道。
所述控制芯片100的第7个管脚,即PIN7,也称作SDA端,用于向所 连接的第一组驱动芯片输出串行数据;
所述控制芯片100的第8个管脚,即PIN8,也称SCK端,作为串行时 钟输出端。
所述控制芯片100的第9个管脚,即PIN9,也称作LAT端,与驱动芯 片相连接,用于输出锁存信号。
所述控制芯片100的第IO个管脚,即PINIO,也称作OEB端,用于向 所连接的驱动芯片输出使能信号。
所述控制芯片100的第ll个管脚,即PINll,也称作SDB端,用于向 所连接的第二组驱动芯片输出串行数据;
所述控制芯片100的第12个管脚,即PIN12,也称作LEDOUT端,在 控制芯片存在故障时,使所连接的用于指示的LED灯变亮。
所述控制芯片100的第13个管脚,即PIN13,也称作SETCKO,接电 源或接地,对级联系统的输出时钟的模式进行设置。
所述控制芯片100的第14个管脚,即PIN14,也称作TDOUT,作为 测试数据包的输出通道。
所述控制芯片IOO的第十五个管脚,即PIN15,也称作DSIN,用于指 示在时钟信号上采集到的级联数据包的有效性。
所述控制芯片100的第16个管脚,即PIN16,也称作DIN3端,作为 级联数据输入的第四个通道。
所述控制芯片100的第17个管脚,即PIN17,也称作DIN2端,作为 级联数据输入的第三个通道。
所述控制芯片100的第18个管脚,即PIN18,也称作DIN1端,作为 级联数据输入的第二个通道。所述控制芯片100的第19个管脚,即PIN19,也称作DIN0端,作为 级联数据输入的第 一个通道。
所述控制芯片100的第20管脚,即PIN20,也称作CLKIN,作为级联 系统时钟输入端。
所述控制芯片100的第21个管脚,即PIN21,作为Vcc端用于连接电源。
所述控制芯片100的第22个管脚,即PIN22,其连接到基片上作为接 地端,也称为GND端。
所述控制芯片100的第23个管脚,即PIN23,也称作ERRIN端,与驱 动芯片相连接,作为故障报告通道,当所述驱动芯片存在故障时,向所述 控制芯片上报该故障。
所述控制芯片100的第24个管脚,即PIN24,也称作SDC,用于向所 连接的第三组驱动芯片输出串行数据。
所述控制芯片IOO的第25个管脚,即PIN25,其同基片连接,用于接 地,也称作GND端。
所述控制芯片100的第26个管脚,即PIN26,也称作SYNC,作为测 试用的同步信号的输出端。
所述控制芯片100的第27个管脚,即PIN27,其同基片连接,用于接 地,也称作GND端。
所述控制芯片100的第28个管脚,即PIN28,也称作SETDCI,作为 设置级联的四个数据通道的有效性,即级联的四个数据通道中,哪几个通 道是有效的。
所述控制芯片100的第29个管脚,即PIN29,也称作SDD,用于向所 连接的第四组驱动芯片输出串行数据。
所述控制芯片100的第30个管脚,即PIN30,作为全局异步复位端, 也就是RESETB端。所述控制芯片100的第31个管脚,即PIN31,也称作CLKOUT,用于 向所连接的下一级控制芯片传输时钟信号
所述控制芯片100的第32个管脚,即PIN32,称作DOUTO,作为输出 级联数据的第一个通道。
例如,如图1所示,本实施例所述的控制芯片,控制芯片100的第一 个管脚1,即DOUTl、第三个管脚3,即DOUT2、第四个管脚4,即DOUT3 和第三十二个管脚32,即DOUT0,这几个管脚都作为级联数据的输出通道; 第十六个管脚16,即DIN3,第十七个管脚17,即DIN2,第十八个管脚18, 即DIN1,和第十九个管脚19,即DIN0,这几个管脚都作为级联数据的输 入通道。
例如,当级联数据为单线传输时,对于所述第一个管脚l,即D0UT1、 所述第三个管脚3,即DOUT2、所述第四个管脚4,即DOUT3和所述第三 十二个管脚32,即DOUT0,可以设置其中的三个管脚为接地或备用;并且 设置所述第十六个管脚16,即DIN3,所述第十七个管脚17,即DIN2,所 述第十八个管脚18,即DINl,和所述第十九个管脚19,即DIN0,可以设 置其中的三个管脚为接地或备用。
实施例2
如图2所示,是本实施例提供的控制芯片与下一级控制芯片及驱动芯 片一种连接关系的示意图。如图2所示,某一控制芯片可以级联控制四行 驱动芯片,并级联到下一级控制芯片。
如图l和图2所示,控制芯片100的封装体101的第l个管脚,即PINl, 也称作DOUTl,与下一级控制芯片连接,作为向下一级控制芯片输出级联 数据包的第二个通道。
所述控制芯片100的第2个管脚,即PIN2, PIN2连接到基片上作为接 地端,也称为GND端。所述控制芯片100的第3个管脚,即PIN3,也称作DOUT2,与下一级 控制芯片连接,作为向下一级控制芯片输出级联数据包的第三个通道。
所述控制芯片100的第4个管脚,即PIN4,也称作DOUT3,与下一级 控制芯片连接,作为向下一级控制芯片输出级联数据包的第四个通道。
所述控制芯片100的第5个管脚,即PIN5,也称作DSOUT,与下一级 控制芯片中的D SIN连接,用于指示级联数据包为有效输出的输出端。
所述控制芯片100的第6个管脚,即PIN6,也称作TDIN,与下一级 控制芯片连接,作为测试数据输入通道。
所述控制芯片100的第7个管脚,即PIN7,也称作SDA端,与第一组 恒流驱动芯片相连接,用于向其传输数据。
所述控制芯片100的第8个管脚,即PIN8,也称SCK端,连接到恒流 驱动芯片的时钟输入端,用于串行时钟输出。
所述控制芯片100的第9个管脚,即PIN9,也称作LAT端,用于向恒 流驱动芯片输出并行加载信号。
所述控制芯片100的第IO个管脚,即PINIO,也称作OEB端,与恒流 驱动芯片的输出使能端连接,用于向连接的恒流驱动芯片输出使能信号。
所述控制芯片100的第ll个管脚,即PINll,也称作SDB端,与第二 组恒流驱动芯片串行连接,用于向其传输数据。
所述控制芯片100的第12个管脚,即PIN12,也称作LEDOUT,用于 连接到一个LED指示灯,在控制芯片存在故障时,使该LED指示灯变亮。
所述控制芯片100的第13个管脚,即PIN13,也称作SETCKO,接电 源或接地,对级联系统的输出时钟的模式进行设置。
所述控制芯片100的第14个管脚,即PIN14,也称作TDOUT,与上 一级控制芯片的TDIN连接,用于上行的测试数据包的输出通道。
所述控制芯片IOO的第十五个管脚,即PIN15,也称作DSIN,与上一 级控制芯片的DSOUT连接,用于指示在时钟信号上采集到的级联数据包是否有效。
所述控制芯片100的第16个管脚,即PIN16,也称作DIN3端,与上 一级控制芯片中的D0UT3连接,用于级联数据包输入的第四个通道。
所述控制芯片100的第17个管脚,即PIN17,也称作DIN2端,与上 一级控制芯片中的D0UT2连接,用于级联数据包输入的第三个通道。
所述控制芯片100的第18个管脚,即PIN18,也称作DIN1端,与上 一级控制芯片中的D0UT1连接,用于级联数据包输入的第二个通道。
所述控制芯片100的第19个管脚,即PIN19,也称作DINO端,与上 一级控制芯片中的DOUT0连接,用于级联数据包输入的第一个通道。
所述控制芯片100的第20管脚,即PIN20,也称作CLKIN,与上一级 控制芯片中的CLKOUT连接,用于级联时钟的输入端。
所述控制芯片100的第21个管脚,即PIN21,作为Vcc端用于连接电源。
所述控制芯片100的第22个管脚,即PIN22,其连接到基片上作为接 地端,也称为GND端。
所述控制芯片100的第23个管脚,即PIN23,也称作ERRIN端,与恒 流驱动芯片相连接,作为故障报告通道,当所述驱动芯片存在故障时,向 所述控制芯片上报该故障。
所述控制芯片100的第24个管脚,即PIN24,也称作SDC,与第三组 恒流驱动芯片串行连接,用于向其传输数据。
所述控制芯片100的第25个管脚,即PIN25,其同基片连接,用于接 地,也称作GND端。
所述控制芯片100的第26个管脚,即PIN26,也称作SYNC,作为测 试用的同步信号的输出端。所述控制芯片100的第28个管脚,即PIN28,也称作SETDCI,用于 设置级联的四个数据通道的有效性,即级联的四个数据通道中,哪几个通 道是有效的。
所述控制芯片100的第29个管脚,即PIN29,也称作SDD,与第四组 恒流驱动芯片串行连接,用于向其传输数据。
所述控制芯片100的第30个管脚,即PIN30,作为全局异步复位端, 也就是RESETB端。
所述控制芯片100的第31个管脚,即PIN31,作为级联系统时钟输出 端,与下一级控制芯片中的CLKIN相连接,用于给级联的驱动芯片传输时 钟信号,也称作CLKOUT端。
所述控制芯片100的第32个管脚,即PIN32,称作DOUTO,与下一级 控制芯片连接,作为向下一级控制芯片输出级联数据包的第一个通道。
例如,如图2所示,本实施例所述的控制芯片,控制芯片100的第一 个管脚1,即D0UT1、第三个管脚3,即DOUT2、第四个管脚4,即DOUT3 和第三十二个管脚32,即DOUTO,这几个管脚都作为级联数据的输出通道; 第十六个管脚16,即DIN3,第十七个管脚17,即DIN2,第十八个管脚18, 即DIN1,和第十九个管脚19,即DINO,这几个管脚都作为级联数据的输 入通道。
例如,当级联数据为单线传输时,对于所述第一个管脚l,即D0UT1、 所述第三个管脚3,即DOUT2、所述第四个管脚4,即DOUT3和所述第三 十二个管脚32,即DOUT0,可以设置其中的三个管脚为接地或备用;并且 设置所述第十六个管脚16,即DIN3,所述第十七个管脚17,即DIN2,所 述第十八个管脚18,即DINl,和所述第十九个管脚19,即DINO,可以设 置其中的三个管脚为接地或备用。
应当理解,对本领域普通技术人员来说,可以才艮据上述说明加以改进 或变换,而所有这些改进和变换都应属于本发明所附权利要求的保护范围。
权利要求1、一种LED显示屏的控制芯片,其包括一封装体,所述封装体中封装设置控制电路、基片和焊盘,所述封装体表面上设置有标记,其特征在于,以所述标记为起点,从所述封装体的两个对称的侧边上引出32个管脚,第1个管脚,作为输出级联数据的第二个通道;第2个管脚,与基片相连接,作为接地端;第3个管脚,作为输出级联数据的第三个通道;第4个管脚,作为输出级联数据的第四个通道;第5个管脚,作为级联数据包有效输出指示信号的输出端;第6个管脚,作为测试数据输入通道;第7个管脚,用于向所连接的第一组驱动芯片输出串行数据;第8个管脚,用于输出串行时钟信号;第9个管脚,用于输出锁存信号;第10个管脚,用于向所连接的驱动芯片输出使能信号;第11个管脚,用于向所连接的第二组驱动芯片输出串行数据;第12个管脚,用于在控制芯片存在故障时,使指示LED灯发光;第13个管脚,接电源或接地,用于对级联系统的输出时钟的模式进行设置;第14个管脚,作为测试数据包的输出通道;第15个管脚,用于指示在时钟信号上采集到的级联数据包的有效性;第16个管脚,作为级联数据输入的第四个通道;第17个管脚,作为级联数据输入的第三个通道;第18个管脚,作为级联数据输入的第二个通道;第19个管脚,作为级联数据输入的第一个通道;第20个管脚,作为级联系统时钟输入端;第21个管脚,作为Vcc端,用于连接电源;第22个管脚,与基片连接,用于接地;第23个管脚,作为故障报告通道,用于当所连接的驱动芯片存在故障时,向所述控制芯片上报该故障;第24个管脚,用于向所连接的第三组驱动芯片输出串行数据;第25个管脚,与基片连接,用于接地;第26个管脚,作为测试用的同步信号的输出端;第27个管脚,与基片连接,用于接地;第28个管脚,接电源或接地,用于设置级联的四个数据通道的有效性;第29个管脚,用于向所连接的第四组驱动芯片输出串行数据;第30个管脚,作为全局的异步复位端;第31个管脚,用于向级联的下一级控制芯片传输时钟信号;第32个管脚,作为输出级联数据的第一个通道。
2、 根据权利要求1所述的控制芯片,其特征在于所述标记位于所述 封装体的正表面或背面的任意边角上。
3、 根据权利要求2所述的控制芯片,其特征在于标记设置为印刷层、 凸起层或凹层。
4、 根据权利要求3所述的控制芯片,其特征在于所述标记为圓形、 方形、星形、三角形、正多边形或其组合。
5、 根据权利要求1所述的控制芯片,其特征在于所述封装体为菱形、 正方形或长方形中的一种。
6、 根据权利要求l所述的控制芯片,其特征在于各管脚以所述标记 为起点,按逆时针或者顺时针方向,顺序分布在所述封装体的两个对称的 侧边上。
7、 根据权利要求6所述的控制芯片,其特征在于各管脚均布在所述 封装体的两个对称的侧边上。
8、根据权利要求l所述的控制芯片,其特征在于设置所述第一个管脚、所述第三个管脚、所述第四个管脚及所述第三十二个管脚中的三个管脚为接地或备用;并且,设置所述第十六个管脚、所述第十七个管脚、所 述第十八个管脚及所述第十九个管脚中的三个管脚为接地或备用;用于单线传输级联数据。
专利摘要本实用新型涉及一种LED显示屏的控制芯片,该控制芯片具有一封装体,所述封装体中封装设置控制电路、基片和焊盘,所述封装体表面上设置有标记,以所述标记为起点,从所述封装体两个对称侧边上引出32个管脚。本实用新型控制芯片的管脚分布在对称的两个方向上,便于控制芯片之间的级联连接;控制芯片对驱动芯片的输出管脚也分布在对称的两个方向上,便于承载控制芯片的单元板进行布线。
文档编号H01L23/48GK201355609SQ20082012407
公开日2009年12月2日 申请日期2008年12月2日 优先权日2008年12月2日
发明者微 徐, 邵寅亮, 为 阮 申请人:北京巨数数字技术开发有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1