Swd调试接口连接装置制造方法

文档序号:7031654阅读:592来源:国知局
Swd调试接口连接装置制造方法
【专利摘要】本实用新型公开了一种SWD调试接口连接装置,它含有五个接口线,所述五个接口线分别为电源Vcc、地Gnd、数据线SWDIO、时钟线SWDCLK和复位控制线Reset。本实用新型在保证调试正常进行的情况下,减少调试器与主板之间的连接线数量,并且能够实现在绘制CPU印制板时,减少SWD调试接口占用的面积,减少和CPU之间的连线数量,从而降低成本,降低绘制印制板时的复杂度。
【专利说明】SWD调试接口连接装置
[0001]【技术领域】:
[0002]本实用新型涉及一种CPU调试器和CPU主板的连接装置,特别是涉及一种SWD调试接口连接装置。
[0003]【背景技术】:
[0004]专变电能信息采集终端是围绕CPU实现的各种数据采集与存储功能,需要对CPU进行编程并进行调试。常见的调试方式有20或14个引脚的2.54mm间距的双排插针,这些连接装置引脚数量多,连线多,占用的PCB面积大,连接相对复杂。
[0005]实用新型内容:
[0006]本实用新型所要解决的技术问题是:克服现有技术的不足,提供一种简单易行、连接方便且减少调试器与主板之间连接线数量的SWD调试接口连接装置。
[0007]本实用新型的技术方案是:一种SWD调试接口连接装置,含有五个接口线,所述五个接口线分别为电源Vcc、地Gnd、数据线SWD10、时钟线SWDCLK和复位控制线Reset。
[0008]所述五个接口线的两端口分别为插孔式结构或插头式结构。所述五个接口线的一端口为插孔式结构,另一端口为插头式结构。
[0009]本实用新型的有益效果是:
[0010]1、本实用新型能够实现在绘制CPU印制板时,减少SWD调试接口占用的面积,减少和CPU之间的连线数量,从而降低成本,降低绘制印制板时的复杂度。
[0011]2、本实用新型在保证调试正常进行的情况下,减少调试器与主板之间的连接线数量,操作简便、效率高。
[0012]3、本实用新型简单易行、连接方便且减少调试器与主板之间连接线数量,易于推广实施,具有良好的经济效益。
[0013]【专利附图】

【附图说明】:
[0014]图1为SWD调试接口连接装置的引脚信号说明图;
[0015]图2为图1所示SWD调试接口连接装置的PCB封装示意图。
[0016]【具体实施方式】:
[0017]实施例:参见图1和图2。
[0018]SWD调试接口连接装置含有五个接口线,其中:五个接口线分别为电源VccdiGnd、数据线SWD10、时钟线SWDCLK和复位控制线Reset。
[0019]五个接口线的两端口分别为插孔式结构或插头式结构。或者,五个接口线的一端口为插孔式结构,另一端口为插头式结构。
[0020]按照图1所示的信号指示连接到CPU对应的信号源上,按照图2的方式放置PCB封装,进行PCB绘制。将调试器的信号按照图1的方式进行转接,连接到PCB上图2对应的引脚上,即可进行调试,方便快捷。
【权利要求】
1.一种SWD调试接口连接装置,含有五个接口线,其特征是:所述五个接口线分别为电源Vccdi Gnd、数据线SWDIO、时钟线SWDCLK和复位控制线Reset。
2.根据权利要求1所述的SWD调试接口连接装置,其特征是:所述五个接口线的两端口分别为插孔式结构或插头式结构。
3.根据权利要求1所述的SWD调试接口连接装置,其特征是:所述五个接口线的一端口为插孔式结构,另一端口为插头式结构。
【文档编号】H01R31/06GK203774573SQ201320771281
【公开日】2014年8月13日 申请日期:2013年12月1日 优先权日:2013年12月1日
【发明者】曾新顺, 于仲华, 耿芳, 宁占彬, 索建民 申请人:国家电网公司, 郑州华力信息技术有限公司, 国网河南省电力公司郑州供电公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1