图像传感器的制作方法

文档序号:17494390发布日期:2019-04-23 21:05阅读:157来源:国知局
图像传感器的制作方法

本公开的示例实施方式涉及图像传感器。



背景技术:

图像传感器是用于将光学图像转换成电信号的图像器件。图像传感器分为电荷耦合器件(ccd)和互补金属氧化物半导体(cmos)图像传感器(cis)。cis包括二维布置的多个像素。每个像素包括光电二极管(pd)。光电二极管被配置为将入射光转换成电信号。

随着计算机和通信产业的发展,例如数码相机、便携式摄像机、个人通信系统(pcs)、游戏设备、安保摄像头、医疗微型相机或机器人的各种设备中强烈需要高性能图像传感器。这样的图像传感器也被高度集成。



技术实现要素:

根据本发明构思的示例实施方式,一种图像传感器可以包括:包括第一表面和第二表面的基板;在基板的第一表面上的第一栅极和第二栅极,其中第一栅极和第二栅极每个在第一方向上延伸;在第一栅极与第二栅极之间位于基板中的第一隔离层,其中第一隔离层在交叉第一方向的第二方向上具有第一宽度;以及在基板中位于第一隔离层上的第二隔离层,其中在第二方向上,第二隔离层具有小于第一宽度的第二宽度,其中第二隔离层比第一隔离层更靠近基板的第二表面,以及其中第一隔离层与第二隔离层之间的垂直距离是第一隔离层的高度的1/3或更小。

根据本发明构思的示例实施方式,一种图像传感器可以包括:包括彼此相反设置的第一表面和第二表面的基板;在基板的第一表面上的第一栅极和第二栅极,其中第一栅极和第二栅极每个在第一方向上延伸;在第一栅极与第二栅极之间位于基板中的第一沟槽,其中第一沟槽在交叉第一方向的第二方向上具有第一宽度,并在垂直于第一方向和第二方向的第三方向上具有第一深度;在基板中的第二沟槽,其中在第二方向上,第二沟槽具有小于第一宽度的第二宽度,以及其中第二沟槽垂直地重叠第一沟槽;在第一沟槽中的第一隔离层;以及在第二沟槽中的第二隔离层,其中第二隔离层包括与第一隔离层的材料不同的材料,以及其中第一隔离层与第二隔离层之间的垂直距离是第一沟槽的第一深度的1/3或更小。

根据本发明构思的示例实施方式,一种图像传感器可以包括:包括彼此相反设置的第一表面和第二表面的基板;在基板中的光电转换元件;在基板的第一表面上彼此间隔开的第一栅极和第二栅极;在第一栅极与第二栅极之间位于基板中的第一隔离层;在基板中的第二隔离层,其中第二隔离层包括多晶硅,以及其中第二隔离层垂直地重叠第一隔离层,并且比第一隔离层更靠近基板的第二表面;以及在基板的第二表面上的微透镜,其中第一隔离层与第二隔离层之间的垂直距离是第一隔离层的高度的1/3或更小。

附图说明

图1示出根据示例实施方式的图像传感器的框图。

图2是图1的传感器阵列的等效电路图。

图3示出根据示例实施方式的图像传感器。

图4是图3的部分a的放大图。

图5至17示出根据示例实施方式的制造图像传感器的方法。

图18示出根据示例实施方式的图像传感器。

图19是图18的部分b的放大图。

图20示出根据示例实施方式的图像传感器。

图21示出根据示例实施方式的图像传感器。

图22示出根据示例实施方式的图像传感器。

图23示出根据示例实施方式的图像传感器。

具体实施方式

现在将在下文中参照附图更全面地描述各种示例实施方式。相同的附图标记在本申请通篇可以指代相同的元件。

图1示出根据示例实施方式的图像传感器的框图。

参照图1,根据本发明构思的示例实施方式的图像传感器包括有源像素传感器阵列10、时序发生器20、行解码器30、行驱动器40、相关双采样器(cds)50、模数转换器(adc)60、锁存单元70、列解码器80。

有源像素传感器阵列10可以包括二维布置的多个单位像素。单位像素可以包括光电转换元件。单位像素可以被配置为将光学图像转换成电输出信号。

有源像素传感器阵列10可以通过接收多个驱动信号(例如,从行驱动器40提供的行选择信号、复位信号和/或载波传输信号)而被操作。转换的电输出信号可以通过垂直信号线传输到相关双采样器50。

时序发生器20可以向行解码器30和列解码器80提供时序信号和控制信号。

行驱动器40可以取决于行解码器30所解码的结果而向有源像素传感器阵列10提供多个驱动信号以驱动单位像素。当单位像素按行和列布置时,驱动信号可以被提供给每行或每列中的单位像素。

通过经由垂直信号线接收来自有源像素传感器阵列10的输出信号,相关双采样器50可以保持并采样。例如,输出信号的某个噪声电平和信号电平可以在相关双采样器50中进行双采样,以输出与该噪声电平和信号电平之差相对应的差值电平。

模数转换器60可以将与差值电平对应的模拟信号转换成数字信号并输出该数字信号。

锁存单元70可以锁存数字信号,并根据列解码器80所解码的结果而将锁存的信号顺序地输出到图像信号处理单元。

图2是图1的传感器阵列的等效电路图。

参照图2,有源像素传感器阵列10由按行和列布置的像素p构成。每个像素p包括光电转换元件11、浮置扩散区13、电荷传输元件15、驱动元件17、复位元件18和选择元件19。其功能将使用第i行中的像素p(i,j)、p(i,j+1)、p(i,j+2)、p(i,j+3)、……作为示例进行描述。

光电转换元件11可以通过接收入射光而累积与光的量对应的电荷。光电转换元件可以包括光电二极管、光电晶体管、光门、钉扎光电二极管或其组合。光电二极管在图2中作为示例示出。

光电转换元件11可以联接到电荷传输元件15,以将累积的电荷传输到浮置扩散区13。

因为将电荷转换成电压的浮置扩散区13具有寄生电容,所以电荷可以累积地存储在其中。

示出为源极跟随器放大器的驱动元件17可以放大从光电转换元件11接收累积的电荷的浮置扩散区13的电位变化,并将放大的变化输出到输出线vout。

复位元件18可以周期性地重置浮置扩散区13。复位元件18可以由一个金属氧化物半导体(mos)晶体管形成,该金属氧化物半导体(mos)晶体管由施加预定的偏置(例如复位信号)的复位线rx(i)所提供的偏置驱动。当复位元件18通过复位线rx(i)所提供的偏置导通时,提供给复位元件18的漏极的预定电位(例如电源电压(vdd))可以被传输到浮置扩散区13。

选择元件19可以被配置为逐行地选择将要读取的像素p。选择元件19可以由一个mos晶体管形成,该mos晶体管由行选择线sel(i)所提供的偏置(例如行选择信号)驱动。当选择元件19通过行选择线sel(i)所提供的偏置导通时,提供给选择元件19的漏极的预定电位(例如电源电压vdd)可以被传输到驱动元件17的漏极。

向电荷传输元件15施加偏置的传输线tx(i)、向复位元件18施加偏置的复位线rx(i)、以及向选择元件19施加偏置的行选择线sel(i)可以布置为基本上平行于行方向延伸。

图3示出根据示例实施方式的图像传感器。图4是图3的部分a的放大图。

参照图3和4,根据本发明构思的示例实施方式的图像传感器包括基板100、光电转换元件(pd)、绝缘层105、绝缘结构110、第一栅极115、第二栅极116、第三栅极117、第一隔离层120、第二隔离层130、第三隔离层125、第一沟槽钝化层135、钝化层138、平坦化层140、滤色器150和微透镜160。

基板100可以包括彼此相反的第一表面100a和第二表面100b。基板100的第一表面100a可以是前侧。基板100的第二表面100b可以是后侧。

基板100可以是p型或n型体基板、在p型体基板上包括p型或n型外延层的基板、或者在n型体基板上包括p型或n型外延层的基板。在一些实施方式中,基板100可以是有机塑料基板。

光电转换元件pd(例如光电二极管)可以设置在基板100中。光电转换元件pd可以与基板100的第一表面100a相邻设置,但本发明构思不限于此。

第一栅极115、第二栅极116和第三栅极117可以在基板100的第一表面100a上彼此间隔开地设置。第一至第三栅极115、116和117的每个可以在平行于基板100的第一表面100a的第一方向dr1上延伸。第一至第三栅极115、116和117的每个可以是例如图2所示的电荷传输元件15的栅极、复位元件18的栅极和驱动元件17的栅极之一。

虽然如图3所示,三个栅极设置在基板100的第一表面100a上,但本发明构思不限于此。

虽然如图3所示,第一至第三栅极115、116和117设置在基板100的第一表面100a上,但本发明构思不限于此。在一些实施方式中,第一至第三栅极115、116和117的每个可以设置或掩埋在基板100中。

绝缘结构110可以设置在第一表面100a即基板100的前侧上。绝缘结构110可以包括金属线114和覆盖金属线114的绝缘夹层112。

绝缘夹层112可以包括例如硅氧化物、硅氮化物、硅氮氧化物、低k电介质材料或其组合。

金属线114可以包括例如铝(al)、铜(cu)、钨(w)、钴(co)和/或钌(ru),但本发明构思不限于此。

金属线114可以包括多个堆叠的金属线。虽然如图3所示,金属线114包括顺序地堆叠在基板100上的三个金属线,但本发明构思不限于此。

绝缘层105可以设置在基板100的第一表面100a与绝缘结构110之间。绝缘层105可以设置在基板100的第一表面100a上以覆盖第一至第三栅极115、116和117。绝缘层105可以包括例如硅氧化物、硅氮化物、硅氮氧化物、低k电介质材料或其组合。

钝化层138可以设置在基板100的第二表面100b即后侧上。钝化层138可以沿着基板100的第二表面100b延伸。例如,钝化层138可以接触基板100,即基板100的第二表面100b。钝化层138可以包括例如高k电介质材料。钝化层138可以包括非晶结构的材料。例如,钝化层138中包括的高k电介质材料的至少一部分可以具有非晶结构。然而,本发明构思不限于此。

滤色器150可以设置在钝化层138上。滤色器150可以设置在基板100的第二表面100b上以及在钝化层138与微透镜160之间。滤色器150可以包括红色滤色器、绿色滤色器和蓝色滤色器。

微透镜160可以设置在钝化层138上。微透镜160可以设置在顺序地堆叠于基板100的第二表面100b上的钝化层138和滤色器150上。微透镜160可以包括例如光敏树脂的有机材料或者无机材料。

平坦化层140可以设置在钝化层138与滤色器150之间。平坦化层140可以包括例如硅氧化物、硅氮化物、树脂或其组合。虽然如图3所示,平坦化层140由单层形成,但本发明构思不限于此。

第一隔离层120可以在第一栅极115与第二栅极116之间位于基板100中。此外,第一隔离层120可以在第二栅极116与第三栅极117之间位于基板100中。第一隔离层120可以设置在基板100的第一表面100a中的第一沟槽t1内。第一隔离层120的下表面120b可以接触绝缘层105。

虽然如图3和4所示,第一隔离层120完全填充第一沟槽,但本发明构思不限于此。此外,虽然如图3和4所示,第一隔离层120的上表面120a的第一宽度w1和下表面120b的宽度不同,但本发明构思不限于此。第一隔离层120的下表面120b可以靠近基板100的第一表面100a。第一隔离层120的上表面120a可以与基板100的第一表面100a和第二表面100b间隔开。

第一隔离层120可以包括例如硅氧化物、硅氮化物、硅碳化物、硅氧碳化物、硅氮氧化物和/或硅氧碳氮化物。

第二隔离层130可以在第一栅极115与第二栅极116之间以及在第二栅极116与第三栅极117之间设置于基板100中。第二隔离层130可以设置在第一隔离层120上。第二隔离层130可以垂直地重叠第一隔离层120。第二隔离层130可以在垂直于基板100的第一表面100a的第三方向dr3上延伸。第三方向dr3可以垂直于第一方向dr1和交叉第一方向dr1的第二方向dr2两者。第二隔离层130可以设置在第一沟槽t1上的第二沟槽t2中。第二沟槽t2的侧壁可以从第一沟槽t1延伸至基板100的第二表面100b。在一些实施方式中,第二沟槽t2可以与基板100的第二表面100b间隔开。

第二隔离层130的侧壁可以沿着第二沟槽t2的侧壁延伸至基板100的第二表面100b。第二隔离层130可以具有靠近基板100的第二表面100b的上表面130a、以及与基板100的第二表面100b间隔开的下表面130b。在一些实施方式中,第二隔离层130的上表面130a可以与基板100的第一表面100a和第二表面100b间隔开。

第二隔离层130可以包括与第一隔离层120的材料不同的材料。第二隔离层130可以包括具有改善的间隙填充性质的材料,例如多晶硅。然而,本发明构思不限于此。

第二隔离层130的下表面130b可以比第一隔离层120的上表面120a更靠近基板100的第二表面100b。因此,可以减小包括多晶硅的第二隔离层130与第一至第三栅极115、116和117的每个之间的电耦合。

第一沟槽钝化层135可以设置在第二沟槽t2中。第一沟槽钝化层135可以设置在第二隔离层130的侧壁与第二沟槽t2的侧壁之间(或者在第二隔离层130与基板100之间)以及在第二隔离层130与钝化层138之间。第一沟槽钝化层135可以覆盖第二隔离层130的侧壁和上表面130a。

虽然如图3和4所示,第一沟槽钝化层135沿第二沟槽t2的内表面共形地延伸,但本发明构思不限于此。

第一沟槽钝化层135可以包括与钝化层138相同的材料,例如高k电介质材料。在一些实施方式中,第一沟槽钝化层135可以包括与钝化层138的材料不同的材料。

第三隔离层125可以在第一隔离层120与第二隔离层130之间设置于第二沟槽t2中。第三隔离层125可以在第一隔离层120的上表面120a与第二隔离层130的下表面130b之间以及在第一隔离层120的上表面120a与第一沟槽钝化层135的下表面之间设置于第二沟槽t2中。

虽然如图3和4所示,第二隔离层130的下表面130b和第一沟槽钝化层135的下表面共平面,但本发明构思不限于此。

第三隔离层125可以包括与第一隔离层120的材料相同的材料,例如硅氧化物、硅氮化物、硅碳化物、硅氧碳化物、硅氮氧化物和/或硅氧碳氮化物。

第二隔离层130的下表面130b在第二方向dr2上的第二宽度w2可以小于第一隔离层120的上表面120a在第二方向dr2上的第一宽度w1。

第三隔离层125在第二方向dr2上的第三宽度w3可以小于第一隔离层120的上表面120a的第一宽度w1且大于第二隔离层130的第二宽度w2。

第二沟槽t2在第二方向dr2上的第二宽度tw2可以小于第一沟槽t1的(离基板100的第一表面100a最远的)表面在第二方向dr2上的第一宽度tw1。

第一沟槽t1在第三方向dr3上的第一深度(或高度)h1可以是第三隔离层125在第三方向dr3上的第二深度(或高度)的三倍以上。例如,第一沟槽t1中的第一隔离层120可以具有第一深度(或高度)h1,第一深度(或高度)h1是第一隔离层120的上表面120a与第二隔离层130的下表面130b之间的距离(即第二高度h2)的三倍以上。

当在此使用时,表述“第一深度h1是第二高度h2的三倍以上”意思是,第一隔离层120的上表面120a与第二隔离层130的下表面130b之间的距离(深度或高度差)h2是零至第一隔离层120的第一深度h1的1/3。

在一些实施方式中,第一深度h1可以是第二深度h2的三倍。在一些实施方式中,第二深度h2可以为零。

由于第二高度h2是第一高度h1的1/3或更小,因此可以改善第二沟槽t2中的间隙填充余量。

虽然以上描述了第一隔离层120和第二隔离层130设置在图像传感器的基板100中,但本发明构思不限于此。在一些实施方式中,根据本发明构思的隔离层可以设置在包括鳍型图案的半导体基板中。

在根据本发明构思的示例实施方式的图像传感器中,第二隔离层130的下表面130b可以相对于第一至第三栅极115、116和117比第一隔离层120的上表面120a设置得更高(或者离第一至第三栅极115、116和117比第一隔离层120的上表面120a隔开得更远),使得可以减小第二隔离层130与第一至第三栅极115、116和117的每个之间的电耦合。

图5至17示出根据示例实施方式的制造图像传感器的方法。

参照图5,第一掩模图案m1形成在基板100的第一表面100a上。

参照图6,基板100的第一表面100a使用第一掩模图案m1作为蚀刻掩模被蚀刻,以在基板100中形成第一沟槽t1。虽然如图6所示,第一沟槽t1的侧壁具有倾斜轮廓,但本发明构思不限于此。

参照图7,第一填充层121形成在第一掩模图案m1上和第一沟槽t1中。

第一填充层121可以包括例如硅氧化物、硅氮化物、硅碳化物、硅氧碳化物、硅氮氧化物和/或硅氧碳氮化物。

参照图8,第二掩模图案m2形成在第一填充层121上。第一填充层121和基板100使用第二掩模m2作为蚀刻掩模被蚀刻,以在基板100中形成第二沟槽t2。

第二沟槽t2可以穿过第一沟槽t1中的第一填充层121并延伸到第一沟槽t1下方的基板100中。第二沟槽t2可以被形成为具有比第一沟槽t1的第一宽度(见例如图4的tw1)小的第二宽度(见例如图4的tw2)。

参照图9,在去除第二掩模图案m2之后,第一沟槽钝化层135形成在第二沟槽t2的内表面上和第一填充层121上。第一沟槽钝化层135可以包括高k电介质材料。虽然如图9所示,第一沟槽钝化层135共形地形成在第二沟槽t2的内表面上和在第一填充层121上,但本发明构思不限于此。

参照图10,第一沟槽钝化层135被蚀刻以去除第一沟槽钝化层135的在第一填充层121上的部分。此时,第一沟槽钝化层135的在第二沟槽t2的侧壁上的另一部分可以被蚀刻,使得第二沟槽t2的侧壁的在第一沟槽t1下方的部分(或基板100的在第一沟槽t1下方的部分)可以与第二沟槽t2的侧壁的在第一沟槽t1中的另一部分一起被暴露。

参照图11,第二填充层131形成在第二沟槽t2的暴露侧壁、第一填充层121和第一沟槽钝化层135上。第二填充层131可以包括多晶硅。第二填充层131可以完全填充具有第一沟槽钝化层135的第二沟槽t2。

参照图12,第二填充层131被回蚀刻以去除第二填充层131的形成在第一填充层121上和第二沟槽t2的暴露侧壁上的部分,因而在第二沟槽t2中的第一沟槽钝化层135上形成第二隔离层130。通过以上回蚀刻工艺,第二隔离层130的上表面可以位于比第一沟槽t1的下表面更低的水平处,因而暴露第二沟槽t2的侧壁的一部分。虽然如图12所示,第一沟槽钝化层135的上表面和第二隔离层130的上表面共平面,但本发明构思不限于此。

参照图13,第三填充层122形成在第二沟槽t2的暴露侧壁、第一填充层121、第一沟槽钝化层135和第二隔离层130上。

第三填充层122可以包括与第一填充层121的材料相同的材料,例如硅氧化物、硅氮化物、硅碳化物、硅氧碳化物、硅氮氧化物和/或硅氧碳氮化物。

参照图14,平坦化工艺(例如化学机械抛光工艺)被执行以去除第一填充层121的一部分、第三填充层122的一部分和第一掩模图案m1。因此,基板100的第一表面100a可以被暴露。

参照图15,第一沟槽t1中的第一填充层121和第三填充层122在第一沟槽t1中的部分被定义为第一隔离层120,第三填充层122的在第二沟槽t2中的另一部分被定义为第三隔离层125。第一隔离层120和第三隔离层125可以包括相同的材料。

光电转换元件pd形成在基板100中。光电转换元件pd可以通过离子注入工艺形成,但本发明构思不限于此。虽然如图15所示,光电转换元件pd靠近基板100的第一表面100a形成,但本发明构思不限于此。

第一栅极115、第二栅极116和第三栅极117形成在基板100的第一表面100a上。第一至第三栅极115、116和117的每个可以形成为不重叠第一隔离层120。第一隔离层120可以设置在第一栅极115与第二栅极116之间以及在第二栅极116与第三栅极117之间。

绝缘层105被形成以覆盖基板100的第一表面100a、第一至第三栅极115、116和117、以及第一隔离层120。绝缘层105可以包括例如硅氧化物、硅氮化物、硅氮氧化物、低k电介质材料或其组合。

参照图16,包括绝缘夹层112和金属线114的绝缘结构110形成在绝缘层105上。

参照图17,基板100的一部分被去除,使得基板100的厚度减小。例如,在基板100被倒转使得基板100的第二表面100b面向上之后,可以执行平坦化工艺以去除基板100的一部分。通过以上平坦化工艺,第二沟槽t2中的第一沟槽钝化层135可以被暴露。

钝化层138形成在基板100的第二表面100b上。钝化层138可以通过原子层沉积、物理气相沉积和/或化学气相沉积形成。平坦化层140形成在钝化层138上。

接着,滤色器150(见图3)和微透镜160(见图3)形成在平坦化层140上。因此,可以制造图3所示的图像传感器。

图18示出根据示例实施方式的图像传感器。图19是图18的部分b的放大图。下面将主要描述本示例实施方式与参照图3描述的示例实施方式之间的差异。

参照图18和19,在根据本发明构思的示例实施方式的图像传感器中,第一隔离层120的上表面120a接触第二隔离层130的下表面130b。例如,第一隔离层120的上表面120a可以与第二隔离层130的下表面130b共平面。

第一沟槽钝化层135可以沿着第二沟槽t2的侧壁延伸,以不暴露第二沟槽t2的侧壁。第二隔离层130可以设置在第一沟槽钝化层135上并完全填充第二沟槽t2。第一沟槽钝化层135的下表面可以接触第一隔离层120的上表面120a。

图20示出根据示例实施方式的图像传感器。下面将主要描述本示例实施方式与参照图3描述的示例实施方式之间的差异。

参照图20,在根据本发明构思的示例实施方式的图像传感器中,第二沟槽t2设置在基板100中,同时与基板100的第二表面100b间隔开。

第一隔离层220和第三隔离层225可以具有与图3所示的第一隔离层120和第三隔离层125类似的结构。

第二沟槽t2可以不延伸到基板100的第二表面100b并且以预定深度设置在基板100中。因此,沿第二沟槽t2的内表面延伸的第一沟槽钝化层235可以不接触钝化层138。

第二隔离层230可以具有比图3所示的第二隔离层130的深度小的深度。

图21示出根据示例实施方式的图像传感器。下面将主要描述本示例实施方式与参照图3描述的示例实施方式之间的差异。

参照图21,在根据本发明构思的示例实施方式的图像传感器中,第一隔离层320靠近基板100的第二表面100b设置。

第一沟槽t1可以设置在基板100的第二表面100b中。第二沟槽t2可以从第一隔离层320的下表面320b延伸到基板100的第一表面100a。

第二隔离层330的上表面330a可以比第一隔离层320的下表面320b更靠近基板100的第一表面100a。

第三隔离层325可以设置在第二隔离层330与第一隔离层320之间以及在包围第二隔离层330的第一沟槽钝化层335与第一隔离层320之间。

图22示出根据示例实施方式的图像传感器。下面将主要描述本示例实施方式与参照图3描述的示例实施方式之间的差异。

参照图22,在根据本发明构思的示例实施方式的图像传感器中,第四隔离层530在基板100中设置于第二隔离层430上。第五隔离层520在基板100中设置于第四隔离层530上。

第四沟槽t4可以在基板100中设置于第二沟槽t2上。第三沟槽t3可以在基板100中设置于第四沟槽t4上。设置在第三沟槽t3中的第五隔离层520可以接触钝化层138。

第一沟槽t1可以在结构上与第三沟槽t3成对称关系。第四沟槽t4可以在结构上与第二沟槽t2成对称关系。

第三沟槽t3中的第五隔离层520可以在结构上与第一沟槽t1中的第一隔离层420成对称关系。设置在第四沟槽t4中的第四隔离层530、第六隔离层525和第二沟槽钝化层535中的相应层可以在结构上与设置在第二沟槽t2中的第二隔离层430、第三隔离层425和第一沟槽钝化层435中的相应层成对称关系。

第五隔离层520可以包括与第一隔离层420的材料相同的材料,例如硅氧化物、硅氮化物、硅碳化物、硅氧碳化物、硅氮氧化物和/或硅氧碳氮化物。第四隔离层530可以包括与第二隔离层430的材料相同的材料,例如多晶硅。

第二隔离层430的上表面上的第一沟槽钝化层435可以接触第四隔离层530的下表面上的第二沟槽钝化层535。

第五隔离层520的下表面520b可以比第四隔离层530的上表面530a更靠近基板100的第二表面100b。

图23示出根据示例实施方式的图像传感器。下面将主要描述本示例实施方式与参照图3描述的示例实施方式之间的差异。

参照图23,在根据本发明构思的示例实施方式的图像传感器中,第四隔离层730在基板100中设置于第二隔离层630上。第五隔离层720在基板100中设置于第四隔离层730上。第二隔离层630和第四隔离层730彼此垂直地间隔开。

第四沟槽t4可以在基板100中设置于第二沟槽t2上。第三沟槽t3可以在基板100中设置于第四沟槽t4上。设置在第三沟槽t3中的第五隔离层720可以接触钝化层138。

第一沟槽t1可以在结构上与第三沟槽t3成对称关系。第四沟槽t4可以在结构上与第二沟槽t2成对称关系。

第三沟槽t3中的第五隔离层720可以在结构上与第一沟槽t1中的第一隔离层620成对称关系。设置在第四沟槽t4中的第四隔离层730、第六隔离层725和第二沟槽钝化层735中的相应层可以与设置在第二沟槽t2中的第二隔离层630、第三隔离层625和第一沟槽钝化层635中的相应层成对称关系。

第五隔离层720可以包括与第一隔离层620的材料相同的材料,例如硅氧化物、硅氮化物、硅碳化物、硅氧碳化物、硅氮氧化物和/或硅氧碳氮化物。第四隔离层730可以包括与第二隔离层630的材料相同的材料,例如多晶硅。

第二隔离层630的上表面上的第一沟槽钝化层635和第四隔离层730的下表面上的第二沟槽钝化层735可以彼此垂直地间隔开。

第五隔离层720的下表面720b可以比第四隔离层730的上表面730a更靠近基板100的第二表面100b。

虽然已经参照本发明构思的示例实施方式显示和描述了本发明构思,但是本领域普通技术人员将理解,可以对本发明构思进行形式和细节上的各种改变而不背离如由所附权利要求阐述的本发明构思的精神和范围。

本申请要求享有2017年10月13日向韩国知识产权局提交的韩国专利申请第10-2017-0133550号的优先权,其公开通过引用全文在此合并。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1