半导体装置封装及其制造方法与流程

文档序号:23799801发布日期:2021-02-02 12:20阅读:86来源:国知局
半导体装置封装及其制造方法与流程

[0001]
本公开涉及一种半导体装置封装及其制造方法,且涉及一种包含部分嵌入衬底的空腔中并由包封层包封的堆叠结构的半导体装置封装及其制造方法。


背景技术:

[0002]
堆叠裸片结构具有较厚的厚度,其限制半导体装置封装的小型化。已尝试通过在衬底中嵌入半导体裸片来减小半导体装置封装的厚度,然而,所嵌入的半导体裸片无法很好地成型且模制化合物可能污染衬底的接合垫。另外,需要插入件来使半导体裸片互连,这增加了半导体装置封装的成本及厚度。


技术实现要素:

[0003]
在一些实施例中,一种半导体装置封装包含衬底、堆叠结构及包封层。衬底包含电路层、第一表面和与第一表面相对的第二表面。衬底限定穿过所述衬底的至少一个空腔,及从第二表面凹入并部分暴露电路层的至少一个凹部。堆叠结构包含安置于第一表面上并电性连接于电路层上的第一半导体裸片,及堆叠在第一半导体裸片上并电性连接到第一半导体裸片的至少一个第二半导体裸片。第二半导体裸片至少部分插入空腔中。包封层安置在空腔中且至少包封第二半导体裸片。包封层进一步包含突出空腔并部分地覆盖衬底的第二表面的突出部分。
[0004]
在一些实施例中,一种半导体装置封装包含衬底、堆叠结构及包封层。衬底包含电路层、第一表面和与第一表面相对的第二表面。衬底限定穿过所述衬底的至少一个空腔。堆叠结构包含安置于第一表面上并电性连接于电路层上的第一半导体裸片,及堆叠于第一半导体裸片上并电性连接到第一半导体裸片的至少一个第二半导体裸片。第二半导体裸片至少部分插入空腔中。包封层安置在空腔中且至少完全地包封第二半导体裸片。
[0005]
在一些实施例中,一种用于制造半导体装置封装的方法包含以下步骤。接收限定空腔的衬底。接收包含第一半导体裸片和堆叠于第一半导体裸片上的至少一个第二半导体裸片的堆叠结构。利用至少部分插入空腔中的第二半导体裸片将第一半导体裸片接合到衬底的第一表面。将模制材料填充于空腔中以在空腔中形成包封层,从而至少完全地包封第二半导体裸片。
附图说明
[0006]
结合附图阅读以下详细描述易于理解本公开的一些实施例的各方面。各种结构可能未按比例绘制,且各种结构的尺寸可出于论述的清楚起见而任意增大或减小。
[0007]
图1是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0008]
图1a是根据本公开的一些实施例的图1的半导体装置封装的仰视图。
[0009]
图2a是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0010]
图2b是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0011]
图2c是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0012]
图2d是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0013]
图2e是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0014]
图2f是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0015]
图2g是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0016]
图2h是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0017]
图2i是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0018]
图3是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0019]
图3a是根据本公开的一些实施例的图3的半导体装置封装的仰视图。
[0020]
图4是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0021]
图5a、图5b、图5c、图5d和图5e说明根据本公开的一些实施例的制造半导体装置封装的操作。
[0022]
图6是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0023]
图7是根据本公开的一些实施例的半导体装置封装的横截面视图。
[0024]
图8a、图8b、图8c、图8d和图8e说明根据本公开的一些实施例的制造半导体装置封装的操作。
具体实施方式
[0025]
以下公开内容提供用于实施所提供主题的不同特征的许多不同实施例或实例。下文描述组件和布置的具体实例来阐释本公开的某些方面。当然,这些只是实例且并不意图为限制性的。举例来说,在以下描述中,第一特征形成于第二特征上方或上可包含其中第一特征和第二特征直接地形成或安置的实施例,且还可包含其中额外特征形成或安置在第一特征与第二特征之间使得第一特征和第二特征并不直接接触的实施例。另外,本公开可以在各种实例中重复附图标号及/或字母。此重复是出于简化和清楚的目的,且本身并不规定所论述的各种实施例和/或配置之间的关系。
[0026]
如本文中所使用,为易于描述,可在本文中使用如“在

下面”、“在

下方”、“下部”、“在

上方”、“上部”、“左侧”、“右侧”和其类似物的空间相对术语来描述如图中所说明的一个元件或特征与另一元件或特征的关系。除图中所描绘的定向之外,空间相对术语意图涵盖装置在使用或操作中的不同定向。装置可以其它方式定向(旋转90度或处于其它定向),且本文中所使用的空间相关描述词也可相应地进行解释。应理解,当元件被称为“连接到”或“耦接到”另一元件时,其可直接连接或耦接到所述另一元件,或可存在介入元件。
[0027]
如本文中所使用,术语“与...齐平”可用于描述一个元件或特征的表面与另一元件或特征的表面基本上共面。如本文中所使用,术语“与...对准”可用于描述一个元件或特征的表面与另一元件或特征的表面基本上共面。
[0028]
图1是根据本公开的一些实施例的半导体装置封装1的横截面视图,且图1a是根据本公开的一些实施例的图1的半导体装置封装1的仰视图。如图1、图1a中所展示,半导体装置封装1包含衬底10、堆叠结构20和包封层50。衬底10包含第一表面101(例如上表面)和第二表面102(例如与第一表面101相对的底表面)。衬底10包含电路层12。在一些实施例中,衬底10的基底材料可包含介电材料、绝缘材料或半导体材料。举例来说,衬底10可包含有机衬
底,例如核心衬底、无核心衬底或其它合适的衬底。在一些实施例中,电路层12可包含堆叠于其上且彼此电性连接的一或多个导电层12c。电路层12可进一步包含安置在第二表面102上、与所述第二表面邻近安置或嵌入所述第二表面中且通过所述第二表面暴露的接合垫(其也可称为接触垫、凸块下金属(ubm)或其组合)12p1,以及安置在第一表面101上、与所述第一表面邻近安置或嵌入所述第一表面中且通过所述第一表面暴露的接合垫(其也可称为接触垫、凸块下金属(ubm)或其组合)12p2。接合垫12p1和接合垫12p2可电性连接到导电层12c。衬底10可限定穿过所述衬底10的至少一个空腔10c。空腔10c可包含如图1a所示的多边形形状例如矩形形状、圆形形状或其它形状。衬底10可进一步限定从第二表面102凹入且部分暴露电路层12的至少一个凹部10r。举例来说,凹部10r可部分暴露电路层12的接合垫12p1。凹部10r可包含如图1a所示的圆形形状、多边形形状(例如矩形形状)或其它形状。在一些实施例中,接合垫12p1的周边区域可由衬底10覆盖,且接合垫12p1的中心区域可通过衬底10暴露。在一些实施例中,接合垫12p1可通过凹部10r从衬底10的第二表面102凹入。在一些实施例中,接合垫12p2可基本上与衬底10的第一表面101齐平。凹部10r可包含靠近空腔10c的第一侧向边缘10r1和远离空腔10c的第二侧向边缘10r2。
[0029]
堆叠结构20包含至少一个第一半导体裸片30和至少一个第二半导体裸片40。第一半导体裸片安置于衬底10的第一表面101上并且在电路层12上电性连接。第二半导体裸片40堆叠于第一半导体裸片30上并电性连接到第一半导体裸片30。第二半导体裸片40至少部分插入空腔10c中。举例来说,第二半导体裸片40可部分或完全插入空腔10c中,以使得可减小半导体装置封装1的厚度.在一些实施例中,第一半导体裸片30和第二半导体裸片40可包含不同类型的半导体裸片。举例来说,第一半导体裸片30可包含片上系统(soc)裸片,且至少一个第二半导体裸片40可包含存储器裸片,例如高带宽存储器(hbm)裸片。然而,第一半导体裸片30和第二半导体裸片40各自可包含主动裸片或被动裸片。
[0030]
半导体装置1可进一步包含多个互连结构32,所述多个互连结构安置于衬底10的第一表面101与第一半导体裸片30之间并将第一半导体裸片30电性连接到电路层12。在一些实施例中,互连结构32可例如但不限于包含导电凸块321和焊料322。导电凸块321(例如微凸块、导电柱、导电螺柱或类似物)可安置在第一半导体裸片30上并电性连接到所述第一半导体裸片30。焊料322(例如焊料凸块、焊膏或类似物)可安置于导电凸块321与接合垫12p2之间并将导电凸块321电性连接到接合垫12p2。在一些实施例中,导电凸块321和焊料322的方位可互换,且互连结构32可另外包含其它导电结构,例如ubm或类似物。
[0031]
堆叠结构20可包含袋鼠裸片(kangaroo die)结构,其中第一半导体裸片30和第二半导体裸片40在插入空腔10c中之前事先接合且彼此电性连接。在一些实施例中,第一半导体裸片30可配置为母裸片,且第二半导体裸片40可配置为子裸片。第一半导体裸片30和第二半导体裸片40各自可包含集成电路(ic)。第一半导体裸片30和第二半导体裸片40各自可包含具有可兼容的线宽/线距(l/s)和间距的重布层(rdl),且因此第一半导体裸片30和第二半导体裸片40可直接地彼此连通。第一半导体裸片30和第二半导体裸片40可通过半导体制作和设备形成,且第一半导体裸片30和第二半导体裸片40的l/s可减小到例如小于约10μm/约102μm或甚至约2μm/约2μm。第一半导体裸片30与第二半导体裸片40之间的电性连接可以是其中可省略额外的插入件或互连衬底的无衬底连接。因此,可减小电气传输路径以及堆叠结构20的厚度,且可增加i/o连接。在一些实施例中,第一半导体裸片30的主动表面(即
前表面)30a面向第二半导体裸片40的主动表面40a。半导体装置1可进一步包含多个导电结构34,所述多个导电结构安置于第二半导体裸片40的主动表面40a与第一半导体裸片30的主动表面30a之间并将第二半导体裸片40电性连接到第一半导体裸片30。
[0032]
在一些实施例中,导电结构34可例如但不限于包含导电凸块341和焊料342。导电凸块341(例如微凸块、导电柱、导电螺柱或类似物)可安置于第二半导体裸片40的主动表面40a上并且电性连接到第二半导体裸片40的主动表面40a。焊料342(例如焊料凸块、焊膏或类似物)可安置于导电凸块341与第一半导体裸片30的主动表面30a之间并将导电凸块342电性连接到第一半导体裸片30。在一些实施例中,导电凸块341和焊料342的方位可互换,且导电结构34可另外包含其它导电结构,例如凸块下金属(ubm)或类似物。因为可减小第一半导体裸片30和第二半导体裸片40的l/s,所有导电结构34可包含微导电结构。因此,可提高导电结构34的产量和密度。
[0033]
在一些实施例中,导电结构34的熔点与互连结构32的熔点不同。举例来说,导电结构34的熔点比互连结构32的熔点更高,使得导电结构34在互连结构32的回流工艺期间并未软化或熔化。在一些实施例中,导电结构34的焊料342的熔点比互连结构32的焊料322的熔点更高。举例来说,导电结构34的焊料342的熔点高于约280℃或高于300℃,且互连结构32的焊料322的熔点低于约280℃或低于260℃。焊料342的材料的实例可包含金(au)和锡(sn)的掺杂物,且焊料322的材料的实例可包含锡(sn)和铅(pb)的掺杂物或锡(sn)、银(ag)和铜(cu)的掺杂物。
[0034]
包封层50安置在空腔10c中,且至少包封第二半导体裸片40。包封层50可完全地包封第二半导体裸片40。举例来说,包封层50可包封第二半导体裸片40的主动表面40a、被动表面(即背面)40b和侧壁40c。包封层50可配置为模制底填充物(muf),并安置于半导体裸片30与第二半导体裸片40之间以包封导电结构34。包封层50可进一步包封第一半导体裸片30的侧壁30c。包封层50还可包封第一半导体裸片30的被动表面30b。包封层50的材料可包含模制材料,例如环氧树脂或类似物。在一些实施例中,包封层50可进一步包含填充剂,例如氧化硅填充剂或类似物。
[0035]
包封层50进一步包含突出空腔10c且至少部分覆盖衬底102的第二表面102的突出部分50p。接合垫12p1可在竖直突出方向p上与包封层50的突出部分50p部分交叠。在一些实施例中,包封层50的突出部分50p的第一边缘50p1基本上与凹部10r的第一侧向边缘10r1对准。如图1a中所展示,不同凹部10r的第一侧向边缘50p1的长度和形状可不同。举例来说,凹部10r(例如对应于空腔10c的拐角10c1的凹部10r)的第一侧向边缘10r1可以是凹部10r周长的四分之一,而凹部10r(例如对应于空腔10c的一侧10c2的凹部10r)的第一侧向边缘10r1可以是凹部10r的周长的一半。在一些实施例中,包封层50的突出部分50p可包含非平面表面50s。举例来说,非平面表面50s可包含凸面。在一些其它实施例中,非平面表面50s可包含凹面、粗糙表面或其它规则或不规则形状。在一些其它实施例中,包封层50的突出部分50p可包含平面表面或平面表面和非平面表面的组合。
[0036]
在本公开的一些实施例中,半导体装置封装1包含堆叠结构20,所述堆叠结构部分插入衬底10的空腔10c中以使得可减小半导体装置封装1的厚度。堆叠结构20通过包封层50包封和保护,且因此可提高半导体装置封装1的可靠性。堆叠结构20包含彼此堆叠且彼此电性连接的第一半导体裸片30和第二半导体裸片40。第一半导体裸片30与第二半导体裸片40
之间的电性连接可以是其中可省略额外的插入件或互连衬底的无衬底连接。因此,可缩短堆叠结构20的电传输路径,可进一步减小半导体装置封装1的厚度,且可增加i/o连接。
[0037]
本公开的半导体装置封装和制造方法不限于上述实施例,且可根据其它实施例来实施。为了简化描述且出于方便在本公开的各种实施例之间进行比较,以下实施例中的类似组件标记有相同标号,且可能并不过多地加以描述。
[0038]
图2a为根据本公开的一些实施例的半导体装置封装2a的横截面视图。相比于图1中的半导体装置封装1,半导体装置封装2a可进一步包含至少一个电导体14,所述电导体安置于衬底10的第二表面102上且通过凹部10r电性连接到电路层12。在一些实施例中,电导体14可包含焊球或类似物。
[0039]
图2b为根据本公开的一些实施例的半导体装置封装2b的横截面视图。相比于图2a中的半导体装置封装2a,半导体装置封装2b可进一步包含封装衬底60,例如印刷电路板(pcb)或类似物。衬底10可通过电导体14接合到封装衬底60。突出部分50p可与封装衬底60接触或与封装衬底60隔开。
[0040]
图2c为根据本公开的一些实施例的半导体装置封装2c的横截面视图。相比于图1中的半导体装置封装1,包封层50可暴露第一半导体裸片30的被动表面30b。半导体装置封装2c可进一步包含散热层62,所述散热层安置于第一半导体裸片30的被动表面30b上以提高散热效果。在一些实施例中,可选择散热层62的热膨胀系数(cte)、弹性模量和/或厚度以减轻压力和弯曲。散热层62的材料可包含例如金属的导电材料、绝缘材料或其它合适的材料。
[0041]
图2d为根据本公开的一些实施例的半导体装置封装2d的横截面视图。相比于图1中的半导体装置封装1,半导体装置封装2d可包含底填充物层33,所述底填充物层安置于第二半导体裸片40的主动表面40a与第一半导体裸片30的主动表面30a之间且包围导电结构34。在一些实施例中,互连结构32的熔点可与导电结构34的熔点相同或不同。举例来说,互连结构32的焊料322的熔点可与导电结构34的焊料342的熔点相同或不同。包围导电结构34的底填充物层33可防止导电结构34在互连结构32的回流工艺期间变形。
[0042]
图2e为根据本公开的一些实施例的半导体装置封装2e的横截面视图。相比于图1中的半导体装置封装1,堆叠结构20可包含堆叠于第一半导体裸片30上的两个或更多个第二半导体裸片40。在一些实施例中,第二半导体裸片40可安置在相同空腔10c中。在一些实施例中,半导体裸片40可在基本上相同水平处并列布置,且第二半导体裸片40中的每一个可通过第一半导体裸片30彼此连通。
[0043]
图2f为根据本公开的一些实施例的半导体装置封装2f的横截面视图。相比于图2e中的半导体装置封装2e,多个第二半导体裸片40可安置在不同空腔10c中且电性连接到相同的第一半导体裸片30。
[0044]
图2g为根据本公开的一些实施例的半导体装置封装2g的横截面视图。相比于图1中的半导体装置封装1,第一半导体裸片30的主动表面30a面向第二半导体裸片40的被动表面40b。例如,第二半导体裸片40的被动表面40b可通过裸片附接膜(daf)35附接到第一半导体裸片30的主动表面30a。半导体装置封装2g可包含接线36代替导电结构34,以将第二半导体裸片40电性连接到第一半导体裸片30。
[0045]
图2h为根据本公开的一些实施例的半导体装置封装2h的横截面视图。相比于图2g
中的半导体装置封装2g,堆叠结构20可包含堆叠于第一半导体裸片30上的两个或更多个第二半导体裸片40。在一些实施例中,第二半导体裸片40可安置在相同空腔10c中。在一些实施例中,半导体裸片40可在基本上相同的水平处并列布置,且第二半导体裸片40中的每一个可通过接线36的部分电性连接到第一半导体裸片30。第二半导体裸片40还可通过接线36的另一部分彼此连通。
[0046]
图2i为根据本公开的一些实施例的半导体装置封装2i的横截面视图。相比于图2h中的半导体装置封装2h,堆叠结构20可包含彼此堆叠的两个或更多个第二半导体裸片40。第二半导体裸片40的第一组401通过导电结构34电性连接到第一半导体裸片30,且第二半导体裸片40的第一组401的主动表面40a面向第一半导体裸片30的主动表面30a。第二半导体裸片40的第二组402可堆叠于第二半导体裸片40的第一组401上,且第二半导体裸片40的第二组402的被动表面40b面向第二半导体裸片40的第一组401的被动表面40b。第二半导体裸片40的第二组402可电性连接到第二半导体裸片40的第一组401和/或通过接线36电性连接到第一半导体裸片30。
[0047]
图3是根据本公开的一些实施例的半导体装置封装3的横截面视图,且图3a是根据本公开的一些实施例的图3的半导体装置封装5的仰视图。相比于图1中的半导体装置封装1,包封层50的突出部分50p可向外延伸以便进一步安置于凹部10r的第二侧向边缘10r2与衬底10的边界10e之间。突出部分50p可包含邻近凹部10r的第一侧向边缘10r1的第一边缘50p1,及邻近凹部10r的第二侧向边缘10r2的第二边缘50p2。在一些实施例中,突出部分50p的第一边缘50p1基本上与凹部10r的第一侧向边缘10r1对准,且突出部分50p的第二边缘50p2基本上与凹部10r的第二侧向边缘10r2对准。突出部分50p的外边缘50pe可基本上与衬底10的边界10e对准,或可从衬底10的边界10e凹入。半导体装置封装3可经修改以进一步包含散热层62和/或底填充物层33,从而改变第一半导体裸片30与第二半导体裸片40之间的连接,以及以类似于如图2a-2i中所示的实施例的方式改变第二半导体裸片40相对于空腔10c的方位。
[0048]
图4是根据本公开的一些实施例的半导体装置封装4的横截面视图。相比于图3中的半导体装置封装3,半导体装置封装4可进一步包含至少一个电导体14,所述电导体安置于衬底10的第二表面102上且通过凹部10r电性连接到电路层12。在一些实施例中,电导体14可包含焊球或类似物。在一些实施例中,半导体装置封装4可进一步包含封装衬底60,例如印刷电路板或类似物。半导体装置封装4可经修改以进一步包含散热层62和/或底填充物层33,从而改变第一半导体裸片30与第二半导体裸片40之间的连接,以及以类似于如图2a-2i中所示的实施例的方式改变第二半导体裸片40相对于空腔10c的方位。
[0049]
图5a、图5b、图5c、图5d和图5e说明根据本公开的一些实施例的制造半导体装置封装的操作。如图5a中所展示,接收衬底10。衬底10可包含预先形成的电路层12。衬底10限定穿过所述衬底10的至少一个空腔10c。衬底10可进一步包含电路层12。电路层12可包含邻近衬底10的第二表面102的接合垫12p1和邻近衬底10的第一表面101的接合垫12p2。在一些实施例中,接合垫12p1嵌入衬底10中且未从第二表面102暴露。在一些其它实施例中,接合垫12p1可从衬底10的第二表面102暴露但覆盖有暂时性钝化层。接合垫12p2可从衬底10的第一表面101暴露。在一些实施例中,支撑件70附接到衬底10的第二表面102以密封空腔10c的底部。在一些实施例中,支撑件70可包含但不限于柔性支撑件。举例来说,柔性支撑件可包
含条带,例如味之素堆积膜(ajinomoto build-up film,abf)或类似物。
[0050]
如图5b中所展示,接收堆叠结构20。堆叠结构20可包含第一半导体裸片30和堆叠于第一半导体裸片40上并电性连接第一半导体裸片40的至少一个第二半导体裸片40。第一半导体裸片30和第二半导体裸片40可通过导电结构34接合。在一些实施例中,底填充物层33可形成于第一半导体裸片30与第一半导体裸片40之间并包围导电结构34。在一些实施例中,例如当导电结构34的焊料342的熔点高于互连结构32的焊料322的熔点时,可省略底填充物层33。第一半导体裸片30和第一半导体裸片40可通过导电结构34通过直接接合(例如共熔接合)进行接合。举例来说,导电凸块341可通过例如电镀在第二半导体裸片40上形成,且焊料342可通过例如电镀在导电凸块341上形成。第一半导体裸片30和第一半导体裸片40可随后通过回流工艺接合。
[0051]
如图5c中所展示,第一半导体裸片30利用至少部分插入空腔10c中的第二半导体裸片40接合到衬底10的第一表面101。在一些实施例中,第一半导体裸片30通过互连结构32接合到衬底10并电性连接到从衬底10的第一表面101暴露的接合垫12p2。第一半导体裸片30和衬底10可通过互连结构32通过直接接合(例如共熔接合)进行接合。举例来说,导电凸块321可通过例如电镀在第一半导体裸片30上形成,且焊料322可通过例如电镀在导电凸块321上形成。第一半导体裸片30和衬底10可随后通过回流工艺接合。包围导电结构34的底填充物层33可防止导电结构34(例如导电结构34的焊料342)在互连结构32的回流工艺期间变形。或者或另外,导电结构34的焊料342的熔点高于互连结构32的焊料322的熔点,使得导电结构34(例如导电结构34的焊料342)并不在互连结构32的回流工艺期间熔化。
[0052]
如图5d中所展示,在空腔10c中填充模制材料(例如环氧树脂)以在空腔10c形成包封层50,从而包封第二半导体裸片40。举例来说,包封层50至少包封第二半导体裸片40的被动表面40b和侧壁40c。在一些实施例中,包封层50可基本上与衬底10的第二表面102齐平。在一些实施例中,模制材料可进一步形成于衬底10的第二表面102与支撑件70之间,使得包封层50可具有至少部分覆盖衬底10的第二表面102的突出部分50p。在一些实施例中,模制材料能进一步侧向展开,使得突出部分50p可完全覆盖衬底10的第二表面102。在一些实施例中,具有高压的模制材料可推压支撑件70,并在支撑件70与衬底10的第二表面102之间形成突出部分50p,以及在空腔10c中形成包封层50。由于电路层12的接合垫12p1由衬底10覆盖,因此可防止接合垫12p1被模制材料污染。
[0053]
如图5e中所展示,在形成包封层50之后,从衬底10的第二表面102去除支撑件70。突出部分50p和衬底10随后部分地从第二表面102中去除以形成至少部分暴露电路层12(例如接合垫12p1)的凹部10r,形成如图2d所示的半导体装置封装2d。在一些实施例中,突出部分50p和衬底10可通过激光钻孔部分地去除。在一些其它实施例中,突出部分50p和衬底10可通过机械钻孔、蚀刻或其它合适的工艺部分地去除。
[0054]
图6是根据本公开的一些实施例的半导体装置封装5的横截面视图。相比于图1中的半导体装置封装1,半导体装置封装5的包封层50可安置在空腔10c中以在不突出空腔10c的情况下包封第二半导体裸片40。在一些实施例中,包封层50可至少完全地包封第二半导体裸片40。举例来说,包封层50可基本上与衬底10的第二表面102齐平。接合垫12p1可从衬底10的第二表面102暴露。在一些实施例中,接合垫12p1可基本上与衬底10的第二表面102齐平。在一些实施例中,电导体14可安置于接合垫12p1上。在一些实施例中,衬底10可通过
电导体14进一步接合到封装衬底60。
[0055]
图7是根据本公开的一些实施例的半导体装置封装6的横截面视图。相比于图6中的半导体装置封装5,接合垫12p1可通过凹部10r从衬底10的第二表面102暴露。
[0056]
图8a、图8b、图8c、图8d和图8e说明根据本公开的一些实施例的制造半导体装置封装的操作。如图8a中所展示,接收衬底10。衬底10可包含预先形成的电路层12。衬底10限定穿过所述衬底10的至少一个空腔10c。衬底10可进一步包含嵌入电路层12。电路层12可包含邻近衬底10的第二表面102的接合垫12p1和邻近衬底10的第一表面101的接合垫12p2。在一些实施例中,接合垫12p1嵌入衬底10中且未从第二表面102暴露。在一些其它实施例中,接合垫12p1可从衬底10的第二表面102暴露。接合垫12p2可从衬底10的第一表面101暴露。在一些实施例中,支撑件70附接到衬底10的第二表面102以密封空腔10c的底部。在一些实施例中,支撑件70可包含但不限于刚性支撑件。举例来说,刚性支撑件可包含金属膜,例如铜箔。
[0057]
如图8b中所展示,接收堆叠结构20。堆叠结构20可包含第一半导体裸片30和堆叠于第一半导体裸片40上并电性连接第一半导体裸片40的至少一个第二半导体裸片40。第一半导体裸片30和第二半导体裸片40可通过导电结构34接合。在一些实施例中,底填充物层33可形成于第一半导体裸片30与第一半导体裸片40之间并包围导电结构34。在一些实施例中,例如当导电结构34的焊料342的熔点高于互连结构32的焊料322的熔点时,可省略底填充物层33。第一半导体裸片30和第一半导体裸片40可通过导电结构34通过直接接合(例如共熔接合)进行接合。举例来说,导电凸块341可通过例如电镀在第二半导体裸片40上形成,且焊料342可通过例如电镀在导电凸块341上形成。第一半导体裸片30和第一半导体裸片40可随后通过回流工艺接合。
[0058]
如图8c中所展示,第一半导体裸片30利用至少部分插入空腔10c中的第二半导体裸片40接合到衬底10的第一表面101。在一些实施例中,第一半导体裸片30通过互连结构32接合到衬底10,并电性连接到从衬底10的第一表面101暴露的接合垫12p2。第一半导体裸片30和衬底10可通过互连结构32通过直接接合(例如共熔接合)进行接合。举例来说,导电凸块321可通过例如电镀在第一半导体裸片30上形成,且焊料322可通过例如电镀在导电凸块321上形成。第一半导体裸片30和衬底10可随后通过回流工艺接合。包围导电结构34的底填充物层33可防止导电结构34(例如导电结构34的焊料342)在互连结构32的回流工艺期间变形。或者或另外,导电结构34的焊料342的熔点高于互连结构32的焊料322的熔点,使得导电结构34(例如导电结构34的焊料342)并不在互连结构32的回流工艺期间熔化。
[0059]
如图8d中所展示,将模制材料(例如环氧树脂)填充在空腔10c中以在空腔10c中形成包封层50,从而至少完全地包封第二半导体裸片40。举例来说,包封层50至少包封第二半导体裸片40的被动表面40b和侧壁40c。在一些实施例中,包封层50可被支撑件70阻挡且基本上与衬底10的第二表面102齐平。
[0060]
如图8e中所展示,在形成包封层50之后,从衬底10的第二表面102去除支撑件70。在一些实施例中,在去除支撑件70之后将接合垫12p1嵌入衬底10中,且可对衬底10的第二表面102执行薄化工艺以暴露接合垫12p1,从而形成如图6所示的半导体装置封装5。薄化工艺可包含蚀刻、研磨或其它合适的工艺。在一些其它实施例中,可在去除支撑件70之前从衬底10的第二表面102暴露接合垫12p1,且可省略薄化工艺。在一些实施例中,可在接合垫
12p1上形成电导体14。在一些实施例中,衬底10可通过电导体14进一步接合到封装衬底60。在一些其它实施例中,可在去除支撑件70之后对衬底10执行图案化工艺,以形成暴露接合垫12p1的凹部10r。因此,可形成如图7所示的半导体装置封装6。
[0061]
在本公开的一些实施例中,半导体装置封装包含堆叠结构,所述堆叠结构部分插入衬底的空腔中以使得可减小半导体装置封装的厚度。堆叠结构由包封层包封及保护,且因此可提高半导体装置封装的可靠性。堆叠结构包含彼此堆叠且彼此电性连接的第一半导体裸片30和第二半导体裸片40。第一半导体裸片与第二半导体裸片之间的电性连接可以是其中可省略额外的插入件或互连衬底的无衬底连接,且因此可减少制造成本。因此,可缩短堆叠结构的电传输路径,可进一步减小半导体装置封装的厚度,且可增加i/o连接。
[0062]
如本文所用,除非上下文另外明确规定,否则单数术语“一(a/an)”和“所述”可包含多个提及物。
[0063]
如本文中所使用,术语“大约”、“基本上”、“基本”及“约”用以描述及解释小的变化。当与事件或情形结合使用时,所述术语可以指其中事件或情形明确发生的情况以及其中事件或情形极接近于发生的情况。举例来说,当结合数值使用时,术语可指代小于或等于所述数值的
±
10%的变化范围,例如小于或等于
±
5%、小于或等于
±
4%、小于或等于
±
3%、小于或等于
±
2%、小于或等于
±
1%、小于或等于
±
0.5%、小于或等于
±
0.1%、或小于或等于
±
0.05%。举例来说,如果两个数值之间的差小于或等于所述值的平均值的
±
10%(例如小于或等于
±
5%、小于或等于
±
4%、小于或等于
±
3%、小于或等于
±
2%、小于或等于
±
1%、小于或等于
±
0.5%、小于或等于
±
0.1%,或小于或等于
±
0.05%),那么可认为所述两个数值“基本上”相同或相等。举例来说,“基本上”平行可指代相对于0
°
的小于或等于
±
10
°
的角度变化范围,例如小于或等于
±5°
、小于或等于
±4°
、小于或等于
±3°
、小于或等于
±2°
、小于或等于
±1°
、小于或等于
±
0.5
°
、小于或等于
±
0.1
°
、或小于或等于
±
0.05
°
。举例来说,“基本上”垂直可指代相对于90
°
的小于或等于
±
10
°
的角度变化范围,例如小于或等于
±5°
、小于或等于
±4°
、小于或等于
±3°
、小于或等于
±2°
、小于或等于
±1°
、小于或等于
±
0.5
°
、小于或等于
±
0.1
°
、或小于或等于
±
0.05
°

[0064]
另外,有时在本文中按范围格式呈现量、比率和它数值。应理解,此范围格式是为了便利和简洁而使用,且应灵活地理解为不仅包含明确地规定为范围极限的数值,而且包含涵盖于所述范围内的所有各个数值或子范围,如同明确地规定各数值和子范围一般。
[0065]
尽管已参考本公开的特定实施例描述并说明本公开,但这些描述和说明并不限制本公开。所属领域的技术人员应理解,可在不脱离如由所附权利要求书限定的本公开的真实精神和范围的情况下,作出各种改变且取代等效物。图解可能未必按比例绘制。归因于制造过程和公差,本公开中的艺术再现与实际装置之间可能存在区别。可存在并未特定说明的本公开的其它实施例。应将所述说明书和图式视为说明性的,而非限制性的。可做出修改以使特定情况、材料、物质组成、方法或过程适应于本公开的目标、精神以及范围。所有此类修改意图在所附权利要求书的范围内。虽然本文中所公开的方法是参考按特定次序执行的特定操作来描述,但应理解,这些操作可经组合、细分或重新排序以形成等效方法而不脱离本公开的教示内容。因此,除非本文中特别指示,否则操作的次序和分组不是对本公开的限制。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1