封装结构及封装结构的形成方法与流程

文档序号:32407510发布日期:2022-12-02 20:47阅读:67来源:国知局
封装结构及封装结构的形成方法与流程

1.本发明涉及半导体封装领域,尤其涉及一种封装结构及封装结构的形成方法。


背景技术:

2.在半导体制程中,封装是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程,是制造芯片的最后一环。
3.封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后被切割为小的晶片(die),然后将切割好的晶片固定在引线框架上,再利用超细的金属(金锡铜铝)导线或者导电性树脂将晶片的接合焊盘外接出去;然后再对独立的晶片用塑料外壳加以封装保护。
4.然而,现有的封装方法工艺较为复杂,良率也有待提升,需要提升封装工艺以改善良率和简化流程。


技术实现要素:

5.本发明解决的技术问题是提供一种封装结构和封装结构的形成方法,以提升封装工艺以改善良率和简化流程。
6.为解决上述技术问题,本发明技术方案提供一种封装结构,包括:第一晶片,所述第一晶片具有相对的第一面和第二面;固定于第一晶片侧壁表面的钝化层,所述钝化层具有相对的第三面和第四面;位于钝化层内的若干第一连接层,所述第一连接层自第三面至第四面贯穿所述钝化层;位于钝化层第三面上的第一再布线层,所述第一再布线层与所述第一连接层电连接;第二晶片,所述第二晶片具有相对的第五面和第六面,所述第二晶片的第五面与所述第一晶片的第二面相固定;位于第一再布线层上形成第一焊接层。
7.可选的,所述第一晶片内还具有第二连接层,所述第二连接层自第一晶片第一面至第二面贯穿所述第一晶片;所述第二晶片与所述第二连接层电连接。
8.可选的,所述第一再布线层还位于第一晶片第一面上,所述第一再布线层与所述第二连接层电连接。
9.可选的,所述钝化层的材料包括有机材料,所述有机材料包括聚亚酰胺或聚对苯撑苯并二恶唑;所述第一连接层的材料包括金属,所述金属包括铜;所述第二连接层的材料包括金属,所述金属包括铜。
10.可选的,还包括:位于所述第二晶片的第五面与所述第一晶片的第二面之间的第一粘结层。
11.可选的,还包括:与钝化层第四面暴露出的第一连接层电连接的第一半封装结构;与第一焊接层电连接的第二半封装结构。
12.相应地,本发明技术方案还提供一种封装结构的形成方法,包括:提供基板;提供第一晶片,所述第一晶片具有相对的第一面和第二面;将所述第一晶片固定于基板上,所述第一晶片的第二面固定于基板表面;在第一晶片侧壁形成钝化层和位于钝化层内的若干第一连接层,所述钝化层还位于基板上,所述钝化层具有相对的第三面和第四面,所述钝化层
的第四面固定于基板上,所述第一连接层自第三面至第四面贯穿所述钝化层;在钝化层第三面上形成第一再布线层,所述第一再布线层与所述第一连接层电连接;形成所述第一再布线层之后,去除所述基板,暴露出所述第一晶片的第二面;提供第二晶片,所述第二晶片具有相对的第五面和第六面;将所述第二晶片的第五面与所述第一晶片的第二面相固定;将所述第二晶片的第五面与所述第一晶片的第二面相固定之后,在第一再布线层上形成第一焊接层。
13.可选的,所述第一晶片内还具有第二连接层,所述第二连接层自第一晶片第一面至第二面贯穿所述第一晶片;所述第二晶片与所述第二连接层电连接。
14.可选的,所述第一再布线层还位于第一晶片第一面上,所述第一再布线层与所述第二连接层电连接。
15.可选的,所述第一再布线层的形成方法包括:在第一晶片第一面上和钝化层第三面上形成再布线材料层;在再布线材料层上形成图形化层;以所述图形化层为掩膜刻蚀所述再布线材料层,直至暴露出所述钝化层第三面表面,形成与所述第一连接层和第二连接层电连接的第一再布线层。
16.可选的,所述第一焊接层的形成方法包括:在第一再布线层侧壁表面形成第一绝缘层;在第一绝缘层上和第一再布线层上形成第一牺牲层;在第一牺牲层内形成若干第一凹槽,所述第一凹槽暴露出所述第一再布线层顶部表面;在第一凹槽内形成初始焊接层;去除所述第一牺牲层;去除所述第一牺牲层之后,对所述焊接材料层进行流平处理,形成位于第一再布线层上和第一绝缘层上的第一焊接层。
17.可选的,在第一晶片侧壁形成钝化层和位于钝化层内的若干第一连接层的方法包括:在基板表面和第一晶片表面形成钝化材料层,所述钝化材料层的厚度大于所述第一晶片厚度;对所述钝化材料层进行刻蚀,形成位于第一晶片侧壁的钝化层,所述钝化层内具有若干开口,所述开口底部暴露出所述基板表面;在所述开口内和钝化层表面形成连接材料层;平坦化所述连接材料层,直至暴露出钝化层表面,形成所述第一连接层。
18.可选的,所述钝化层的材料包括有机材料,所述有机材料包括聚亚酰胺或聚对苯撑苯并二恶唑;所述第一连接层的材料包括金属,所述金属包括铜;所述第二连接层的材料包括金属,所述金属包括铜。
19.可选的,去除所述基板的方法包括:平坦化所述基板,直至暴露出第一晶片第二面和钝化层第四面;平坦化所述基板的工艺包括化学机械研磨工艺。
20.可选的,将所述第二晶片的第五面与所述第一晶片的第二面相固定的方法包括:在所述第一晶片的第二面形成第一粘结层;将所述第二晶片设置于第一粘结层上。
21.可选的,将所述第一晶片固定于基板上的方法包括:在基板上形成第二粘结层;将所述第一晶片设置于第二粘结层上。
22.可选的,还包括:提供第一半封装结构;将所述第一半封装结构与钝化层第四面暴露出的第一连接层电连接;提供第二半封装结构;将所述第二半封装结构与第一焊接层电连接。
23.与现有技术相比,本发明的技术方案具有以下有益效果:
24.本发明的技术方案,通过在钝化层内形成第一连接层,在钝化层第三面上的第一再布线层,第一再布线层上形成第一焊接层,将第二晶片的第五面与所述第一晶片的第二
面相固定。所述钝化层第四面第一连接层用于后续与第一半封装结构电连接,所述第一焊接层用于后续与第二半封装结构电连接。所述第二晶片和第一焊接层位于所述钝化层两面,因此所述封装结构的连接灵活性较高,可使多个半封装结构堆叠连接在一起,从而能够减小封装结构的面积,提升单位面积内封装结构的数量,进而能够增加单个芯片的存储能量,提升芯片的工作速率。
附图说明
25.图1至图3是一实施例中封装结构形成过程的示意图;
26.图4至图10是本发明实施例中封装结构形成过程的示意图。
具体实施方式
27.如背景技术所述,现有的封装方法工艺较为复杂,良率也有待提升,需要提升封装工艺以改善良率和简化流程。现结合具体的实施例进行分析说明。
28.图1至图3是一实施例中封装结构形成过程的示意图。
29.请参考图1,提供载板100;在载板100上形成粘合层101;提供晶片102,所述晶片102包括功能面和非功能面;固定所述晶片102的功能面于粘合层101上。
30.请参考图2,在载板100上形成塑封层103,所述塑封层103覆盖所述晶片102的侧壁表面和非功能面表面。
31.请参考图3,去除所述载板100和粘合层101,暴露出所述晶片102的功能面;在所述晶片102的功能面上形成再布线层104,在所述晶片102的功能面上和塑封层103上形成绝缘层105,所述再布线层104与晶片102电连接,所述再布线层104位于绝缘层105内;在绝缘层105上形成焊球106,所述焊球106与再布线层104电连接。
32.所述封装结构的形成过程中,形成塑封层103到形成焊球106的整个工艺了流程较长,使得工艺时间较长,在工艺过程中容易出现良率的问题;其次,所述封装结构的外接方式较为单一,应用起来有较大的局限性。
33.为了解决上述问题,本发明技术方案提供一种封装结构和封装结构的形成方法,通过在钝化层内形成第一连接层,在钝化层第三面上的第一再布线层,第一再布线层上形成第一焊接层,将第二晶片的第五面与所述第一晶片的第二面相固定。所述钝化层第四面第一连接层用于后续与第一半封装结构电连接,所述第一焊接层用于后续与第二半封装结构电连接。所述第二晶片和第一焊接层位于所述钝化层两面,因此所述封装结构的连接灵活性较高,可使多个半封装结构堆叠连接在一起,从而能够减小封装结构的面积,提升单位面积内封装结构的数量,进而能够增加单个芯片的存储能量,提升芯片的工作速率。
34.为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
35.图4至图10是本发明实施例中封装结构形成过程的示意图。
36.请参考图4,提供基板200。
37.所述基板200的材料包括半导体材料或无机材料。
38.在本实施例中,所述半导体材料包括硅板,所述无机材料包括钢化玻璃。
39.请继续参考图4,提供第一晶片202,所述第一晶片202具有相对的第一面和第二
面。
40.在本实施例中,所述第一晶片202内还具有第二连接层203,所述第二连接层203自第一晶片202第一面至第二面贯穿所述第一晶片202。
41.所述第二连接层203的材料包括金属,所述金属包括铜。
42.所述第二连接层203与第一晶片202内的电路电连接。
43.在其他实施例中,能不形成所述第二连接层。
44.请继续参考图4,将所述第一晶片202固定于基板200上,所述第一晶片202的第二面固定于基板200表面。
45.将所述第一晶片202固定于基板上的方法包括:在基板200上形成第二粘结层201;将所述第一晶片202设置于第二粘结层201上。
46.所述第二粘结层201的材料具有一定的粘性,能够将所述第一晶片202的第二面粘结固定于基板200上。
47.在本实施例中,所述第二粘结层201为daf膜,所述daf膜为高导热的树脂胶。
48.接下来,在第一晶片202侧壁形成钝化层和位于钝化层内的若干第一连接层,所述钝化层还位于基板200上,所述钝化层具有相对的第三面和第四面,所述钝化层的第四面固定于基板200上,所述第一连接层自第三面至第四面贯穿所述钝化层。所述钝化层和第一连接层的形成过程请参考图5和图6。
49.请参考图5,在基板200表面和第一晶片202表面形成钝化材料层204,所述钝化材料层204的厚度大于所述第一晶片202厚度。
50.所述钝化材料层204的材料包括有机材料,所述有机材料包括聚亚酰胺(polyimide,简称pi)或聚对苯撑苯并二恶唑(poly-p-phenylene benzobisoxazole,简称pbo)。
51.在本实施例中,形成钝化材料层204之后,还包括:对所述钝化材料层204进行固化处理。
52.对所述钝化材料层204进行固化处理的工艺包括:热固化处理。
53.请参考图6,对所述钝化材料层204进行刻蚀,形成位于第一晶片202侧壁的钝化层205,所述钝化层205具有相对的第三面和第四面,所述钝化层205内具有若干开口(未图示),所述开口底部暴露出所述基板200表面。
54.请继续参考图6,在所述开口内和钝化层205表面形成连接材料层(未图示);平坦化所述连接材料层,直至暴露出钝化层205表面,形成所述第一连接层206,所述第一连接层206自第三面至第四面贯穿所述钝化层205。
55.所述第一连接层206的材料包括金属,所述金属包括铜。
56.请参考图7,在钝化层205第三面上形成第一再布线层207,所述第一再布线层207与所述第一连接层206电连接。
57.在本实施例中,所述第一再布线层207还位于第一晶片202第一面上,所述第一再布线层207与所述第二连接层203电连接。
58.所述第一再布线层的形成方法包括:在第一晶片202第一面上和钝化层205第三面上形成再布线材料层(未图示);在再布线材料层上形成图形化层(未图示);以所述图形化层为掩膜刻蚀所述再布线材料层,直至暴露出所述钝化层205第三面表面,形成与所述第一
连接层203和第二连接层206电连接的第一再布线层207。
59.所述第一再布线层207的材料包括金属,在本实施例中,所述金属包括铜。
60.请继续参考图7,在第一再布线层207侧壁表面形成第一绝缘层208;在第一绝缘层208上和第一再布线层207上形成第一牺牲层209;在第一牺牲层209内形成若干第一凹槽,所述第一凹槽暴露出所述第一再布线层207顶部表面。
61.第一绝缘层208的材料包括介电材料,所述介电材料包括氧化硅。
62.所述第一牺牲层209的材料包括有机材料,所述有机材料包括光刻胶。
63.请参考图8,去除所述基板200,暴露出所述第一晶片202的第二面。
64.去除所述基板200的方法包括:平坦化所述基板200,直至暴露出第一晶片202第二面和钝化层205第四面;平坦化所述基板200的工艺包括化学机械研磨工艺。
65.请参考图9,提供第二晶片211,所述第二晶片211具有相对的第五面和第六面;将所述第二晶片211的第五面与所述第一晶片202的第二面相固定。
66.将所述第二晶片211的第五面与所述第一晶片202的第二面相固定的方法包括:在所述第一晶片202的第二面形成第一粘结层211;将所述第二晶片211设置于第一粘结层210上。
67.在本实施例中,所述第一粘结层210为daf膜,所述daf膜为高导热的树脂胶。
68.在本实施例中,所述第二晶片202与所述第二连接层203电连接。
69.请参考图10,将所述第二晶片211的第五面与所述第一晶片202的第二面相固定之后,在第一再布线层207上形成第一焊接层212。
70.所述第一焊接层的形成方法包括:在第一凹槽内形成初始焊接层(未图示);去除所述第一牺牲层209;去除所述第一牺牲层209之后,对所述焊接材料层进行流平处理,形成位于第一再布线层207上和第一绝缘层上208的第一焊接层212。
71.所述第一焊接层212的材料包括焊锡、锡铅合金焊锡、加锑焊锡、加镉焊锡、加银焊锡或加铜焊锡。
72.在本实施例中,还包括:提供第一半封装结构;将所述第一半封装结构与钝化层第四面暴露出的第一连接层206电连接。
73.在本实施例中,还包括:提供第二半封装结构;将所述第二半封装结构与第一焊接层212电连接。
74.至此,形成的所述封装结构,通过在钝化层205内形成第一连接层206,在钝化层205第三面上的第一再布线层207,第一再布线层207上形成第一焊接层212,将第二晶片211的第五面与所述第一晶片202的第二面相固定。所述钝化层205第四面第一连接层206用于后续与第一半封装结构电连接,所述第一焊接层用于后续与第二半封装结构电连接。所述第二晶片210和第一焊接层212位于所述钝化层205两面,因此所述封装结构的连接灵活性较高,可使多个半封装结构堆叠连接在一起,从而能够减小封装结构的面积,提升单位面积内封装结构的数量,进而能够增加单个芯片的存储能量,提升芯片的工作速率。
75.相应地,本发明实施例还提供一种封装结构,请继续参考图10,包括:
76.第一晶片202,所述第一晶片202具有相对的第一面和第二面;
77.固定于第一晶片202侧壁表面的钝化层205,所述钝化层205具有相对的第三面和第四面;
78.位于钝化层205内的若干第一连接层206,所述第一连接层206自第三面至第四面贯穿所述钝化层205;
79.位于钝化层205第三面上的第一再布线层207,所述第一再布线层207与所述第一连接层206电连接;
80.第二晶片211,所述第二晶片211具有相对的第五面和第六面,所述第二晶片211的第五面与所述第一晶片202的第二面相固定;
81.位于第一再布线层207上形成第一焊接层212。
82.在本实施例中,所述第一晶片202内还具有第二连接层203,所述第二连接层203自第一晶片202第一面至第二面贯穿所述第一晶片202;所述第二晶片210与所述第二连接层203电连接。
83.在本实施例中,所述第一再布线层207还位于第一晶片202第一面上,所述第一再布线层207与所述第二连接层203电连接。
84.在本实施例中,所述钝化层205的材料包括有机材料,所述有机材料包括聚亚酰胺或聚对苯撑苯并二恶唑。
85.在本实施例中,所述第一连接层206的材料包括金属,所述金属包括铜;所述第二连接层203的材料包括金属,所述金属包括铜。
86.在本实施例中,还包括:位于所述第二晶片211的第五面与所述第一晶片202的第二面之间的第一粘结层210。
87.在本实施例中,还包括:与钝化层205第四面暴露出的第一连接层206电连接的第一半封装结构。
88.在本实施例中,还包括:与第一焊接层212电连接的第二半封装结构。
89.虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1