一种智能功率模块的制作方法

文档序号:7351713阅读:92来源:国知局
一种智能功率模块的制作方法
【专利摘要】本发明适用于功率驱动控制领域,提供了一种智能功率模块。本发明通过由第一电流检测单元和第二电流检测单元分别对上桥臂的IGBT管Q1的输出电流和下桥臂的IGBT管Q2的输出电流进行检测,由上桥臂延迟单元在IGBT管Q2未关断时将经过滤波处理的上桥臂输入信号转换为低电平经过电平转换单元和高压区信号调整单元驱动第一驱动单元控制IGBT管Q1关断,且在处于关断过程的IGBT管Q2尚未完全关断时,将上桥臂输入信号延迟500纳秒后再输出以控制IGBT管Q1导通,进而使IGBT管Q1和IGBT管Q2不会出现同时导通的情况,降低智能功率模块因过流击穿而失效的机率,有助于延长智能功率模块的使用寿命,保证了智能功率模块的安全性。
【专利说明】一种智能功率模块

【技术领域】
[0001] 本发明属于功率驱动控制领域,尤其涉及一种智能功率模块。

【背景技术】
[0002] 智能功率模块(IPM,Intelligent Power Module),是一种结合电力电子技术和集 成电路技术的功率驱动类产品。智能功率模块把功率开关器件和高压驱动电路集成在一 起,并内置有过电压、过电流和过热等故障检测电路。智能功率模块一方面通过接收MCU的 控制信号并驱动后续电路工作,另一方面又将系统的状态检测信号反馈回MCU。与传统分立 方案相比,智能功率模块以其高集成度、高可靠性等优势赢得越来越大的市场,尤其适合于 驱动电机的变频器及各种逆变电源,是用于变频调速、冶金机械、电力牵引、伺服驱动及变 频家电的理想电力电子器件。
[0003] 现有的智能功率模块的结构如图1所示,智能功率模块由三个单相驱动电路构 成,这三个单相驱动电路分别用于输出U相电、V相电及W相电,每一个单相驱动电路都含 有一个上桥臂输入端和一个下桥臂输入端,并有一个输出端。U相电对应的单相驱动电路 101的上桥臂输入端、下桥臂输入端及输出端分别为HIN1、LIN1及U,V相电对应的单相驱 动电路102的上桥臂输入端、下桥臂输入端及输出端分别为HIN2、LIN2及V,W相电对应的 单相驱动电路103的上桥臂输入端、下桥臂输入端及输出端分别为HIN3、LIN3及W。由于 上述的三个单相驱动电路的结构完全相同,所以图1只示出了用于输出W相电的单相驱动 电路103的内部结构。在单相驱动电路103中,第一输入电路104和第二输入电路108用 于分别对上桥臂输入端HIN3的输入信号S HIN3和下桥臂输入端LIN3的输入信号SUN3进行滤 波,并分别输出与SHIN3和S UN3同相位的信号。电平转换电路105用于将第一输入电路104 的输出信号中的低压区信号传入高压区后输出,且输出信号与第一输入电路104的输出信 号的相位相同。高压区信号调整电路106用于对电平转换电路105的输出信号中的高压区 信号进行补偿后输出,输出信号的宽度与s HIN3的宽度相同,输出信号的相位与SHIN3的相位 相反。驱动电路107用于根据高压区信号调整电路106的输出信号生成具有电流驱动能力 的输出信号,该输出信号的宽度与高压区信号调整电路106的输出信号的宽度相同且相位 相反,即驱动电路107的输出信号的宽度和相位与S HIN3的宽度和相位完全相同。驱动电路 112的结构与驱动电路107完全相同。由于SHIN3需要经过第一输入电路104、电平转换电 路105、高压区信号调整电路106才能到达驱动电路107,而S UN3所处的通路上并没有电平 转换电路105和高压区信号调整电路106,所以,为了使S_和SUN3分别到达驱动电路107 和驱动电路112的时间一致,则需要在第二输入电路108与驱动电路112之间加入延时电 路117,延时电路117由PM0S管109、NM0S管110和电容111组成,这样就能使两者分别到 达驱动电路107和驱动电路112的时间保持一致,从而使S HIN3到达A点的时间与SUN3到达 B点的时间完全相同。如图2所示,SHIN3的上升沿到达A点的时间T1等于SUN3的上升沿到 达B点的时间T2,S HIN3的下降沿到达A点的时间T3等于SUN3的下降沿到达B点的时间T4, 由于整个电路通常被设计为信号无失真传输,S HIN3的信号宽度T5等于A点的信号宽度T6, SUN3的信号宽度T7等于B点的信号宽度T8,从而得到T1=T2=T3=T4。
[0004] 从图2可以看出,由理论上而言,S_与SUN3在分别到达Α点和Β点后是在不同 时间驱动IGBT管113和IGBT管114导通的,S卩IGBT管113和IGBT管114是不会同时导 通的,这样就能避免两者同时导通而产生巨大的瞬时电流。然而,从实际应用上而言,由于 IGBT管存在拖尾效应,所以上述现有的智能功率模块中的单相驱动电路会在工作过程中存 在产生巨大的瞬时电流的风险。如图3所示,当S HIN3的上升沿与SUN3的下降沿同时到来时, 在A点产生上升沿的同时会在B点产生下降沿,IGBT管113从截止变成导通,IGBT管114 从导通变成截止,但是因为IGBT管拖尾效应的存在,IGBT管114从导通变成截止的时间很 长,而IGBT管113从截止变成导通的时间却很短,即在IGBT管114仍处于导通过程时,IGBT 管113已经完全导通,这样,IGBT管113和IGBT管114就存在一个同时导通的瞬间,这会 使得从P点通过IGBT管113和IGBT管114至地的这条通路上产生一个电流脉冲PWG,该电 流脉冲的持续时间与IGBT管114的拖尾时间有关,IGBT管114的拖尾时间越长,电流脉冲 的持续时间就越长,而该电流脉冲的峰值大小与IGBT管113和IGBT管114的导通阻抗有 关,导通阻抗越小,该电流脉冲的峰值越大。如果IGBT管长期受到电流脉冲的作用,会极大 降低IGBT管的寿命,如果电流脉冲的峰值过大或持续时间过长,更会造成IGBT管的瞬间烧 毁,整个智能功率模块会失控,进而造成后续电路的连锁烧毁,严重时还会发生火灾并产生 极大的安全隐患。
[0005] 虽然在现有的智能功率模块的规格书中规定了用户为同一相的上桥臂输入端和 下桥臂输入端施加信号的时间间隔,以避免出现上述问题,但在实际使用过程中,即使用户 在编写驱动智能功率模块的程序时遵循了这个规定,但由于智能功率模块本身的使用环境 比较恶劣,输入端的电压噪声也极可能使上下桥臂发生误导通,从而产生如图3所述的电 流脉冲,并进而造成智能功率模块烧毁爆炸。此外,随着IGBT管的老化,其拖尾效应会日 益严重,甚至会超过规格书规定的时间间隔,从而造成智能功率模块在经过较长时间的使 用后,极容易发生过流击穿的失效现象。
[0006] 综上所述,现有的智能功率模块存在容易因上下桥臂的IGBT管同时导通而导致 整个智能功率模块损坏烧毁,并可能进一步引发火灾的问题。


【发明内容】

[0007] 本发明的目的在于提供一种智能功率模块,旨在解决现有的智能功率模块所存在 的容易因上下桥臂的IGBT管同时导通而导致整个智能功率模块损坏烧毁,并可能进一步 引发火灾的问题。
[0008] 本发明是这样实现的,一种智能功率模块,包括三个单相驱动电路,所述三个单相 驱动电路分别输出三相交流电中的U相电、V相电和W相电,所述三个单相驱动电路中的 每一个单相驱动电路包括第一输入单元、电平转换单元、高压区信号调整单元、第一驱动单 元、第二输入单元、第二驱动单元、IGBT管Q1、快恢复二极管Dl、IGBT管Q2及快恢复二极管 D2,所述第一输入单元和所述第二输入单元分别对上桥臂输入信号和下桥臂输入信号进行 滤波,所述电平转换单元将所述第一输入单元的输出信号中的低压区信号传入高压区后输 出,并由所述高压区信号调整单元进行补偿处理后输出至所述第一驱动单元,所述第一驱 动单元和所述第二驱动单元分别生成具有电流驱动能力的脉冲信号以控制所述IGBT管Q1 和所述IGBT管Q2的通断;所述IGBT管Q1的漏极接入高电压,所述快恢复二极管D1的阳 极和阴极分别连接所述IGBT管Q1的源极和漏极,所述IGBT管Q1的源极与所述IGBT管Q2 的漏极的共接点输出所述U相电、所述V相电或所述W相电,所述IGBT管Q2的源极接地, 所述快恢复二极管D2的阳极和阴极分别连接所述IGBT管Q2的源极和漏极;
[0009] 所述单相驱动电路还包括:
[0010] 第一电流检测单元,第一检测端和第二检测端分别连接所述IGBT管Q1的源极和 所述IGBT管Q2的漏极,用于对所述IGBT管Q1的漏极的输出电流进行检测,并相应的输出 第一检测信号;所述第一检测信号在所述IGBT管Q1关断时为低电平,所述第一检测信号在 所述IGBT管Q1导通时为低电平或高电平;
[0011] 第二电流检测单元,第一检测端和第二检测端分别连接所述IGBT管Q2的源极和 地,用于对所述IGBT管Q2的漏极的输出电流进行检测,并相应的输出第二检测信号;所述 第二检测信号在所述IGBT管Q2关断时为低电平,所述第二检测信号在所述IGBT管Q2导 通时为高电平;
[0012] 上桥臂延迟单兀,信号输入端连接所述第一输入单兀的输出端,第一检测信号输 入端和第二检测信号输入端分别连接所述第一电流检测单元的输出端和所述第二电流检 测单元的输出端,输出端连接所述电平转换单元的输入端,用于当所述第一检测信号和所 述第二检测信号为低电平时,将所述第一输入单元的输出信号输出至所述电平转换单元, 当所述第一检测信号为高电平,且所述第二检测信号为高电平或低电平时,将所述第一输 入单元的输出信号转换为低电平输出至所述电平转换单元,当所述第一检测信号为低电 平,且所述第二检测信号为高电平时,将所述第一输入单元的输出信号进行500纳秒的延 时处理后输出至所述电平转换单元;
[0013] 下桥臂延迟单元,输入端和输出端分别连接所述第二输入单元的输出端和所述第 二驱动单元的输入端,用于对所述第二输入单元的输出信号进行延时输出以使所述第二 输入单元的输出信号到达所述第二驱动单元的时间与所述第一输入单元的输出信号通过 所述上桥臂延迟单元、所述电平转换单元及所述高电压区信号调整单元到达所述第一驱动 单元的时间相同。
[0014] 本发明通过在智能功率模块中采用包括第一电流检测单元、第二电流检测单元、 上桥臂延迟单元及下桥臂延迟单元的单相驱动电路,由第一电流检测单元和第二电流检测 单元分别对上桥臂的IGBT管Q1的输出电流和下桥臂的IGBT管Q2的输出电流进行检测, 由上桥臂延迟单元在IGBT管Q2未关断时将经过滤波处理的上桥臂输入信号转换为低电平 经过电平转换单元和高压区信号调整单元驱动第一驱动单元控制IGBT管Q1关断,且在处 于关断过程的IGBT管Q2尚未完全关断时,将上桥臂输入信号延迟500纳秒后再输出以控 制IGBT管Q1导通,进而使IGBT管Q1和IGBT管Q2不会出现同时导通的情况,降低智能功 率模块因过流击穿而失效的机率,有助于延长智能功率模块的使用寿命,保证了智能功率 模块的安全性,解决了现有的智能功率模块所存在的容易因上下桥臂的IGBT管同时导通 而导致整个智能功率模块损坏烧毁,并可能进一步引发火灾的问题。

【专利附图】

【附图说明】
[0015] 图1是现有技术所涉及的智能功率|旲块的不意图;
[0016] 图2是现有技术所涉及的智能功率模块中的信号波形图;
[0017] 图3是现有技术所涉及的智能功率模块中的另一信号波形图;
[0018]图4是本发明实施例所提供的包含单相驱动电路的智能功率模块的示意结构图; [0019]图5是本发明实施例所提供的包含单相驱动电路的智能功率模块所涉及的信号 波形图;
[0020] 图6是本发明实施例所提供的包含单相驱动电路的智能功率模块所涉及的信号 波形图;
[0021] 图7是本发明实施例所提供的包含单相驱动电路的智能功率模块所涉及的信号 波形图;
[0022] 图8是本发明实施例所提供的包含单相驱动电路的智能功率模块所涉及的信号 波形图;
[0023] 图9是本发明实施例所提供的包含单相驱动电路的智能功率模块的示例电路结 构;
[0024] 图10是本发明实施例所提供的包含单相驱动电路的智能功率模块所涉及的信号 波形图。

【具体实施方式】
[0025] 为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对 本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并 不用于限定本发明。
[0026] 本发明实施例通过在智能功率模块中采用包括第一电流检测单元、第二电流检测 单元、上桥臂延迟单元及下桥臂延迟单元的单相驱动电路,由第一电流检测单元和第二电 流检测单元分别对上桥臂的IGBT管Q1的输出电流和下桥臂的IGBT管Q2的输出电流进行 检测,由上桥臂延迟单元在IGBT管Q2未关断时将经过滤波处理的上桥臂输入信号转换为 低电平经过电平转换单元和高压区信号调整单元驱动第一驱动单元控制IGBT管Q1关断, 且在处于关断过程的IGBT管Q2尚未完全关断时,将上桥臂输入信号延迟500纳秒后再输 出以控制IGBT管Q1导通,进而使IGBT管Q1和IGBT管Q2不会出现同时导通的情况,降 低智能功率模块因过流击穿而失效的机率,有助于延长智能功率模块的使用寿命,保证了 智能功率模块的安全性。
[0027] 图4示出了本发明实施例提供的包含单相驱动电路的智能功率模块的示意结构, 为了便于说明,仅示出了与本发明相关的部分,详述如下:
[0028] 本发明实施例所提供的智能功率模块包括三个单相驱动电路,该三个单相驱动电 路分别输出三相交流电中的U相电、V相电和W相电,三个单相驱动电路中的每一单相驱动 电路包括第一输入单元、电平转换单元、高压区信号调整单元、第一驱动单元、第二输入单 元、第二驱动单元、IGBT管Q1、快恢复二极管Dl、IGBT管Q2及快恢复二极管D2 ;由于三个 单相驱动电路的结构相同,所以仅在图4中示出了用于输出W相电的单相驱动电路300,而 用于输出U相电的单相驱动电路100和用于输出V相电的单相驱动电路200仅以框图形式 示出。
[0029] 以下以单相驱动电路300为例对本发明实施例进行说明:
[0030] 单相驱动电路300包括第一输入单元301、电平转换单元302、高压区信号调整单 元303、第一驱动单元304、第二输入单元305、第二驱动单元306、IGBT管Q1、快恢复二极 管Dl、IGBT管Q2及快恢复二极管D2,第一输入单元301和第二输入单元305分别对上桥 臂输入信号S HIN3和下桥臂输入信号SUN3进行滤波,电平转换单兀302将第一输入单兀301 的输出信号中的低压区信号传入高压区后输出,并由高压区信号调整单元303进行补偿处 理后输出至第一驱动单元304,第一驱动单元304和第二驱动单元306分别生成具有电流驱 动能力的脉冲信号以控制IGBT管Q1和IGBT管Q2的通断。IGBT管Q1的漏极接入高电压 VP,快恢复二极管D1的阳极和阴极分别连接IGBT管Q1的源极和漏极,IGBT管Q1的源极 与IGBT管Q2的漏极的共接点输出W相电(在单相驱动电路100中则输出U相电,在单相驱 动电路200中则输出V相电),IGBT管Q2的源极接地,快恢复二极管D2的阳极和阴极分别 连接IGBT管Q2的源极和漏极。
[0031] 单相驱动电路300还包括:
[0032] 第一电流检测单元307,第一检测端和第二检测端分别连接IGBT管Q1的源极和 IGBT管Q2的漏极,用于对IGBT管Q1的漏极的输出电流进行检测,并相应的输出第一检测 信号;第一检测信号在IGBT管Q1关断时为低电平,第一检测信号在IGBT管Q1导通时为低 电平或高电平;
[0033] 第二电流检测单元308,第一检测端和第二检测端分别连接IGBT管Q2的源极和 地,用于对IGBT管Q2的漏极的输出电流进行检测,并相应的输出第二检测信号;第二检测 信号在IGBT管Q2关断时为低电平,第二检测信号在IGBT管Q2导通时为高电平;
[0034] 上桥臂延迟单兀309,信号输入端连接第一输入单兀301的输出端,第一检测信号 输入端和第二检测信号输入端分别连接第一电流检测单元307的输出端和第二电流检测 单元308的输出端,输出端连接电平转换单元302的输入端,用于当第一检测信号和第二检 测信号为低电平时,将第一输入单元301的输出信号输出至电平转换单元302,当第一检测 信号为高电平,且第二检测信号为高电平或低电平时,将第一输入单元301的输出信号转 换为低电平输出至电平转换单元302,当第一检测信号为低电平,且第二检测信号为高电平 时,将第一输入单元301的输出信号进行500纳秒的延时处理后输出至电平转换单元302 ;
[0035] 下桥臂延迟单元310,输入端和输出端分别连接第二输入单元305的输出端和第 二驱动单兀的输入端,用于对第二输入单兀305的输出信号进行延时输出以使第二输入单 元305的输出信号到达第二驱动单元306的时间与第一输入单元301的输出信号通过上桥 臂延迟单元309、电平转换单元302及高电压区信号调整单元303到达第一驱动单元304的 时间相同。
[0036] 假设第一电流检测单元307和第二电流检测单元308所输出的第一检测信号和第 二检测信号分别为Μ和N,第一输入单元301的输出信号为X,上桥臂延迟单元309的输出 信号为Υ。
[0037] 如图5所示,如果IGBT管Q2处于关断状态,则第一电流检测单元307和第二电流 检测单元308不会检测出电流,则两者同时输出低电平(即Μ和N均为低电平),上桥臂延迟 单元309将第一输入单元301的输出信号输出(即X与Υ相同),并经过电平转换单元302、 高压区信号调整单元303、第一驱动单元304到达IGBT管Q2的栅极,进而控制IGBT管Q1 的正常开通与关断。
[0038] 如果IGBT管Q2未处于关断状态,则存在以下两种情况:
[0039] (1)如图6和图7所示,当IGBT管Q2处于正常导通状态或因发生短路损坏而一 直处于导通状态时,则流过IGBT管Q2的电流会以50%的比例大于其正常工作时的额定电 流值,则第一电流检测单元307输出高电平(即Μ为高电平),且无论第二电流检测单元308 输出的是低电平(Ν为低电平,如图6所示)或高电平(Ν为高电平,如图7所示),上桥臂延 迟单元309都会输出低电平(即Υ始终为低电平),该低电平经过电平转换单元302、高压区 信号调整单元303、第一驱动单元304到达IGBT管Q2的栅极后同样为低电平,该低电平使 IGBT管Q1关断。
[0040] (2)如图8所示,当IGBT管Q2正处于关断过程,但并未完全关断时,则流过IGBT 管Q2的电流会介于其正常工作时的额定电流值的10%和50%之间,此时第一电流检测单 元307输出低电平(即Μ为低电平),第二电流检测单元308则输出高电平(即N为高电平), 上桥臂延迟单元309便会对第一输入电路301后所输出的信号(即X)进行500ns的延时处 理后输出至电平转换单元302,由于IGBT管的拖尾时间一般是介于100ns与300ns之间,所 以只要延时500ns再输出则足以使IGBT管Q1在IGBT管Q2完全关断之后再导通,进而使 IGBT管Q1在IGBT管Q2未完全关断时保持截止状态,以避免出现电流脉冲,保证智能功率 模块工作过程中的安全性。
[0041] 图9示出了本发明实施例提供的包含单相驱动电路的智能功率模块的示例电路 结构,为了便于说明,仅示出了与本发明相关的部分,详述如下:
[0042] 作为本发明一优选实施例,第一电流检测单元307包括电阻R1和比较器U1,电阻 R1的第一端与比较器U1的同相输入端的共接点为第一电流检测单元307的第一检测端, 电阻R1的第二端与比较器U1的反相输入端的共接点为第一电流检测单元307的第二检测 端,比较器U1的输出端为第一电流检测单元307的输出端。
[0043] 作为本发明一优选实施例,第二电流检测单元308包括电阻R2和比较器U2,电阻 R2的第一端与比较器U2的同相输入端的共接点为第二电流检测单元308的第一检测端, 电阻R2的第二端与比较器U2的反相输入端的共接点为第二电流检测单元308的第二检测 端,比较器U2的输出端为第二电流检测单元308的输出端。
[0044] 作为本发明一优选实施例,上桥臂延迟单元309包括:
[0045] 非门U3、与非门U4、非门U5、NM0S管Q3、NM0S管Q4、非门U6、非门U7、电容C1、非 门U8、PM0S管Q5、NM0S管Q6、电容C2、非门U9、非门U10、与非门U11、非门U12、或非门U13、 或非门U14以及与门U15 ;
[0046] 非门U3的输入端为上桥臂延迟单元309的第一检测信号输入端,与非门U4的第 一输入端1和与门U15的第一输入端1的共接点为上桥臂延迟单兀309的信号输入端,与非 门U4的第二输入端2连接非门U3的输出端,非门U5的输入端连接与非门U4的输出端3, 非门U5的输出端同时与NM0S管Q3的漏极和NM0S管Q4的漏极相连接,NM0S管Q3的衬底 和源极共接于非门U6的输入端,NM0S管Q4的衬底和源极共接于非门U7的输入端,非门U6 的输出端和非门U7的输出端以及电容C1的第一端共接于非门U8的输入端,非门U8的输 出端和非门U9的输入端、PM0S管Q5的栅极以及NM0S管Q6的栅极所形成的共接点为上桥 臂延迟单元309的输出端,PM0S管Q5的衬底和源极共接于低压直流电源VCC (输出电压为 15V),PM0S管Q5的漏极与NM0S管Q6的漏极以及电容C2的第一端共接于非门U10的输入 端,电容C2的第二端与NMOS管Q6的衬底和源极共接于地,与非门U11的第一输入端1和 第二输入端2分别连接非门U9的输出端和非门U10的输出端,与非门U10的输出端连接非 门U12的输入端,非门U12的输出端连接或非门U13的第一输入端1,或非门U13的第二输 入端2和或非门U14的输出端3共接于NM0S管Q3的栅极,或非门U14的第一输入端1和 或非门U13的输出端3共接于NM0S管Q4的栅极,与门U15的第二输入端2为上桥臂延迟 单元309的第二检测信号输入端,与门U15的输出端3连接或非门U14的第二输入端2。
[0047] 在上述的上桥臂延迟单元309中,由PM0S管Q5、NM0S管Q6、电容C2、非门U9、非 门U10、与非门U11及非门U12构成下降沿脉冲发生电路,其用于在上桥臂延迟单元309的 输入信号的下降沿到来时,在上桥臂延迟单元309的输出端产生一个脉冲宽度为100ns的 高电平信号。如图10所示,在上桥臂延迟单元309的输出端会产生一个信号Y,由于非门 U9的尺寸很小,其延时可以忽略,所以信号Y经过非门U9输出端一个反相信号P,虽然PM0S 管Q5、NM0S管Q6以及非门U10的尺寸也很小,但由于电容C2的存在,信号Y会在延时Ty 的时间间隔后从非门U10的输出端输出另一个反相信号L,反相信号P和反相信号L经过 与非门U11和非门U12后产生一个脉冲宽度为Ty的高电平信号R,要使Ty=100ns,PM0S管 Q5、NM0S管Q6、电容C2可通过如下确定:
[0048] 假设非门U10的阈值为Vfm,PM0S管Q5的电子迁移率为μ p、栅氧电容为CM,NM0S 管Q6的电子迁移率为μ n、栅氧电容为CM,PM0S管Q5的栅氧宽度为Wp,PM0S管Q5的栅氧 长度为Lp,NM0S管Q6的栅氧宽度为Wn,匪0S管Q6的栅氧长度为Ln,PM0S管Q5的阈值的 绝对值为V thfmp,NM0S管Q6的阈值的绝对值为Vthfmn,则电容C2的容值Cfm如下式所示:

【权利要求】
1. 一种智能功率模块,包括三个单相驱动电路,所述三个单相驱动电路分别输出三相 交流电中的U相电、V相电和W相电,所述三个单相驱动电路中的每一个单相驱动电路包括 第一输入单元、电平转换单元、高压区信号调整单元、第一驱动单元、第二输入单元、第二驱 动单元、IGBT管Q1、快恢复二极管D1、IGBT管Q2及快恢复二极管D2,所述第一输入单元和 所述第二输入单元分别对上桥臂输入信号和下桥臂输入信号进行滤波,所述电平转换单元 将所述第一输入单元的输出信号中的低压区信号传入高压区后输出,并由所述高压区信号 调整单元进行补偿处理后输出至所述第一驱动单元,所述第一驱动单元和所述第二驱动单 元分别生成具有电流驱动能力的脉冲信号以控制所述IGBT管Q1和所述IGBT管Q2的通断; 所述IGBT管Q1的漏极接入高电压,所述快恢复二极管D1的阳极和阴极分别连接所述IGBT 管Q1的源极和漏极,所述IGBT管Q1的源极与所述IGBT管Q2的漏极的共接点输出所述U 相电、所述V相电或所述W相电,所述IGBT管Q2的源极接地,所述快恢复二极管D2的阳极 和阴极分别连接所述IGBT管Q2的源极和漏极;其特征在于,所述单相驱动电路还包括 : 第一电流检测单元,第一检测端和第二检测端分别连接所述IGBT管Q1的源极和所述 IGBT管Q2的漏极,用于对所述IGBT管Q1的漏极的输出电流进行检测,并相应的输出第一 检测信号;所述第一检测信号在所述IGBT管Q1关断时为低电平,所述第一检测信号在所述 IGBT管Q1导通时为低电平或高电平; 第二电流检测单元,第一检测端和第二检测端分别连接所述IGBT管Q2的源极和地,用 于对所述IGBT管Q2的漏极的输出电流进行检测,并相应的输出第二检测信号;所述第二检 测信号在所述IGBT管Q2关断时为低电平,所述第二检测信号在所述IGBT管Q2导通时为 高电平; 上桥臂延迟单元,信号输入端连接所述第一输入单元的输出端,第一检测信号输入端 和第二检测信号输入端分别连接所述第一电流检测单元的输出端和所述第二电流检测单 元的输出端,输出端连接所述电平转换单元的输入端,用于当所述第一检测信号和所述第 二检测信号为低电平时,将所述第一输入单元的输出信号输出至所述电平转换单元,当所 述第一检测信号为高电平,且所述第二检测信号为高电平或低电平时,将所述第一输入单 元的输出信号转换为低电平输出至所述电平转换单元,当所述第一检测信号为低电平,且 所述第二检测信号为高电平时,将所述第一输入单元的输出信号进行500纳秒的延时处理 后输出至所述电平转换单元; 下桥臂延迟单元,输入端和输出端分别连接所述第二输入单元的输出端和所述第二驱 动单元的输入端,用于对所述第二输入单元的输出信号进行延时输出以使所述第二输入单 元的输出信号到达所述第二驱动单元的时间与所述第一输入单元的输出信号通过所述上 桥臂延迟单元、所述电平转换单元及所述高电压区信号调整单元到达所述第一驱动单元的 时间相同。
2. 如权利要求1所述的智能功率模块,其特征在于,所述第一电流检测单元包括电阻 R1和比较器U1,所述电阻R1的第一端与所述比较器U1的同相输入端的共接点为所述第一 电流检测单元的第一检测端,所述电阻R1的第二端与所述比较器U1的反相输入端的共接 点为所述第一电流检测单元的第二检测端,所述比较器U1的输出端为所述第一电流检测 单元的输出端。
3. 如权利要求1所述的智能功率模块,其特征在于,所述第二电流检测单元包括电阻 R2和比较器U2,所述电阻R2的第一端与所述比较器U2的同相输入端的共接点为所述第二 电流检测单元的第一检测端,所述电阻R2的第二端与所述比较器U2的反相输入端的共接 点为所述第二电流检测单元的第二检测端,所述比较器U2的输出端为所述第二电流检测 单元的输出端。
4. 如权利要求1所述的智能功率模块,其特征在于,所述上桥臂延迟单元包括: 非门U3、与非门U4、非门U5、NM0S管Q3、NM0S管Q4、非门U6、非门U7、电容C1、非门U8、 PMOS管Q5、NMOS管Q6、电容C2、非门U9、非门U10、与非门U11、非门U12、或非门U13、或非 门U14以及与门U15 ; 所述非门U3的输入端为所述上桥臂延迟单元的第一检测信号输入端,所述与非门U4 的第一输入端和所述与门U15的第一输入端的共接点为所述上桥臂延迟单元的信号输入 端,所述与非门U4的第二输入端连接所述非门U3的输出端,所述非门U5的输入端连接所 述与非门U4的输出端,所述非门U5的输出端同时与所述NMOS管Q3的漏极和所述NMOS管 Q4的漏极相连接,所述NMOS管Q3的衬底和源极共接于所述非门U6的输入端,所述NMOS管 Q4的衬底和源极共接于所述非门U7的输入端,所述非门U6的输出端和所述非门U7的输出 端以及所述电容C1的第一端共接于所述非门U8的输入端,所述非门U8的输出端和所述非 门U9的输入端、所述PMOS管Q5的栅极以及所述NMOS管Q6的栅极所形成的共接点为所述 上桥臂延迟单元的输出端,所述PM0S管Q5的衬底和源极共接于低压直流电源,所述PM0S 管Q5的漏极与所述NMOS管Q6的漏极以及所述电容C2的第一端共接于所述非门U10的输 入端,所述电容C2的第二端与所述NMOS管Q6的衬底和源极共接于地,与非门U11的第一 输入端和第二输入端分别连接所述非门U9的输出端和所述非门U10的输出端,所述与非门 U10的输出端连接所述非门U12的输入端,所述非门U12的输出端连接所述或非门U13的 第一输入端,所述或非门U13的第二输入端和所述或非门U14的输出端共接于所述NMOS管 Q3的栅极,所述或非门U14的第一输入端和所述或非门U13的输出端共接于所述NMOS管 Q4的栅极,所述与门U15的第二输入端为所述上桥臂延迟单元的第二检测信号输入端,所 述与门U15的输出端连接所述或非门U14的第二输入端。
5. 如权利要求1所述的智能功率模块,其特征在于,所述下桥臂延迟单元包括: 非门U16、非门U17、NM0S管Q7、电流源II及电容C3 ; 所述非门U16的输入端为所述下桥臂延迟单元的输入端,所述非门U17的输入端和输 出端分别连接所述非门U16的输出端和所述NMOS管Q7的栅极,所述NMOS管Q7的漏极与 所述电流源II的输出端及所述电容C3的第一端所形成的共接点为所述下桥臂延迟单元的 输出端,所述电流源II的输入端接低压直流电源,所述电容C3的第二端与所述NMOS管Q7 的衬底和源极共接于地。
【文档编号】H02M1/38GK104113197SQ201310139427
【公开日】2014年10月22日 申请日期:2013年4月19日 优先权日:2013年4月19日
【发明者】冯宇翔 申请人:广东美的制冷设备有限公司, 美的集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1