一种超低压高效输入自供电整流器电路的制作方法

文档序号:7386797阅读:335来源:国知局
一种超低压高效输入自供电整流器电路的制作方法
【专利摘要】本发明公开了一种超低压高效输入自供电整流器电路,包括倍压器电路和有源二极管,其特征在于:所述倍压器电路对模拟输入电压整流并扩大输出电压摆幅,有源二极管实现电流单向导通,输出稳定直流电压,且倍压器电路的输出与有源二极管的输入相连,通过两者即可实现输入供电整流。本发明所述整流桥采用倍压器电路,扩大了输出电压范围,减小了导通压降,加快转换速率,采用输入自供电技术,减少功耗,实现了较高的转换效率。所述有源二极管采用比较器控制其导通与关断,实现了单向导通,利用衬底调制技术,避免了闩锁效应及PN结反向击穿,更好地满足了电路的要求。
【专利说明】一种超低压高效输入自供电整流器电路

【技术领域】
[0001] 本发明涉及集成电路【技术领域】,尤其涉及用于能量获取的超低压高效输入自供电 整流器电路,针对整流器实现了高效低电压整流的目的,主要用于能量获取电路。

【背景技术】
[0002] 随着半导体技术的不断发展,电路规模的逐渐扩大,电路结构也变得更为复杂,传 统意义的电池已很难符合当前工艺要求,为解决以上问题,能量获取技术近几年受到各界 广泛关注。能量获取技术能够从外界获取能量并将其转换为可利用的电能。当前主要能量 来源可分为四种,即振动能、温差能、光能和射频能。其中,振动能、温差能已经在人体嵌入 医疗器械、运动市场、钟表市场等方面获得了应用,光能获取更是近几年发展最快的新能源 技术之一。而射频能可从全球数十亿个无线发射器获得,包括移动电话、手持无线电设备、 移动基站、电视/无线广播台等,或者使用专用发射机进行控制。与传统有源系统相比,该 技术具有面积小、功耗低、续航时间长、维持成本低、对环境污染小等优点。
[0003] 图1所示为能量获取的电路图,该能量获取技术分两级实现,第一级是通过整流 桥,将输入端的交流信号转换成半波信号;第二级是用DC-DC转换器,将半波信号转换为稳 定的直流信号,为负载提供稳定输出电压,而实现由输入获取能量并且提供给负载的目的。


【发明内容】

[0004] 本发明的目的在于提供了一种用于能量获取的超低压高效输入自供电整流器电 路,以完成能量犾取。
[0005] 本发明的技术方案是:
[0006] -种超低压高效输入自供电整流器电路,包括倍压器电路和有源二极管,其特征 在于:所述倍压器电路对模拟输入电压整流并扩大输出电压摆幅,有源二极管实现电流单 向导通,输出稳定直流电压,且倍压器电路的输出与有源二极管的输入相连,通过两者即可 实现输入供电整流。
[0007] 作为一种优化的技术方案,所述倍压器电路包括晶体管MN1和晶体管MN2组成差 分输入对,有源负载包括晶体管MP1及晶体管MP2组成,晶体管MP3作为共源放大器,晶体 管丽3是有源负载,电阻R1和电阻R2组成电阻分压器,晶体管MPS和晶体管丽S是有源 二极管,其余三个电容分别为Cl,C2和CS,模拟交流电源V in+和Vin-作为模拟输入;晶体 管丽1的漏端分别与晶体管MP1的漏端、晶体管MP2的栅端和晶体管MP3的栅端相连,源端 与体端相连并接地,栅端与电阻分压器的输出端相连,晶体管MN2的漏端分别与晶体管MP1 的栅端,晶体管MP2的漏端相连,源端与体端相连并接地,栅端接模拟输入电平V in+,晶体管 丽3的漏端分别与栅端,晶体管MP3的漏端,晶体管丽S的栅端,晶体管MPS的栅端,电容CS 相连,源端与体端相连并接地,晶体管丽S的漏端接模拟输入电平Vin+,与晶体管MPS的漏端 相连,源端与体端相连并接地,晶体管MP1的源端与体端相连并接模拟输出V hw,晶体管MP2 的源端与体端相连并接模拟输出Vhw,晶体管MP3的源端与体端相连并接模拟输出V hw,晶体 管MPS的源端与体端相连并接模拟输出Vhw,电容Cl 一端与电容C2和模拟输入Vin-相连,另 一端接模拟输出Vhw,电容C2 -端与电容C1和模拟输入Vin-相连,另一端接地,电容CS - 端分别与晶体管丽3的栅端,晶体管丽S的栅端,晶体管MP3的漏端,晶体管MPS的栅端相 连,电容CS的另一端接地,电阻分压器的输出端与晶体管MN1的栅端相连,另外两端分别接 模拟输出V hw和地。
[0008] 作为一种优化的技术方案,所述晶体管MN1的尺寸与晶体管MN2的尺寸相同,且制 造工艺相同。
[0009] 作为一种优化的技术方案,所述电阻R1的阻值与电阻R2的阻值相等。
[0010] 作为一种优化的技术方案,所述晶体管MP1与晶体管MP2组成正反馈环,用来增强 信号,加快翻转速率。
[0011] 作为一种优化的技术方案,所述晶体管MP3在小信号输入时可以提供满摆幅输 出。
[0012] 作为一种优化的技术方案,所述电容CS的一端可以同时控制晶体管MNS和晶体管 MPS的开关。
[0013] 作为一种优化的技术方案,由四个晶体管组成比较器结构控制有源二极管的开 关;所述晶体管MP4与晶体管MP5相连作为比较器的输入,晶体管MN4和晶体管丽5构成电 流镜作为比较器的负载。
[0014] 作为一种优化的技术方案,所述晶体管MP的尺寸要远大于晶体管MP4和MP5的尺 寸。
[0015] 作为一种优化的技术方案,所述有源二极管仅在输入大于输出时导通,实现了单 向导通。
[0016] 由于采用上述技术方案,与现有技术相比较,本发明由两级组成,第一级是整流桥 电路,第二级是有源二极管。所述整流桥采用倍压器电路,扩大了输出电压范围,减小了导 通压降,加快转换速率,采用输入自供电技术,减少功耗,实现了较高的转换效率。所述有源 二极管采用比较器控制其导通与关断,实现了单向导通,利用衬底调制技术,避免了闩锁效 应及PN结反向击穿,更好地满足了电路的要求。本发明可用于能量获取电路中。

【专利附图】

【附图说明】
[0017] 图1为能量获取技术电路图;
[0018] 图2为第一级整流桥的电路图;
[0019] 图3为第一级整流桥的核心电路原理图;
[0020] 图4为第二级有源二极管的电路原理图;
[0021] 图5为第二级有源二极管的衬底调制电路原理图;

【具体实施方式】
[0022] 为使本发明的目的、技术方案和优点表达得更加清楚明白,下面结合附图及具体 实施例对本发明再作进一步详细的说明。
[0023] 本发明所涉及的专业术语说明
[0024] PMOS :P_channel metal oxide semiconductor FET,P 沟道金属氧化物半导体场 效应晶体管;
[0025] NMOS :N_channel metal oxide semiconductor FET,N 沟道金属氧化物半导体场 效应晶体管。
[0026] Divider resistors :电阻分压器。
[0027] C :Capacitance,电容。
[0028] -种超低压高效输入自供电整流器电路,包括倍压器电路和有源二极管,其特征 在于:所述倍压器电路对模拟输入电压整流并扩大输出电压摆幅,有源二极管实现电流单 向导通,输出稳定直流电压,且倍压器电路的输出与有源二极管的输入相连,通过两者即可 实现输入供电整流。
[0029] 如图2所示,为第一级整流桥的电路图,在模拟输入Vin+大于VhwW,二极管D1导 通,V in对电容C1充电,且输出Vhw由Vin提供;当Vin+小于V hw时,二极管D2导通,模拟输入 Vin对电容C2充电,输出Vhw值由存储在C1中的能量提供。
[0030] 参照图3,示出了第一级整流桥的核心电路原理图。电阻分压器的R1和R2阻值 相等,晶体管丽1和晶体管丽2构成一个简单的比较器,当模拟输入V in值大于Vhw/2,晶体 管丽1关断,晶体管丽2导通,晶体管MP1的栅端接地,MP1导通,晶体管MP3的栅端输入为 Vhw,MP3关断,此时,电容CS不充电,VC为低电平,晶体管MPS导通,模拟输入Vin对电容C1 充电并且对V hw提供输出电压;当模拟输入Vin值小于Vhw/2值时,晶体管MN2关断,晶体管 丽1导通,晶体管MP2和晶体管MP3的栅端接地导通,VC为高电平,晶体管丽S导通,模拟输 入V in对电容C2充电,此时输出Vhw由存储在第一电容C1中的能量提供。
[0031] 为提高转换速率,由晶体管MP1和晶体管MP2组成一个正反馈环来加强信号。当 输入电压很小时,晶体管MP3可以提供满摆幅输出。电容CS避免有源二极管形成环振。该 整流桥采用倍压器结构,扩大了输出电压范围,减小了导通压降,保证输入较低时可以正常 工作,同时采用输入自供电技术,减少额外能量消耗,提高能量转换效率。
[0032] 参照图4,示出了第二级有源二极管的电路原理图。当Vhw大于Vwt时,MP4的栅源 电压先达到阈值电压,MP4导通,将MN4与丽5的栅级接到高电位,镜像电路工作,致使MP导 通,V hw对输出Vwt充电。当比Vhw大时,工作状态与上述相反,MP关断,阻止电流逆向流 动。由图4可以得出
[0033] Vgs,4| = |VgSjMP
[0034] vds,Mp| = |vgs,4|-|vgs,5 a)
[0035] 由公式(1)可得,晶体管MP工作在线性区,晶体管MP4和MP5工作在饱和区,流经 两者的电流可分别表示为
[0036] I Ids, mp 丨-KMP [ | (VgSj MP_VTP) VDSj | _VDSj MP /2]
[0037] IDS,4| =K4(Vgs,4-VTP)2/2 (2)
[0038] 由公式⑵可得到
[0039] I IDS,4/1队· I =^/^(1-1(4) ⑶
[0040] 其中,K"p,K4和K5分别表示晶体管MP,MP4和MP5的比例系数,且Ki = μ PCM (W/L) i °
[0041] 为了减少功耗,提高转换效率,由公式(3)可知,IDS,4/I DS,MP的值必须足够小,即晶 体管MP的尺寸要远大于晶体管MP4和MP5的尺寸。
[0042] 初始时刻,晶体管MP处在弱反型区,VDS,MP为定值且与晶体管MP1与MP2的尺寸比 例有关。随着电流增大,MP进入强反型区,VDS,MP随之变化,即

【权利要求】
1. 一种超低压高效输入自供电整流器电路,包括倍压器电路和有源二极管,其特征在 于:所述倍压器电路对模拟输入电压整流并扩大输出电压摆幅,有源二极管实现电流单向 导通,输出稳定直流电压,且倍压器电路的输出与有源二极管的输入相连,通过两者即可实 现输入供电整流。
2. 如权利要求1所述的超低压高效输入自供电整流器电路,其特征在于:所述倍压器 电路包括晶体管丽1和晶体管丽2组成差分输入对,有源负载包括晶体管MP1及晶体管MP2 组成,晶体管MP3作为共源放大器,晶体管MN3是有源负载,电阻R1和电阻R2组成电阻分 压器,晶体管MPS和晶体管MNS是有源二极管,其余三个电容分别为Cl,C2和CS,模拟交流 电源V in+和Vin-作为模拟输入;晶体管丽1的漏端分别与晶体管MP1的漏端、晶体管MP2的 栅端和晶体管MP3的栅端相连,源端与体端相连并接地,栅端与电阻分压器的输出端相连, 晶体管丽2的漏端分别与晶体管MP1的栅端,晶体管MP2的漏端相连,源端与体端相连并 接地,栅端接模拟输入电平V in+,晶体管丽3的漏端分别与栅端,晶体管MP3的漏端,晶体管 丽S的栅端,晶体管MPS的栅端,电容CS相连,源端与体端相连并接地,晶体管丽S的漏端接 模拟输入电平V in+,与晶体管MPS的漏端相连,源端与体端相连并接地,晶体管MP1的源端与 体端相连并接模拟输出Vhw,晶体管MP2的源端与体端相连并接模拟输出V hw,晶体管MP3的 源端与体端相连并接模拟输出Vhw,晶体管MPS的源端与体端相连并接模拟输出V hw,电容C1 一端与电容C2和模拟输入Vin-相连,另一端接模拟输出Vhw,电容C2 -端与电容C1和模拟 输入Vin-相连,另一端接地,电容CS -端分别与晶体管丽3的栅端,晶体管丽S的栅端,晶 体管MP3的漏端,晶体管MPS的栅端相连,电容CS的另一端接地,电阻分压器的输出端与晶 体管丽1的栅端相连,另外两端分别接模拟输出V hw和地。
3. 如权利要求2所述的超低压高效输入自供电整流器电路,其特征在于:所述晶体管 MN1的尺寸与晶体管MN2的尺寸相同,且制造工艺相同。
4. 如权利要求2所述的超低压高效输入自供电整流器电路,其特征在于:所述电阻R1 的阻值与电阻R2的阻值相等。
5. 如权利要求2所述的超低压高效输入自供电整流器电路,其特征在于:所述晶体管 MP1与晶体管MP2组成正反馈环,用来增强信号,加快翻转速率。
6. 如权利要求2所述的超低压高效输入自供电整流器电路,其特征在于:所述晶体管 MP3在小信号输入时可以提供满摆幅输出。
7. 如权利要求2所述的超低压高效输入自供电整流器电路,其特征在于:所述电容CS 的一端可以同时控制晶体管丽S和晶体管MPS的开关。
8. 如权利要求1所述的超低压高效输入自供电整流器电路,其特征在于:由四个晶体 管组成比较器结构控制有源二极管的开关;所述晶体管MP4与晶体管MP5相连作为比较器 的输入,晶体管MN4和晶体管丽5构成电流镜作为比较器的负载。
9. 权利要求8所述的超低压高效输入自供电整流器电路,其特征在于:所述晶体管MP 的尺寸要远大于晶体管MP4和MP5的尺寸。
10. 权利要求8所述的超低压高效输入自供电整流器电路,其特征在于:所述有源二极 管仅在输入大于输出时导通,实现了单向导通。
【文档编号】H02M7/217GK104092390SQ201410362585
【公开日】2014年10月8日 申请日期:2014年7月28日 优先权日:2014年7月28日
【发明者】李娅妮, 张超林, 刘帘曦, 朱樟明, 杨银堂 申请人:西安电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1