一种TC电路中的电源与电池切换电路的制作方法

文档序号:11215008阅读:922来源:国知局
一种TC电路中的电源与电池切换电路的制造方法与工艺

本发明涉及电源管理领域,尤其是在手持设别低功耗应用中,能自动在电源与电池之间切换的电路,例如rtc电路。



背景技术:

rtc是精确的实时时钟电路,其内部集成了温补晶振、adc、dac、e2prom等模块,其采用i2c接口,能精确的记录年月日时分秒的信息。其精度能达到小于1ppm。该电路广泛应用于各种手持设备,其功耗极低。在电源供电模式下,内部模块全部工作,校准各电路的性能,存储精确时间信息。在电池供电模式下,内部只有电源管理模块、温补晶振等必要模块工作,其电流小于1ua。

rtc电路内部需要集成一个能在电源vcc和电池vbat之间自动切换的电源管理电路。主要包括以下两种功能:

1)当电源供电,电池不供电时,电源管理电路选择电源vcc给全芯片供电;

2)当电池供电,电源不供电是,电源管理电路选择电池vbat给全新片供电;



技术实现要素:

本发明所要解决的技术问题是设计出了一种能够自动在电源vcc和电池vbat之间自动切换的电路,同时在极低的功耗和各种电源电压的应用情况下(3.3v、2.5v、1.2v和1.0v),设计出了精确的温漂极小的vpf参考电压,确保电路正常工作,同时保证vcc和vbat在该参考电压下自动切换,该电路具有结构简单、集成度高、功耗低和占用面积小等特点,适合单片集成。

为解决上述技术问题,本发明主要采用以下技术方案来实现:

一种tc电路中的电源与电池切换电路,包括电源与电池比较电路、低功耗带隙参考源电路以及电源和电池最终选择电路;电源与电池比较电路用于比较输入的电源电压和电池电压的大小,输出电源与电池中较大的电压值,作为整个电源与电池切换电路的供电电源;低功耗带隙参考源电路用于产生参考电压,输出至电源和电池最终选择电路;电源和电池的最终的选择电路用于将电源与电池比较电路输出的电压与低功耗带隙参考源电路输出的参考电压进行比较,选择出最终的输出电源。

其中,电源与电池比较电路包括电源供电的比较电路、指示信号产生电路和电源与电池选择电路;

电源供电的比较电路用于比较电源电压和电池电压的大小,在电源电压大于电池电压时,输出高电平至指示信号产生电路;在电源电压小于电池电压时,输出低电平至指示信号产生电路;

指示信号产生电路,用于对高低电平进行整形,生成指示信号输出至电源与电池选择电路;

电源与电池选择电路,用于根据指示信号输出电源与电池中较大的电压值。

其中,电源供电的比较电路包括比较器comp1和或非门nor1;指示信号产生电路包括缓冲器buf1、缓冲器buf2和与非门nand1;电源与电池选择电路包括或非门nor2、缓冲器buf3、或非门nor3、缓冲器buf4以及两个mos管m1和m2;

比较器comp1的同相端与电源电路相连,反相端与电池电路相连,输出端与或非门nor1的输入端相连;或非门nor1的输出端与缓冲器buf1的输入端相连;缓冲器buf1的输出端分别与缓冲器buf2和与非门nand1的输入端相连;与非门nand1的输出端分别与或非门nor2的两个输入端和或非门nor3的一个输入端相连;或非门nor2的输出端分别与缓冲器buf3的输入端和或非门nor3的另一个输入端相连;缓冲器buf3的输出端与m1的栅极相连;或非门nor3的输出端经缓冲器buf4与m2的栅极相连;m1的源极与电源电路相连,m2的漏极与电池电路相连,m1的漏极和m2的源极相连后接输出端并与一电容连接后接地。

其中,电源和电池最终选择电路包括比较器comp2、缓冲器buf5-buf8、反相器inv1、inv2和inv3、mos管m1-m10;

比较器comp1的同相输入端与分压后的电源电路相连,反向输入端与参考电压相连,输出端与缓冲器buf5的输入端相连;缓冲器buf5的一个输出端与m3的栅极相连,另一个输出端与m4的栅极相连;m3的漏极与由反相器inv1和inv2构成的锁存器的输入端相连;锁存器的输出端以及m4、m5和m6的源极分别与缓冲器buf6的输入端相连;m5和m6的栅极输入为电源与电池中较大的电压值,m4、m5和m6的漏极分别接地;缓冲器buf6的输出端一路经反相器inv3与缓冲器buf7的输入端相连,一路与缓冲器buf4的输入端相连;缓冲器buf7的输出端分别与m8和m9的栅极相连,缓冲器buf8的输出端分别与m7和m10的栅极相连;m7、m10的源极分别接电池电路,m8和m9的源极分别接电源电路,m7-m10的漏极分别接输出端。

本发明与背景技术相比,具有如下优点:

(1)不仅集成了背景技术中电源管理电路中的两种功能,同时提供了参考电压vpf,能满足:

●当电源电压小于某一特定值vpf(在该值下,芯片不能正常工作),电源管理电路选择电池vbat给全芯片供电;

●当电源电压大于vpf时,电源管理电路选择电源vcc给全芯片供电。

因此该电路能够适应各种电源电压的应用情况,能在各种环境中保证芯片正常工作。

(2)与现有技术相比,本发明解决了在电池供电模式下,vbat向vcc反向漏电的问题,进一步降低了功耗。

附图说明

图1为本发明电源与电池比较电路。

图2为本发明低功耗带隙参考源电路。

图3为本发明电源和电池最终选择电路。

具体实施方式

为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图和实施例对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。

图1为本发明的电源与电池比较电路,主要功能为比较电源vcc和电池vbat的大小,最终比较的输出电压为vmax,主要分为三个部分,第一部分为电源(vcc)供电的比较电路,第二部分为指示信号产生电路,第三部分为电源(vcc)与电池(vbat)选择电路。

电源与电池比较电路用于比较输入的电源电压和电池电压的大小,输出电源与电池中较大的电压值,作为整个电源与电池切换电路的供电电源;低功耗带隙参考源电路用于产生参考电压,输出至电源和电池最终选择电路;电源和电池的最终的选择电路用于将电源与电池比较电路输出的电压与低功耗带隙参考源电路输出的参考电压进行比较,选择出最终的输出电源。

在第一部分电路中,包含一个比较器comp1和一个或非门nor1。其原理为:比较器的同相端输入为vcc供电的共源电路,反相端为vbat,当vcc大于vbat时,vcc和电池电压vbat送入比较器,其指示信号输入到或非门nor1,此时缓冲器的输出为高电平,反之,当vcc小于vbat时,缓冲器的输出为输出为低电平。

第二部分为指示信号产生电路,该电路由由缓冲器buf1、缓冲器buf2、与非门nand1构成,不同于第一部分电,该电路的供电电压为vmax,vmax为最终电源与电池比较电路的输出电压,也就是vcc和vbat的最大值。该电路的目的是在第一部分电路的基础上对高低电平有明确的整形,即当vcc大于vbat时,指示信号的值为vmax,第一部分缓冲器输出的高电平信号输入到缓冲器buf1,buf1的输出信号一路经过缓冲器buf2输入到与非门nand1,一路直接输入到与非门nand1,由与非门nand1输出到下一级。而当vcc小于vbat时,指示信号的值为0。

第三部分电路为最终的选择电路,包括或非门nor2、缓冲器buf3、或非门nor3、缓冲器buf4及两个mos管m1、m2组成,该部分的电源电压由vcc提供,开关由两个pmos管组成,当控制电压为1时,开关断开;当控制电压为0时,开关闭合。指示信号xbat经过或非门nor3后,一路输入给缓冲器buf3,然后输出到pmos管m1,一路输入给反相器,经缓冲器buf4输出到pmos管m2,因此当xbat为0时,vdd=vbat;当xbat为1时,vdd=vcc。

图2为低功耗带隙参考源电路vbg,输出参考电压值vpf。主要分为三个部分,第一部分为启动电路,第二部分为带隙核心电路,第三部分为运算放大器反馈电路。启动电路由pmos管m11~m13和nmos管m14构成。加入启动电路的目的是因为带隙核心电路收敛于两个状态,0状态和正常工作状态,启动电路保证核心电路只收敛于正常工作状态。当m22和m14的栅极电压为0时,启动电路会返回一个电压值,使m12和m4正常工作。带隙核心电路有pmos管m15~m18、m21和nmos管m19~m20、m22构成。带隙核心电路目的是产生一个温漂极小的参考电压,提供给图3的电源和电池选择电路。运算放大器反馈电路由pmos管m25~m26、m28~m29和nmos管m23~m24、m27、m30和m31构成。运算放大器反馈电路将输出电压采样后,反馈回带隙核心电路的偏置部分,形成负反馈,保证整个电路稳定工作。

图3为电源vcc和vbat的最终的选择电路,包括比较器comp2、缓冲器buf5-buf8、反相器inv1、inv2和inv3、mos管m1-m10;该电路的供电电压为vmax,输入信号为vcc、vpf,输出信号为vdd_ana与vdd_dig(vdd_ana给芯片模拟电路供电,vdd_dig给芯片数字电路供电)。vcc先进行分压生成vcc/2,它和vpf同时送入比较器(cmop)产生指示信号xpf,xpf经过缓冲器buf5后一路输入到nmos管m4的栅极,一路输入到的m3栅极后经m3放大后输出到由反相器(inv1)和反相器(inv2)构成的锁存器,锁存器的输出信号同nmos管m4~m6的漏电流一同输入到缓冲器buf6,缓冲器buf6的输出信号一路经缓冲器buf8输入到nmos管m7和m10的栅极,一路流入反相器inv3后经缓冲器buf7输入到nmos管m8和m9的栅极,nmos管m7~m10构成了最终的信号选择电路,产生最终的选择信号xsel,当且仅当xpf=0,xpf=0时,vdd_ana=vdd_dig=vbat,其余状态下时,vdd_ana=vdd_dig=vcc。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1