一种随载可变PWM控制器的制作方法

文档序号:17657221发布日期:2019-05-15 22:08阅读:157来源:国知局
一种随载可变PWM控制器的制作方法

本发明是一种随载可变pwm控制器,属于开关电源设备领域。



背景技术:

开关电源广泛应用于现代工业和国防等领域,随着现代科技的发展,对电源的功率等级、电压等级、效率以及体积与重量等要求不断提高,提高开关频率是减小功率变换器体积、重量,提高变换器功率密度的有效途径,大功率ac/dc变换器,一般采用相移控制的全桥拓扑技术,该方法可获得较高的dv/dt值,并且为功率级的所有初级侧半导体提供零电压开关,传统控制方式主要采用集成式移相控制芯片,比如uc38xx系列pwm控制ic,该方案的主要优点是简化设计步骤,节省调试时间,现有的控制方式移相角度并不能调节到接近零,在开关频率提高的情况下会导致电源空载小电压输出不受控,有定值输出,无法满足测试电源的输出要求。



技术实现要素:

针对现有技术存在的不足,本发明目的是提供一种随载可变pwm控制器,以解决上述背景技术中提出的问题。

为了实现上述目的,本发明是通过如下的技术方案来实现:一种随载可变pwm控制器,包括频率信号产生电路以及主控制电路,所述频率信号产生电路包括移位寄存器芯片u2,所述移位寄存器芯片u2的1号引脚与2号引脚之间通过导线相连接,所述移位寄存器芯片u2的1号引脚第一支路通过导线接反相器芯片u4a的输出端,第二支路通过导线接与非门芯片u1c的输入端,所述移位寄存器芯片u2的9号引脚通过导线接反相器芯片u4c的输入端,所述移位寄存器芯片u2的8号引脚通过导线接与非门芯片u1a的输出端,所述与非门芯片u1a的一个输入端通过电阻r2接电源端子vcc,另一个输入端通过电阻r1接与非门芯片u1a的输出端,所述晶振y1与电阻r1之间并联连接,所述晶振y1的一端通过电容c1接地,另一端通过电容c2接地,所述与非门芯片u1b的一个输入端通过电阻r3接地,另一个输入端通过导线接反相器芯片u4c的输出端,所述与非门芯片u1b的输出端通过导线接与非门芯片u1c的一个输入端,所述与非门芯片u1c的输出端通过导线接d触发器u5的输入端,所述d触发器u5的输出端引出端子qda,所述移位寄存器芯片u3的1号引脚通过导线接反相器芯片u4b的输出端,所述反相器芯片u4b的输入端第一支路通过导线接移位寄存器芯片u3的5号引脚,第二支路通过导线接d触发器u5的控制端,所述移位寄存器芯片u3的2号引脚通过导线接移位寄存器芯片u3的1号引脚,所述移位寄存器芯片u3的3号引脚通过导线接d触发器u6的控制端,所述移位寄存器芯片u3的4号引脚通过导线接反相器芯片u4d的输入端,所述反相器芯片u4d输出端通过导线接d触发器u7的输入端,所述移位寄存器芯片u3的8号引脚通过导线接d触发器芯片u6和u7的输入端,所述d触发器u6的输出端引出端子qdb,所述d触发器u7的输出端引出端子qdc,所述主控制电路包括epld芯片u8,所述epld芯片u8的5号引脚通过电阻r81接反相器芯片u16f的输入端,所述反相器芯片u16f的输入端通过电容c49接地,所述反相器芯片u16f的输出端通过电阻r72接反相器芯片u16e的输入端,所述反相器芯片u16e的输入端通过电容c41接地,所述反相器芯片u16e的输出端通过导线接epld芯片u8的11号引脚,所述epld芯片u8的7号引脚通过导线接d触发器芯片u13的输出端,所述比较器芯片u12d的同相端引出端子ih,所述比较器芯片u12d的反相端引出端子sawtooth,所述比较器芯片u12d的输出端接d触发器芯片u13的输入端,所述epld芯片u8的12号引脚通过导线接比较器芯片u10d的输出端,所述比较器芯片u10d的同相输入端第一支路通过电阻r26接地,第二支路通过电阻r21接电源端子vcc,所述电容c15与电阻r26之间并联连接,所述比较器芯片u10d的反相输入端第一支路通过导线接电阻r17并由电阻r17的另一端引出端子vb,第二支路通过导线接二极管d5的阴极,所述二极管d5的阳极接地,所述二极管d5的阴极第一支路通过电阻r16以及二极管d2接端子vb,第二支路通过导线接电阻r14并由电阻r14的另一端引出端子i_gd,所述比较器芯片u10d的输出端通过电阻r30接比较器芯片u10d的反相输入端,所述电容c16与电阻r30之间并联连接。

进一步地,所述epld芯片u8的20号引脚通过电阻r153接驱动电路,所述驱动电路包括三极管q15,所述三极管q15的集电极通过导线分别与驱动芯片u25的2号引脚以及4号引脚相连接,所述三极管q15的发射极接地,所述三极管q15的基极第一支路通过电阻r146接mos管q11的漏极,第二支路通过导线接三极管q12的发射极,所述mos管q11的漏极通过电阻r145接电源端子vcc,所述mos管q11的源极接地,所述mos管q11的栅极引出端子dr_stop,所述驱动芯片u25的5号引脚通过导线接二极管d45的阴极,所述驱动芯片u25的8号引脚通过导线接二极管d44的阳极,所述二极管d44的阴极接电源端子vc,所述二极管d45的阳极接地,所述二极管d44的阳极引出端子out4。

进一步地,所述驱动电路设置有四个,四个所述驱动电路分别与epld芯片u8的20号引脚、21号引脚、22号引脚以及23号引脚相连接,从而实现了驱动epld控制信号的功能。

进一步地,所述比较器芯片u10、比较器芯片u12的芯片型号为lm239,所述d触发器芯片u5、d触发器芯片u6、d触发器芯片u7、d触发器芯片u13的芯片型号均为74ls74,所述与非门芯片u1的芯片型号为74ls00,所述epld芯片型号为atf22v10cq。

本发明的有益效果:本发明的一种随载可变pwm控制器,本发明通过添加频率信号产生电路以及主控制电路,实现了占空比控制和移相控制的无缝切换的功能,提高了开关频率轻载情况下的满量程输出,降低了假负载应力,解决了现有的控制方式移相角度并不能调节到接近零,在开关频率提高的情况下会导致电源空载小电压输出不受控,有定值输出,无法满足测试电源的输出要求的问题。

附图说明

通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:

图1为本发明一种随载可变pwm控制器的主控制电路的电路原理图;

图2为本发明一种随载可变pwm控制器中频率信号产生电路的电路原理图;

图3为本发明一种随载可变pwm控制器中的电路原理框图;

具体实施方式

为使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体实施方式,进一步阐述本发明。

请参阅图1至图3,本发明提供一种技术方案:一种随载可变pwm控制器,包括频率信号产生电路以及主控制电路,频率信号产生电路包括移位寄存器芯片u2,移位寄存器芯片u2的1号引脚与2号引脚之间通过导线相连接,移位寄存器芯片u2的1号引脚第一支路通过导线接反相器芯片u4a的输出端,第二支路通过导线接与非门芯片u1c的输入端,移位寄存器芯片u2的9号引脚通过导线接反相器芯片u4c的输入端,移位寄存器芯片u2的8号引脚通过导线接与非门芯片u1a的输出端,与非门芯片u1a的一个输入端通过电阻r2接电源端子vcc,另一个输入端通过电阻r1接与非门芯片u1a的输出端,晶振y1与电阻r1之间并联连接,晶振y1的一端通过电容c1接地,另一端通过电容c2接地,与非门芯片u1b的一个输入端通过电阻r3接地,另一个输入端通过导线接反相器芯片u4c的输出端,与非门芯片u1b的输出端通过导线接与非门芯片u1c的一个输入端,与非门芯片u1c的输出端通过导线接d触发器u5的输入端,d触发器u5的输出端引出端子qda,移位寄存器芯片u3的1号引脚通过导线接反相器芯片u4b的输出端,反相器芯片u4b的输入端第一支路通过导线接移位寄存器芯片u3的5号引脚,第二支路通过导线接d触发器u5的控制端,移位寄存器芯片u3的2号引脚通过导线接移位寄存器芯片u3的1号引脚,移位寄存器芯片u3的3号引脚通过导线接d触发器u6的控制端,移位寄存器芯片u3的4号引脚通过导线接反相器芯片u4d的输入端,反相器芯片u4d输出端通过导线接d触发器u7的输入端,移位寄存器芯片u3的8号引脚通过导线接d触发器芯片u6和u7的输入端,d触发器u6的输出端引出端子qdb,d触发器u7的输出端引出端子qdc,主控制电路包括epld芯片u8,epld芯片u8的5号引脚通过电阻r81接反相器芯片u16f的输入端,反相器芯片u16f的输入端通过电容c49接地,反相器芯片u16f的输出端通过电阻r72接反相器芯片u16e的输入端,反相器芯片u16e的输入端通过电容c41接地,反相器芯片u16e的输出端通过导线接epld芯片u8的11号引脚,epld芯片u8的7号引脚通过导线接d触发器芯片u13的输出端,所述比较器芯片u12d的同相端引出端子ih,所述比较器芯片u12d的反相端引出端子sawtooth,所述比较器芯片u12d的输出端接d触发器芯片u13的输入端,epld芯片u8的12号引脚通过导线接比较器芯片u10d的输出端,比较器芯片u10d的同相输入端第一支路通过电阻r26接地,第二支路通过电阻r21接电源端子vcc,电容c15与电阻r26之间并联连接,比较器芯片u10d的反相输入端第一支路通过导线接电阻r17并由电阻r17的另一端引出端子vb,第二支路通过导线接二极管d5的阴极,二极管d5的阳极接地,二极管d5的阴极第一支路通过电阻r16以及二极管d2接端子vb,第二支路通过导线接电阻r14并由电阻r14的另一端引出端子i_gd,比较器芯片u10d的输出端通过电阻r30接比较器芯片u10d的反相输入端,电容c16与电阻r30之间并联连接,频率信号产生电路中无源晶振y1与谐振电容c1和电容c2产生的微弱信号经过放大器芯片u1a的识别放大,提供给移位寄存器u2做时钟信号,移位寄存器u2对源频率做8分频,而后该将信号经移位寄存器u3继续做6分频,从而产生需要的开关频率,同时移位寄存器u3的输出qa、qb、qc,各自接d触发器,产生相位角正好互差120°的方波信号,传送给外部功率模组,端子i_gd是内模组的电流大小,端子vb是电源输出电压反馈,二者求和可以作为电源输出功率的指标,电阻r21和电阻r26分压产生基准信号供给比较器芯片u10d,输出功率值和基准值做比较,产生高低电平提供给epld芯片做驱动方式切换信号,通过比较比较器芯片u10d积分电平和三角波的幅值,切出调节需要的移相角大小,传送给epld芯片的输入脚,电阻r81与电容c49和电阻r72与电容c41构成的两组rc延时信号经过反相器后,epld芯片的11号引脚信号滞后于5号引脚,调节电阻值和电容值,产生滞后角度作为功率器件死区时间,保证开通关断安全,通过对epld内部编程,实现占空比硬开关和移相软开关的无缝切换,兼容硬开关轻载和软开关重载的优势,频率发生器由晶振、谐振电容、与非门等组成,用来产生稳定可靠的源频率,分频电路对源频率做分频处理,同时产生三路相位角差别相同的方波信号,振荡器电路采用rc积分环节产生同频三角波,分立元件产生的三角波比较灵活,可以提高三角波的幅值,使得系统具有更宽的动态和良好的稳定性,误差放大器基于epld的设定值和输出反馈值的差值得到调节电平变量,脉宽调制电路通过比较误差放大器输出变量和振荡器三角波信号,产生需要的调制脉宽信号,功率检测电路通过检测输出电压和电流来判断输出端负载大小,以提供给控制器切换控制方式。

作为本发明的一个实施例:epld芯片u8的20号引脚通过电阻r153接驱动电路,驱动电路包括三极管q15,三极管q15的集电极通过导线分别与驱动芯片u25的2号引脚以及4号引脚相连接,三极管q15的发射极接地,三极管q15的基极第一支路通过电阻r146接mos管q11的漏极,第二支路通过导线接三极管q12的发射极,mos管q11的漏极通过电阻r145接电源端子vcc,mos管q11的源极接地,mos管q11的栅极引出端子dr_stop,驱动芯片u25的5号引脚通过导线接二极管d45的阴极,驱动芯片u25的8号引脚通过导线接二极管d44的阳极,二极管d44的阴极接电源端子vc,二极管d45的阳极接地,二极管d44的阳极引出端子out4。

作为本发明的一个实施例:驱动电路设置有四个,四个驱动电路分别与epld芯片u8的20号引脚、21号引脚、22号引脚以及23号引脚相连接,从而实现了驱动epld控制信号的功能。

作为本发明的一个实施例:比较器芯片u10、比较器芯片u12的芯片型号为lm239,d触发器芯片u5、d触发器芯片u6、d触发器芯片u7、d触发器芯片u13的芯片型号均为74ls74,与非门芯片u1的芯片型号为74ls00,epld芯片型号为atf22v10cq。

以上显示和描述了本发明的基本原理和主要特征和本发明的优点,对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。

此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1